JP3030970B2 - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JP3030970B2 JP3030970B2 JP24223591A JP24223591A JP3030970B2 JP 3030970 B2 JP3030970 B2 JP 3030970B2 JP 24223591 A JP24223591 A JP 24223591A JP 24223591 A JP24223591 A JP 24223591A JP 3030970 B2 JP3030970 B2 JP 3030970B2
- Authority
- JP
- Japan
- Prior art keywords
- bus line
- liquid crystal
- color filter
- crystal display
- pixel electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Description
【0001】
【産業上の利用分野】本発明は、液晶表示装置に関し、
特に液晶の異常配向による表示品質の悪化を防止する方
法に関する。
特に液晶の異常配向による表示品質の悪化を防止する方
法に関する。
【0002】
【従来の技術】図3はアクティブマトリックス方式のT
FT基板上の画素電極部パターンの一例を示したもので
ある。液晶表示を行なうため、実際にはこのTFT基板
に対向させた位置に図4に示すような開口部を持つカラ
ーフィルタ7を設置し、TFT基板とそのカラーフィル
タ間に液晶を注入してある。アクティブマトリックス方
式では、液晶に電圧を印加するために、n番目のゲート
バスライン3の電位をハイレベルにしてTFT6をオン
させる。TFT6をオンする期間は、ITOからなる画
素電極5の電位がTFT6を介してm番目のドレインバ
スライン1の電位によって所定の値になるまで持続させ
る。画素電極5の電位が所定の値になると、n番目のゲ
ートバスライン3の電位をロウレベルにしてTFT6を
オフさせる。画素電極5の電位が所定の値になると、カ
ラーフィルタ7の開口部を通して光が透過する。この状
態ではn番目のゲートバスライン3はロウレベル,画素
電極5はハイレベルの状態になっている。したがって、
それらの間には強い電界が存在し、液晶の配向を乱す原
因となる。液晶の配向が乱れると、その乱れた領域の光
透過率は、周辺の正常に配向された領域と比べた場合異
常な値となり、それは表示品質の低下の原因となる。
FT基板上の画素電極部パターンの一例を示したもので
ある。液晶表示を行なうため、実際にはこのTFT基板
に対向させた位置に図4に示すような開口部を持つカラ
ーフィルタ7を設置し、TFT基板とそのカラーフィル
タ間に液晶を注入してある。アクティブマトリックス方
式では、液晶に電圧を印加するために、n番目のゲート
バスライン3の電位をハイレベルにしてTFT6をオン
させる。TFT6をオンする期間は、ITOからなる画
素電極5の電位がTFT6を介してm番目のドレインバ
スライン1の電位によって所定の値になるまで持続させ
る。画素電極5の電位が所定の値になると、n番目のゲ
ートバスライン3の電位をロウレベルにしてTFT6を
オフさせる。画素電極5の電位が所定の値になると、カ
ラーフィルタ7の開口部を通して光が透過する。この状
態ではn番目のゲートバスライン3はロウレベル,画素
電極5はハイレベルの状態になっている。したがって、
それらの間には強い電界が存在し、液晶の配向を乱す原
因となる。液晶の配向が乱れると、その乱れた領域の光
透過率は、周辺の正常に配向された領域と比べた場合異
常な値となり、それは表示品質の低下の原因となる。
【0003】従来、この種の異常配向による表示品質低
下を抑えるために、例えば高い閾値特性を持つ液晶材に
変更して異常電界による配向を軽減する方法、また、高
いチルト角を持たせることの出来る配向膜に変更して異
常電界によるリバースチルトを軽減する方法、また、薄
膜トランジスタ(TFT)を含めた液晶駆動回路におい
てゲートパルスの立下り直後に所定時間逆相の電圧をゲ
ートに印加することで画素へのパルス雑音を軽減する方
法が提案されていた。
下を抑えるために、例えば高い閾値特性を持つ液晶材に
変更して異常電界による配向を軽減する方法、また、高
いチルト角を持たせることの出来る配向膜に変更して異
常電界によるリバースチルトを軽減する方法、また、薄
膜トランジスタ(TFT)を含めた液晶駆動回路におい
てゲートパルスの立下り直後に所定時間逆相の電圧をゲ
ートに印加することで画素へのパルス雑音を軽減する方
法が提案されていた。
【0004】
【発明が解決しようとする課題】上述した従来の異常配
向による表示品質低下の防止方法は、LCD装置の仕様
を左右する基本的要素であり、このため改善後のLCD
総合評価には十分な注意が必要であり製品への適用に多
大の時間を要していた。
向による表示品質低下の防止方法は、LCD装置の仕様
を左右する基本的要素であり、このため改善後のLCD
総合評価には十分な注意が必要であり製品への適用に多
大の時間を要していた。
【0005】
【課題を解決するための手段】本発明は、1本以上のド
レインバスラインと1本以上のゲートバスラインと画素
電極とカラーフィルタとを有するアクティブマトリック
ス型の液晶表示装置において、ドレインバスラインおよ
びゲートバスラインと画素電極間に発生する電界による
光の透過率変化領域を遮光できるように一部縮小したカ
ラーフィルタを用いている。
レインバスラインと1本以上のゲートバスラインと画素
電極とカラーフィルタとを有するアクティブマトリック
ス型の液晶表示装置において、ドレインバスラインおよ
びゲートバスラインと画素電極間に発生する電界による
光の透過率変化領域を遮光できるように一部縮小したカ
ラーフィルタを用いている。
【0006】
【実施例】次に本発明について図面を参照して説明す
る。図1は本発明の第1の実施例のカラーフィルタのパ
ターンを示す平面図である。本実施例では、カラーフィ
ルタ7の開口部は図4に示す従来のものより縮少されて
いる。縮少された部分は、前述したようにn番目のゲー
トバスライン3と画素電極との間の強い電界が加わり液
晶の配向が乱れ光の透過率が異常となる部分である。こ
のように光の透過率が異常となる領域が遮光されたので
表示品質の低下を防止できる。
る。図1は本発明の第1の実施例のカラーフィルタのパ
ターンを示す平面図である。本実施例では、カラーフィ
ルタ7の開口部は図4に示す従来のものより縮少されて
いる。縮少された部分は、前述したようにn番目のゲー
トバスライン3と画素電極との間の強い電界が加わり液
晶の配向が乱れ光の透過率が異常となる部分である。こ
のように光の透過率が異常となる領域が遮光されたので
表示品質の低下を防止できる。
【0007】図2は本発明の第2の実施例のカラーフィ
ルタのパターンを示す図である。この実施例ではm+1
番目のドレインバスライン2とn+1番目のゲートバス
ライン4の交差点付近の光の透過率異常となる部分を遮
光している。この実施例でも表示品質の低下を防止でき
る。
ルタのパターンを示す図である。この実施例ではm+1
番目のドレインバスライン2とn+1番目のゲートバス
ライン4の交差点付近の光の透過率異常となる部分を遮
光している。この実施例でも表示品質の低下を防止でき
る。
【0008】
【発明の効果】以上説明したように本発明は光透過率の
異常な領域を遮光することにより、表示品質の低下を防
止できる効果がある。また、カラーフィルタの変更のみ
であるため製品への適用が容易であり評価日数の短縮で
きる効果がある。
異常な領域を遮光することにより、表示品質の低下を防
止できる効果がある。また、カラーフィルタの変更のみ
であるため製品への適用が容易であり評価日数の短縮で
きる効果がある。
【図1】本発明の第1の実施例のカラーフィルタのパタ
ーンを示す平面図である。
ーンを示す平面図である。
【図2】本発明の第2の実施例のカラーフィルタのパタ
ーンを示す平面図である。
ーンを示す平面図である。
【図3】アクティブマトリックス方式のTFT基板上の
画素電極部のパターンの一例を示す図である。
画素電極部のパターンの一例を示す図である。
【図4】従来のカラーフィルタのパターン例を示す図で
ある。
ある。
1 m番目のドレインバスライン 2 m+1番目のドレインバスライン 3 n番目のゲートバスライン 4 n+1番目のゲートバスライン 5 画素電極 6 TFT 7 カラーフィルタ
Claims (1)
- 【請求項1】 1本以上のドレインバスラインと1本以
上のゲートバスラインと画素電極とカラーフィルタとを
有するアクティブマトリックス型の液晶表示装置におい
て、前記ドレインバスラインおよび前記ゲートバスライ
ンと画素電極間に生じる電界による光の透過率変化領域
を遮光できるように一部縮小したカラーフィルタを用い
ることを特徴とする液晶表示装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP24223591A JP3030970B2 (ja) | 1991-09-24 | 1991-09-24 | 液晶表示装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP24223591A JP3030970B2 (ja) | 1991-09-24 | 1991-09-24 | 液晶表示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH0580322A JPH0580322A (ja) | 1993-04-02 |
| JP3030970B2 true JP3030970B2 (ja) | 2000-04-10 |
Family
ID=17086249
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP24223591A Expired - Lifetime JP3030970B2 (ja) | 1991-09-24 | 1991-09-24 | 液晶表示装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP3030970B2 (ja) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO1999057485A1 (en) | 1998-04-30 | 1999-11-11 | Casio Computer Co., Ltd. | Display device using ambient light and a lighting panel |
-
1991
- 1991-09-24 JP JP24223591A patent/JP3030970B2/ja not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0580322A (ja) | 1993-04-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0813095B1 (en) | Liquid crystal display device | |
| US6864937B2 (en) | In-plane switching mode liquid crystal display device with peripheral circuit lines for shielding | |
| JPH06230422A (ja) | 液晶パネル | |
| JP2735099B2 (ja) | 液晶表示装置 | |
| US6163310A (en) | Display apparatus with a built-in driver | |
| JPH06281959A (ja) | アクティブマトリックス液晶表示装置 | |
| JP3228401B2 (ja) | 液晶表示装置およびその駆動方法 | |
| JP3524162B2 (ja) | 液晶表示装置 | |
| JP3215359B2 (ja) | 液晶表示装置 | |
| JP3156671B2 (ja) | 液晶表示パネル | |
| JP2937131B2 (ja) | 液晶表示装置 | |
| JP3030970B2 (ja) | 液晶表示装置 | |
| US5875009A (en) | Sequential staggered type thin film transistor | |
| JP2791084B2 (ja) | 液晶表示装置 | |
| JPH04318512A (ja) | 薄膜トランジスタ型液晶表示装置 | |
| JP2858499B2 (ja) | 液晶素子の駆動方法 | |
| JP2784027B2 (ja) | 液晶表示装置 | |
| JPH0469622A (ja) | アクティブマトリクス型液晶表示装置 | |
| JP2755512B2 (ja) | アクティブマトリクス液晶表示装置 | |
| JP2605610B2 (ja) | 液晶表示装置 | |
| JP3123250B2 (ja) | 液晶表示パネル | |
| JP2786871B2 (ja) | 液晶表示装置の端子の形成方法 | |
| JP2983417B2 (ja) | 液晶表示装置 | |
| JP3130829B2 (ja) | 液晶表示装置 | |
| JP2882275B2 (ja) | アクティブマトリクス型液晶表示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20000111 |