[go: up one dir, main page]

JP2827501B2 - 光セルフ・ルーテイング回路 - Google Patents

光セルフ・ルーテイング回路

Info

Publication number
JP2827501B2
JP2827501B2 JP2307649A JP30764990A JP2827501B2 JP 2827501 B2 JP2827501 B2 JP 2827501B2 JP 2307649 A JP2307649 A JP 2307649A JP 30764990 A JP30764990 A JP 30764990A JP 2827501 B2 JP2827501 B2 JP 2827501B2
Authority
JP
Japan
Prior art keywords
optical
signal
level voltage
electric pulse
header
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2307649A
Other languages
English (en)
Other versions
JPH04179392A (ja
Inventor
修司 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP2307649A priority Critical patent/JP2827501B2/ja
Priority to CA002055546A priority patent/CA2055546C/en
Priority to EP91119452A priority patent/EP0486023B1/en
Priority to US07/792,191 priority patent/US5341234A/en
Priority to DE69127423T priority patent/DE69127423T2/de
Publication of JPH04179392A publication Critical patent/JPH04179392A/ja
Application granted granted Critical
Publication of JP2827501B2 publication Critical patent/JP2827501B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Optical Communication System (AREA)

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、光パケット信号のヘッダ部に応じてルーテ
ィングを行なう光セルフ・ルーティング回路に関する。
(従来の技術) 伝送路に光ファイバを用いた光通信は、光ファイバが
広帯域であることから多量の情報を伝送可能であること
や、光ファイバが誘導雑音を受けない等の利点があるこ
とから、今後広く使用されるものと予想される。この光
通信で使用される交換機には、光信号を光の領域で交換
できる光交換機が望ましい。なかでも、パケット化され
た光信号を扱う光パケット交換機は、色々な信号速度の
情報を効率よく交換出来る事から有望視されている。そ
のような光パケット交換機では光パケット信号のヘッダ
部を読み取り、それに応じてルーティング行なう光セル
フ・ルーティング回路が必要である。このような回路と
して従来第5図に示すものが知られていた。第5図にお
いて、光導波路501に入力された光パケット信号は光分
岐器502で2分岐され、一方は光導波路503経由で光分岐
器505、光遅延量子506、光合流器507から成る光相関器5
00に、また他方は、光導波路504経由で光スイッチ512に
送出される。光相関器500は光パケット信号のヘッド部
があらかじめ定められたパターンと同一であると大きな
光相関信号を発生させ、同一でないと小さな相関信号し
か発生させない。光相関器500の出力は光電変換器508で
電気信号に変えられ増幅器509経由で光スイッチ512の制
御電極に印加される。したがって光パケット信号のヘッ
ダ部が光相関器500の定められたパターンと一致するか
否かによって光スイッチ512は切り換わり光パケット信
号は光導波路510に出力されるか、または光導波路511に
出力されるかのルーティングが行なわれる。このような
光セルフ・ルーティング回路の詳細については、スプリ
ンガー・シリーズ・イン・エレクトロニクス・アンド・
フォトニクス(Springer Series in Electronics and P
hotonics)25巻、フォトニック・スイッチング(Photon
ic Switching)ページ193〜195に記載されている。
(発明が解決しようとする課題) 従来の光セルフ・ルーティング回路では光相関器50
0、光電変換器508、増幅器509など多数の回路が必要と
なる問題点があった。
本発明の目的は、簡易な構成の光セルフ・ルーティン
グ回路を提供する事にある。
(課題を解決するための手段) 本発明の第1の光セルフ・ルーティング回路は、n個
のm光分岐器と、前記n個のm光分岐器の出力端に接続
され電気パルス信号が印加されるn×m個の光ゲート素
子と、互いに異なる前記m光分岐器の系統に属するn個
の光ゲートの出力を合流するm個のn光合流器とを含ん
で構成され、前記n個の入力端とm個の出力端の間で光
信号の交換を行うn個の入力端とm個の出力端を有する
光セルフ・ルーティング回路であって、 前記光信号は、行き先を示すヘッダとそれ以降に続く
データとから構成され前記ヘッダの時間位置が前記m個
の出力端の各々と対応しており、 前記電気パルス信号は高レベル電圧に保持された次に
これよりも小さな中レベル電圧に保持されその後更に小
さい低レベル電圧に降下されることが周期的に繰り返さ
れ、前記高レベル電圧が保持される時間位置が前記互い
に異なるm光分岐器の系統に属するn個の光ゲート素子
毎に異なり、 前記n×m個の光ゲート素子の各々が印加される前記
電気パルス信号の高レベル電圧の時間位置と前記光信号
のヘッダの時間位置とが一致する時に前記電気パルス信
号の中レベル電圧が保持される時間において前記光信号
のデータを通過させることを特徴とする。
また、本発明の第2の光セルフ・ルーティング回路
は、n個のm光分岐器と、前記n個のm光分岐器の出力
端が第1の端子に接続されたn×m個の光方向性分離器
と、前記n×m個の光方向性分離器の第2の端子が各々
接続され電気パルス信号が印加されるn×m個の光ゲー
ト素子と、互いに異なる前記m光分岐器の系統に属する
n個の前記光方向性分離器の第3の端子からの出力光信
号を合流するm個のn光合流器とを含んで構成され、前
記n個の入力端とm個の出力端の間で光信号の交換を行
うn個の入力端とm個の出力端を有する光セルフ・ルー
ティング回路にであって、 前記光方向性分離器は前記第1の端子に入力された光
信号を前記第2の端子から出力し、前記第2の端子に入
力された光信号を前記第3の端子から出力し、 前記光信号は行き先を示すヘッダとそれ以降に続くデ
ータとから構成され前記ヘッダの時間位置が前記m個の
出力端の各々と対応しており、 前記電気パルス信号は高レベル電圧に保持された次に
これよりも小さな中レベル電圧に保持されその後に更に
小さい低レベル電圧に降下されることが周期的に繰り返
され、前記高レベル電圧が保持される時間位置が前記互
いに異なるm光分岐器の系統に属するn個の光ゲート素
子毎に異なり、 前記n×m個の光ゲート素子の各々が印加される前記
電気パルス信号の高レベル電圧の時間位置と前記光信号
のヘッダの時間位置とが一致する時に前記電気パルス信
号の中レベル電圧が保持される時間において前記光信号
のデータを反射させることを特徴とする。
(作用) 本発明の光セルフ・ルーティング回路は、光信号と電
気パルス信号が同時に印加された場合のみ、以後光信号
を通過あるいは反射させる光ゲートを用いてルーティン
グを行なえるので簡単な構成で光セルフ・ルーティング
回路を構成出来る。
(実施例) 第1図は、本発明の第1の実施例である。
第1図において、光導波路101、102に入力された光パ
ケット信号A、Bは各々光分岐器103、104で2分岐され
光ゲート105、106と107、108に入射される。光ゲート10
5、107の出力光信号は光合流器109で合流され光導波路1
11から出射される。光ゲート106、108の出力光信号は光
合流器110で合流され光導波路112から出射される。電気
パルス発生回路113は光ゲート105、107に同一の電気パ
ルスを、光ゲート106、108に別の電気パルスを印加供給
する。
第2図は第1図の光ゲート105〜108の一構造を説明す
るための図である。第2図において光ゲートは光ガイド
層210の一方の端面220と他方の端面230を有し、光ガイ
ド層210の一方の端面220に入力光信号200が入力され、
そして他方の端面230から出力光信号250を出力する。さ
らに電極240を介して制御信号Vが印加されている。こ
の光ゲートは、V=VHの時に入力光信号200が入射され
ると、以後V=VL(VL<VH)の電圧を印加されている間
入射された光信号を増幅して出力する。このような光ゲ
ートの詳細については応用物理学会平成2年度秋季大会
予稿集754ページ講演番号26p−H−2に記載されてい
る。
第3図は第1図の動作を説明する為のタイム・チャー
トである。第3図において、301は第1図の光ゲート10
5、107への印加電気パルスを示し、時刻t1〜t2の間VH
なるt2〜t6の間VLを保つ。302は第1図の光ゲート106、
108への印加電気パルスを示し、時刻t2〜t3の間VHとな
りt3〜t6の間VLを保つ。第1図の光ゲート105、106へ入
射される光パケット信号Aは第3図の303に示すように
時刻t1〜t2の間のみヘッダ部光信号が存在する。したが
って光ゲート105では電気パルスがVHである時間とヘッ
ダ部光信号が存在する時間が一致するのが、光ゲート10
6では一致しない。よって光パケット信号Aのデータ部
の光ゲート105のみを通過して光合流器109経由で光導波
路111へルーティングされる。一方、光ゲート107、108
に入射される光パケット信号Bは、第3図の304に示す
ように時刻t2〜t3の間のみヘッダ部光信号が存在する。
したがって光ゲート108では電気パルスがVHである時間
とヘッダ部光信号が存在する時間が一致するが、光ゲー
ト107では一致しない。よって光パケット信号Bのデー
タ部は光ゲート108のみを通過して光合流器110経由では
光導波路112へルーティングされる。このように、第1
図の光セルフ・ルーティング回路は光パケット信号のヘ
ッダ部が時刻t1〜t2あるいはt2〜t3のいずれかにあるか
によって光導波路111あるいは112へセルフ・ルーティン
グする。
第4図は本発明の第2の実施例を示す図で、第1図と
同一の番号を付したものは同じ構成要素で動作も同じで
ある。光分岐器103からの光信号はハーフ・ミラー401経
由で光ゲート105、106に入射され、光分岐器104からの
光信号はやはりハーフ・ミラー401経由で光ゲート107、
108に入射される。光ゲート105〜108は反射膜402〜405
が付加される為に、光パケット信号のヘッダ部の存在す
る時間と、電気パルスがVHである時間が一致した場合、
通過した光信号データ部は反射膜で反射されハーフ・ミ
ラー401経由で光合流器109、110から光導波路111、112
へルーティングされる。したがって本実施例でもやはり
ヘッダ部が時刻t1〜t2あるいはt2〜t3のいずれにあるか
に応じて光導波路111あるいは112へセルフ・ルーティン
グする事が出来る。
なお、ハーフ・ミラー401は、光分岐器103、104から
の光信号が光合流器109、110へ混入する事を防ぐ為のも
のであるので、替わりに方向性光結合器、光カプラ、光
サーキュレータを使用してもさしつかえない。
(発明の効果) 以上のべたように本発明により簡単な構成により光セ
ルフ・ルーティング回路を得る事が出来る。
【図面の簡単な説明】
第1図は本発明の第1の実施例、第2図は、第1図の光
ゲート105〜108の構造図、第3図は第1図の動作を説明
する為のタイム・チャート、第4図は本発明の第2の実
施例、第5図は従来の光セルフ・ルーティング回路を示
す図である。 図において、101、102、111、112、501、503、504、51
0、511は光導波路、103、104、502、505は光分岐器、10
5〜108は光ゲート、109、110、507は光合流器、113は電
気パルス発生回路、401はハーフ・ミラー、402〜405は
反射膜、500は光相関器、506は光遅延素子、508は光電
変換器、509は増幅器、512は光スイッチである。

Claims (2)

    (57)【特許請求の範囲】
  1. 【請求項1】n個のm光分岐器と、前記n個のm光分岐
    器の出力端に接続され電気パルス信号が印加されるn×
    m個の光ゲート素子と、互いに異なる前記m光分岐器の
    系統に属するn個の光ゲートの出力を合流するm個のn
    光合流器とを含んで構成され、前記n個の入力端とm個
    の出力端の間で光信号の交換を行うn個の入力端とm個
    の出力端を有する光セルフ・ルーティング回路であっ
    て、 前記光信号は、行き先を示すヘッダとそれ以降に続くデ
    ータとから構成され前記ヘッダの時間位置が前記m個の
    出力端の各々と対応しており、 前記電気パルス信号は高レベル電圧に保持された次にこ
    れよりも小さな中レベル電圧に保持されその後更に小さ
    い低レベル電圧に降下されることが周期的に繰り返さ
    れ、前記高レベル電圧が保持される時間位置が前記互い
    に異なるm光分岐器の系統に属するn個の光ゲート素子
    毎に異なり、 前記n×m個の光ゲート素子の各々が印加される前記電
    気パルス信号の高レベル電圧の時間位置と前記光信号の
    ヘッダの時間位置とが一致する時に前記電気パルス信号
    の中レベル電圧が保持される時間において前記光信号の
    データを通過させることを特徴とする光セルフ・ルーテ
    ィング回路。
  2. 【請求項2】n個のm光分岐器と、前記n個のm光分岐
    器の出力端が第1の端子に接続されたn×m個の光方向
    性分離器と、前記n×m個の光方向性分離器の第2の端
    子が各々接続され電気パルス信号が印加されるn×m個
    の光ゲート素子と、互いに異なる前記m光分岐器の系統
    に属するn個の前記光方向性分離器の第3の端子からの
    出力光信号を合流するm個のn光合流器とを含んで構成
    され、前記n個の入力端とm個の出力端の間で光信号の
    交換を行うn個の入力端とm個の出力端を有する光セル
    フ・ルーティング回路にであって、 前記光方向性分離器は前記第1の端子に入力された光信
    号を前記第2の端子から出力し、前記第2の端子に入力
    された光信号を前記第3の端子から出力し、 前記光信号は行き先を示すヘッダとそれ以降に続くデー
    タとから構成され前記ヘッダの時間位置が前記m個の出
    力端の各々と対応しており、 前記電気パルス信号は高レベル電圧に保持された次にこ
    れよりも小さな中レベル電圧に保持されその後に更に小
    さい低レベル電圧に降下されることが周期的に繰り返さ
    れ、前記高レベル電圧が保持される時間位置が前記互い
    に異なるm光分岐器の系統に属するn個の光ゲート素子
    毎に異なり、 前記n×m個の光ゲート素子の各々が印加される前記電
    気パルス信号の高レベル電圧の時間位置と前記光信号の
    ヘッダの時間位置とが一致する時に前記電気パルス信号
    の中レベル電圧が保持される時間において前記光信号の
    データを反射させることを特徴とする光セルフ・ルーテ
    ィング回路。
JP2307649A 1990-11-14 1990-11-14 光セルフ・ルーテイング回路 Expired - Fee Related JP2827501B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2307649A JP2827501B2 (ja) 1990-11-14 1990-11-14 光セルフ・ルーテイング回路
CA002055546A CA2055546C (en) 1990-11-14 1991-11-14 Self-routing network using optical gate array driven by control voltages coincidental with packet header pulses
EP91119452A EP0486023B1 (en) 1990-11-14 1991-11-14 Self-routing network using optical gate array
US07/792,191 US5341234A (en) 1990-11-14 1991-11-14 Self-routing network using optical gate array driven by control voltages coincidental with packet header pulses
DE69127423T DE69127423T2 (de) 1990-11-14 1991-11-14 Selbstleitweglenkendes Netzwerk mit optischer Gattermatrix

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2307649A JP2827501B2 (ja) 1990-11-14 1990-11-14 光セルフ・ルーテイング回路

Publications (2)

Publication Number Publication Date
JPH04179392A JPH04179392A (ja) 1992-06-26
JP2827501B2 true JP2827501B2 (ja) 1998-11-25

Family

ID=17971585

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2307649A Expired - Fee Related JP2827501B2 (ja) 1990-11-14 1990-11-14 光セルフ・ルーテイング回路

Country Status (1)

Country Link
JP (1) JP2827501B2 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2818526B2 (ja) * 1991-11-29 1998-10-30 日本電気株式会社 光atmスイッチ
JP4179391B1 (ja) 2007-07-09 2008-11-12 三菱自動車工業株式会社 車両の旋回挙動制御装置

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6290626A (ja) * 1985-10-17 1987-04-25 Nec Corp 光スイツチ回路

Also Published As

Publication number Publication date
JPH04179392A (ja) 1992-06-26

Similar Documents

Publication Publication Date Title
US5900956A (en) Optically encoded signals
EP0195796A1 (en) Optical switching mean.
EP1132766A2 (en) Optical signal processing device using optical gate
JP2827501B2 (ja) 光セルフ・ルーテイング回路
CN118199786A (zh) 具有全光内存缓冲器的光交换器
US20040081462A1 (en) All-optical packet routing gates and demultiplexing systems
JPH0769549B2 (ja) 光駆動形スイッチ
US6577425B1 (en) Optical device for processing a sequence of bits
US6542269B1 (en) Optical device for processing an optical impulse
US6519058B1 (en) Multiwave optical buffer using loop mirror
JP2748726B2 (ja) 光セルフルーティング回路
JP2596191B2 (ja) 光ローカルエリアネットワークシステムの媒体アクセス方式とノード装置
EP0687370B1 (en) Method of and device for recognizing optically encoded signals
JP2850550B2 (ja) 光セルフルーティング回路
JP3589538B2 (ja) 光バッファ装置および光バッファリング方法
KR950009419B1 (ko) 광 패킷 교환기
EP0987844B1 (en) Optical device for processing an optical impulse
JP3003207B2 (ja) 光ローカルエリアネットワークシステムのアクセス制御方式及びノード装置
Takahashi et al. Hybrid optoelectronic router for future energy-efficient, large-capacity, and flexible OPS networks
JPS636993A (ja) 波長分割形光交換方式
Prucnal et al. Demonstration of an optical self-clocked time-division switch
d’Auriol et al. An optical power budget model for the Parameterized Linear Array with a Reconfigurable Pipelined Bus System (LARPBS (p)) model
JP2653015B2 (ja) 波長・時分割光交換機
JPH04119317A (ja) 光遅延回路
EP0987916A1 (en) Method and apparatus for policing of optical ATM cells

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080918

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees