[go: up one dir, main page]

JP2013030593A - 半導体装置、該半導体装置を垂直に積層した半導体モジュール構造及びその製造方法 - Google Patents

半導体装置、該半導体装置を垂直に積層した半導体モジュール構造及びその製造方法 Download PDF

Info

Publication number
JP2013030593A
JP2013030593A JP2011165200A JP2011165200A JP2013030593A JP 2013030593 A JP2013030593 A JP 2013030593A JP 2011165200 A JP2011165200 A JP 2011165200A JP 2011165200 A JP2011165200 A JP 2011165200A JP 2013030593 A JP2013030593 A JP 2013030593A
Authority
JP
Japan
Prior art keywords
semiconductor
semiconductor device
organic substrate
insulating material
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011165200A
Other languages
English (en)
Inventor
Osatake Yamagata
修武 山方
Akio Katsumata
章夫 勝又
Koji Inoue
広司 井上
Shigenori Sawachi
茂典 澤地
Satoru Itakura
悟 板倉
Yasuhiro Yamaji
泰弘 山地
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Amkor Technology Japan Inc
Original Assignee
J Devices Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by J Devices Corp filed Critical J Devices Corp
Priority to JP2011165200A priority Critical patent/JP2013030593A/ja
Priority to US13/556,448 priority patent/US20130026650A1/en
Priority to TW101126752A priority patent/TW201312713A/zh
Priority to EP12177861A priority patent/EP2551904A1/en
Priority to KR1020120081232A priority patent/KR20130014379A/ko
Priority to CN2012102653304A priority patent/CN102903682A/zh
Publication of JP2013030593A publication Critical patent/JP2013030593A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/93Batch processes
    • H01L24/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L24/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/19Manufacturing methods of high density interconnect preforms
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/03Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
    • H01L25/10Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L25/105Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices having separate containers the devices being integrated devices of class H10
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/50Multistep manufacturing processes of assemblies consisting of devices, the devices being individual devices of subclass H10D or integrated devices of class H10
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/0401Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/04105Bonding areas formed on an encapsulation of the semiconductor or solid-state body, e.g. bonding areas on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/12105Bump connectors formed on an encapsulation of the semiconductor or solid-state body, e.g. bumps on chip-scale packages
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24226Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/25Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of a plurality of high density interconnect connectors
    • H01L2224/251Disposition
    • H01L2224/2518Disposition being disposed on at least two different sides of the body, e.g. dual array
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29099Material
    • H01L2224/2919Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
    • H01L2224/92Specific sequence of method steps
    • H01L2224/922Connecting different surfaces of the semiconductor or solid-state body with connectors of different types
    • H01L2224/9222Sequential connecting processes
    • H01L2224/92242Sequential connecting processes the first connecting process involving a layer connector
    • H01L2224/92244Sequential connecting processes the first connecting process involving a layer connector the second connecting process involving a build-up interconnect
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/97Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
    • H01L2225/10All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers the devices being integrated devices of class H10
    • H01L2225/1011All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers the devices being integrated devices of class H10 the containers being in a stacked arrangement
    • H01L2225/1017All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers the devices being integrated devices of class H10 the containers being in a stacked arrangement the lowermost container comprising a device support
    • H01L2225/1035All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers the devices being integrated devices of class H10 the containers being in a stacked arrangement the lowermost container comprising a device support the device being entirely enclosed by the support, e.g. high-density interconnect [HDI]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
    • H01L2225/10All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers the devices being integrated devices of class H10
    • H01L2225/1011All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers the devices being integrated devices of class H10 the containers being in a stacked arrangement
    • H01L2225/1047Details of electrical connections between containers
    • H01L2225/1058Bump or bump-like electrical connections, e.g. balls, pillars, posts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
    • H01L2225/10All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers
    • H01L2225/1005All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers the devices being integrated devices of class H10
    • H01L2225/1011All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices having separate containers the devices being integrated devices of class H10 the containers being in a stacked arrangement
    • H01L2225/1094Thermal management, e.g. cooling
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L24/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/06Polymers
    • H01L2924/078Adhesive characteristics other than chemical
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/0951Glass epoxy laminates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12041LED
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • H01L2924/15321Connection portion the connection portion being formed on the die mounting surface of the substrate being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/1579Material with a principal constituent of the material being a polymer, e.g. polyester, phenolic based polymer, epoxy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15798Material with a principal constituent of the material being a combination of two or more materials in the form of a matrix with a filler, i.e. being a hybrid material, e.g. segmented structures, foams
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

【課題】垂直積層構造とすることが可能であり、かつサイズの異なるLSIチップを容易に垂直積層することが可能な半導体装置の提供
【解決手段】有機基板1と、有機基板1を厚さ方向に貫通する貫通ビア4と、有機基板1の両面に設けられ、貫通ビア4に電気接続された外部電極5b及び内部電極5aと、有機基板1の一方の主面上に接着層3を介して素子回路面を上にして搭載された半導体素子2と、半導体素子2及びその周辺を封止する絶縁材料層6と、絶縁材料層6内に設けられ、一部が外部表面に露出している金属薄膜配線層7と、金属薄膜配線層7に電気接続している金属ビア10と、金属薄膜配線層7上に形成された外部電極9とを含み、金属薄膜配線層7が、半導体素子2の素子回路面に配置された電極と、内部電極5aと、金属ビア10と、金属薄膜配線層7上に形成された外部電極9とを電気的に接続した構造を有する半導体装置。
【選択図】図1

Description

本発明は、半導体装置、該半導体装置を積層した半導体モジュール構造、及びその製造方法に関する。
より詳細には、本発明は、大型のパネルスケールで薄膜配線工程及び組立工程を行なう、Panel scale Fan-out package 構造に関するものであり、特にパッケージを複数垂直に積層した構造を有する半導体積層型モジュールに適用される。
近年の電子機器の高機能化および軽薄短小化の要求に伴い、電子部品の高密度集積化、さらには高密度実装化が進んできており、これらの電子機器に使用される半導体装置、従来にも増して小型化が進んできている。
LSIユニットやICモジュールのような半導体装置を製造する方法としては、まず、保持板上に、電気特性試験で良品と判定された半導体素子の複数個を、素子回路面を下にして所定の配列で配置し貼り付けた後、その上に、例えば樹脂シートを配置し加熱・加圧してモールドして複数個の半導体素子を一括して樹脂封止し、次いで、保持板を剥がし、樹脂封止体を所定の形状(例えば円形)に切断・加工した後、樹脂封止体に埋め込まれた半導体素子の素子回路面上に絶縁材料層を形成し、この絶縁材料層に半導体素子の電極パッドの位置に合わせて開口を形成した後、絶縁材料層の上に配線層を形成するとともに、開口内に半導体素子の電極パッドと接続する導電部(ビア部)を形成し、次いで、ソルダーレジスト層の形成、外部電極端子であるはんだボールの形成を順に行なった後、半導体素子1個ごとに切断して個別化して半導体装置を完成する方法がある(例えば、特許文献1参照)。
しかしながら、このようにして得られる従来の半導体装置においては、複数個の半導体素子を一括して樹脂封止する際に、樹脂が硬化により収縮し、かつその収縮量が必ずしも設計通りではないため、半導体素子の配列位置によっては、樹脂硬化後の位置が設計位置からずれることがあり、この位置ずれが生じた半導体素子では、絶縁材料層の開口に形成されるビア部と半導体素子の電極パッドとに位置ずれが生じるため、接続信頼性が低下するという問題があった。
この課題を解決した半導体装置が特許文献2に記載されている。
この装置の基本的な構造を図14に示す。
半導体装置30は、樹脂硬化体または金属から構成される平板31を備えており、その一方の主面に、半導体素子32が素子回路面を上にして配置され、素子回路面と反対側の面(裏面)が接着剤33により平板31に固着されている。そして、平板31の主面全体には、半導体素子32の素子回路面を覆うようにして絶縁材料層34が一層だけ形成されている。この単層の絶縁材料層34の上には、銅等の導電性金属から成る配線層35が形成されており、その一部は半導体素子32の周辺領域にまで引き出されている。また、半導体素子32の素子回路面上に形成された絶縁材料層34には、半導体素子32の電極パッド(図示せず)と配線層35とを電気的に接続するビア部36が形成されている。このビア部36は、配線層35と一括して形成されて一体化されている。また、配線層35の所定の位置には外部電極であるはんだボール37が複数個形成されている。さらに、絶縁材料層34の上、および半田ボール37の接合部を除く配線層35の上には、ソルダーレジスト層38のような保護層が形成されている。
特許文献2記載の半導体装置は、上記の構成により半導体素子の電極と配線層との接続信頼性が高く、電極の微細化への対応が可能な半導体装置を、高い歩留まりで安価に得ることを可能としている。
しかしながら、特許文献2記載の半導体装置はパッケージの表裏を貫通するビアを設けることが困難であり、このため、近年急速に拡大している半導体パッケージ上に他の半導体パッケージや回路基板を積層した3次元構造の積層モジュールへの適用が不可能であるという課題がある。
近年の傾向では、半導体パッケージサイズの小型化及び半導体素子の搭載数の増加が要求されており、これらの要求に対応するものとして、半導体パッケージ上に他の半導体パッケージや回路基板を積層したPOP(Package on Package)構造の半導体装置(特許文献3)及びTSV(Through Silicon Via)構造の半導体装置(特許文献4)が提案され、開発されている。
図15に基づいて従来のPOP構造の半導体装置について説明する。POP(Package on Package)は、複数の異なるLSIをそれぞれ個別のパッケージに組立て、テストした後に、さらにそれらのパッケージを積層したパッケージ形態である。
半導体装置40は、半導体パッケージ41上に他の半導体パッケージ42が積層されて構成されている。下側の半導体パッケージ41の基板43上には半導体素子44がマウントされ、半導体素子44の周縁部に形成された電極パッド(図示省略)と基板上の電極パッド45とがワイヤー46を介して電気的に接続されている。半導体素子44は、その全面が封止部材47によって封止されている。そして、半導体パッケージ41と半導体パッケージ42とは、半導体パッケージ42の下面に形成された外部接続端子48(半田ボール)を介してリフローにより互いに電気的に接続される。
POPは上記のように複数のパッケージを積層することにより機器搭載時の実装面積をより多く確保することができ、また、それぞれのパッケージを個別にテストできるため、歩留ロスを低減することができるという利点を有している。しかしながら、POPは個々のパッケージを個々にアセンブリして、完成したパッケージを積層するため、半導体素子サイズの縮小(シュリンク)による組立コスト削減が困難であり、積層モジュールの組立コストが非常に高価になるという課題を有している。
次に、図16に基づいて従来のTSV構造の半導体装置を説明する。図16に示すように、半導体装置50は、互いに同一の機能、構造を持ち、夫々同一の製造マスクで製作された複数枚の半導体素子51及び1枚のインターポーザ基板52が樹脂層53を介して積層された構造を有している。半導体素子51はシリコン基板を用いた半導体素子であり、シリコン基板を貫通する多数の貫通電極(TSV:Through Silicon Via)54によって上下に隣接する半導体素子と電気的に接続されるとともに封止樹脂55によって封止されている。一方、インターポーザ基板52は樹脂からなる回路基板であり、その裏面には複数の外部接続端子(半田ボール)56が形成されている。
従来のTSV(Trough Si Via)積層モジュール構造では、個々の半導体素子それぞれに対して貫通孔を設けるため半導体素子が損傷を受ける可能性があり、さらに貫通孔内にビア電極を形成するという複雑かつコスト高のウエハ工程を複数追加する必要があり、タテ型積層モジュール全体の大幅なコストアップを招いていた。また、従来構造では異なるサイズのチップを含む積層実装が困難であり、さらにメモリ等の同一チップ積層時に必須となる「層ごとに異なる再配線層の付与」により、通常のメモリーモジュールよりも製造コストが大幅にアップし、量産効果による価格低下があまり望めないという問題が内在していた。
特開2003−197662号公報 特開2010−219489号公報 特開2008−218505号公報 特開2010―278334号公報
本発明は、このような問題を解決するためになされたものであり、表裏間を貫通する電極を有する構造を有し、POP型構造をはじめ、垂直積層構造とすることが可能であり、かつサイズの異なるLSIチップを容易に垂直積層することが可能な半導体装置を提供することを目的とする。
本発明者らは、上記課題を解決するために鋭意検討を進めた結果、半導体素子を搭載する支持体として有機基板を用い、この有機基板を厚さ方向に貫通する貫通ビアを設ける共に、有機基板の両面に設けられ前記貫通ビアに電気接続された外部電極及び内部電極を設け、半導体素子の素子回路面に配置された電極と、前記内部電極と、前記内部電極と絶縁材料層内に設けられ金属ビアと、金属薄膜配線層上に形成された外部電極とを絶縁材料層内に設けられた金属薄膜配線層によって電気的に接続することにより、上記課題が解決できることを見出して本発明を完成した。
すなわち、本発明は以下に記載する通りのものである。
(1)有機基板と、
前記有機基板を厚さ方向に貫通する貫通ビアと、
前記有機基板の両面に設けられ、前記貫通ビアに電気接続された外部電極及び内部電極と、
前記有機基板の一方の主面上に接着層を介して素子回路面を上にして搭載された半導体素子と、
前記半導体素子及びその周辺を封止する絶縁材料層と、
前記絶縁材料層内に設けられ、一部が外部表面に露出している金属薄膜配線層と、
前記絶縁材料層内に設けられ前記金属薄膜配線層に電気接続している金属ビアと、
前記金属薄膜配線層上に形成された外部電極と、を含み、
前記金属薄膜配線層が、半導体素子の素子回路面に配置された電極と、前記内部電極と、前記金属ビアと、前記金属薄膜配線層上に形成された外部電極とを電気的に接続した構造を有することを特徴とする半導体装置。
(2)絶縁材料層がそれぞれ異なる絶縁材料からなる複数の絶縁材料層によって形成されていることを特徴とする(1)に記載の半導体装置。
(3)金属薄膜配線層、及びそれと接続する金属ビアが複数層存在することを特徴とする(1)または(2)に記載の半導体装置。
(4)半導体素子に対向している有機基板の領域に、絶縁材料層内の前記金属薄膜配線層と電気接続していない貫通ビアを配置したことを特徴とする(1)〜(3)のいずれかに記載の半導体装置。
(5)有機基板上に複数個の半導体素子を有することを特徴とする(1)〜(4)のいずれかに記載の半導体装置。
(6)(1)〜(5)のいずれかに記載の半導体装置の複数個を、半導体装置の金属薄膜配線層上に形成された外部電極と他の半導体装置の有機基板上に露出している外部電極とを接続することにより、半導体装置の主平面に垂直な方向に積層したことを特徴とするモジュール構造。
(7)半導体装置が(4)に記載の半導体装置であることを特徴とする(6)に記載のモジュール構造。
(8)有機基板に、該有機基板を厚さ方向に貫通する貫通ビアを形成する工程、
有機基板の両面に前記貫通ビアに電気接続する外部電極及び内部電極を形成する工程、
前記有機基板の一方の主面に、複数の半導体素子をその素子回路面が上になるように位置合わせして配置し、これらの半導体素子の素子回路面の反対側の面を有機基板に固着する工程、
前記半導体素子及びその周辺に絶縁材料層を形成する工程、
前記絶縁材料層内に開口を形成する工程、
前記絶縁材料層上に一部が前記半導体素子の周辺領域に延出された金属薄膜配線層を形成すると共に、絶縁材料層内の前記開口内に前記半導体素子の前記素子回路面に配置された電極と接続された導電部を形成して金属ビアを形成する工程、
前記金属薄膜配線層上に外部電極を形成する工程、
及び、
所定の位置で前記有機基板、前記絶縁材料層を切断することにより、1つまたは複数の半導体チップを含む半導体装置を分離する工程
を具備することを特徴とする半導体装置の製造方法。
(9)(1)〜(5)のいずれかに記載の半導体装置の複数個を用い、一つの半導体装置の金属薄膜配線層上に形成された外部電極に他の半導体装置の有機基板上に露出している外部電極を接続して、半導体装置の主平面に垂直な方向に積層することを特徴とする半導体積層モジュールの製造方法。
本発明の半導体装置は以下に記載する通りの効果を奏することができる。
・POP型構造をはじめ、垂直積層構造が可能となる。
・貫通電極を有しないLSIチップを容易に垂直積層することができる。
・大型パネルスケールアセンブリにより、半導体素子サイズのダウンサイジングによる大幅なコスト削減が実現できる。
・メモリ等の同一チップ積層時に必須となる層ごとに異なる再配線層の付与」が不要となり、製造コストが大幅に削減できる。
・TSVプロセスを用いるような場合のデバイスへのダメージを防ぐことができる。
・薄型チップのハンドリングが容易になる。
・サーマルビアにより熱特性を向上することができる。
本発明に係る半導体装置の実施形態1を示す断面図である。 実施形態1の半導体装置を製造する方法を示し、(a)〜(e)はその一部の工程を示す断面図である。 実施形態1の半導体装置を製造する方法を示し、(f)〜(i)はその一部の工程を示す断面図である。 実施形態1の半導体装置を製造する方法を示し、(j)〜(k)はその一部の工程を示す断面図である。 本発明に係る半導体装置の実施形態2を示す断面図である。 本発明に係る半導体装置の実施形態3を示す断面図である。 本発明に係る半導体装置の実施形態4を示す断面図である。 本発明に係る半導体装置の実施形態5を示す断面図である。 本発明に係る半導体装置の実施形態6を示す断面図である。 本発明に係る半導体装置の実施形態7を示す断面図である。 本発明に係る半導体装置の実施形態8を示す断面図である。 本発明に係る半導体装置の実施形態9を示す断面図である。 本発明に係る半導体装置の実施形態10を示す断面図である。 従来の半導体装置の構造を示す断面図である。 従来のPOP構造の半導体装置の構造を示す図である。 従来のTSV構造の半導体装置の構造を示す図である。
以下、本発明を実施するための形態について説明する。なお、以下の記載では実施形態を図面に基づいて説明するが、それらの図面は図解のために供されるものであり、本発明はそれらの図面に限定されるものではない。
(実施形態1)
図1は本発明に係る半導体装置の基本的な構成を示す実施形態1を示す縦断面図である。
半導体装置20は、樹脂硬化体から構成される有機基板1を備えており、その一方の主面に、半導体素子2が電極(図示せず)を有する素子回路面を上にして配置され、素子回路面と反対側の面(裏面)が接着剤3により有機基板1に固着されている。有機基板1には有機基板を厚さ方向に貫通する貫通ビア4が設けられ、かつ、有機基板1の両面には貫通ビア4に電気接続された内部電極5a及び外部電極5bが設けられている。有機基板1には上記のように貫通ビア4を設けるために貫通孔が形成されるので有機基板の材料としては加工強度が高い有機材料を用いることができる。このような有機基板1としては、例えばガラスクロスに樹脂を含浸させた複合材料を用いることができる。また、有機基板の両面は銅箔によって被覆されている。
そして、有機基板1の主面全体には、半導体素子2の素子回路面を覆うようにして絶縁材料層6が形成されている。この絶縁材料層6の上には、銅等の導電性金属から成る金属配線を構成する金属薄膜配線層(以下「配線層」ともいう)7が形成されており、その一部は半導体素子2の周辺領域にまで引き出されている。半導体素子2の電極面上にはビア部8が設けられ配線層7と電極とが電気的に接続されている。配線層7の所定の位置には半田ボール等の外部電極9が複数個形成されている。絶縁材料層6内には配線層7と貫通ビア4に電気接続された内部電極5aとを電気接続するための金属ビア10が設けられている。絶縁材料層6の上、および外部電極9の接合部を除く配線層7の上には、配線保護膜11を形成する。配線保護膜11は絶縁材料層の絶縁材料と同種の材料で形成しても良いし、異種の材料で形成しても良い。
上記半導体装置20は、半導体素子2上の電極が金属薄膜配線層7を介して、金属ビア10と電気的に接続され、又同金属ビア10は有機基板1上の内部電極5a及び、外部電極9と電気的に接続されている。半導体装置20はこのような構造のため、半導体素子2の端子が半導体装置の表裏両面の外部電極(5b、9)と電気的につながることにより、同一構造のパッケージの積層実装が可能となる。
このような実施形態1の半導体装置20の製造方法を以下に示す。
以下に説明する製造方法では、有機基板1を本発明の半導体素子2のサイズよりも極めて大きいものとし、複数の半導体素子2をそれぞれ間隔を置いて有機基板1に搭載して、所定の処理工程によって複数の半導体装置を同時に製造し、最終的に個々の半導体装置に分割して複数の半導体装置を得ることができるようにしている。
このように、複数の半導体装置を同時に製造することにより製造コストを大幅に抑制する事が可能となる。
また、本実施形態では有機基板上に一つの半導体素子を有する半導体装置について述べたが、有機基板上に複数個の半導体素子を有する場合も本発明の実施形態である。
以下では半導体の製造工程を図2〜図4に基づいて説明する。
図2(a)は貫通ビア形成前の有機基板1を示す図である。有機基板1としてはガラスクロスを基材としこれにエポキシ樹脂等の熱硬化型樹脂を含浸させて硬化させた基板12を用いることができる。基板12の表裏両面には銅箔13が貼り付けられて固着されている。
図2(b)は有機基板1に貫通ビアを形成するための貫通穴4′を形成した状態を示す図である。貫通穴4′は微細ドリルを用いて形成する。本図では銅箔12および基板12をドリルで一括加工しているが、貫通穴直上の銅箔13を薬液などで先に除去しておくことにより、レーザーでの貫通穴形成も可能である。
図2(c)は電解めっき等を用いて、貫通穴4′の側壁にめっき層14を形成して貫通ビアを形成した状態を示す図である。この時、側壁のめっき層14は銅箔13と電気的に導通がとれた状態である。
図2(d)は貫通ビア4内に導電材料15が充填された状態を示す。導電材料15はめっきで形成されても良いし、めっき層14を形成した後に導電ペーストを充填することによって形成しても良い。めっき層14の厚みが充分あり、めっき層のみで電気的接続が良好である場合には、導電材料を充填することを省略することができる。また、貫通ビアの剛性を高めると共に、金属電極の形成を容易にするために、導電材料を充填することに代えて穴埋め材を充填することができる。
図2(e)は、銅箔13を任意の形状に加工して配線層と接続するための内部電極5a及び半導体装置の接続部となる外部電極5bを形成した状態を示す図である。銅箔の加工は薬液によるエッチング処理等で行うことができる。
また、有機基板1に貫通ビア4を形成したのち、配線を保護する為に基板両面、もしくは片面にソルダーレジストなどの配線保護膜を形成することができる。配線保護膜を付与した場合は、貫通ビア4および配線部に外部電極接続用の開口を設ける。
図3(f)は上記工程によって得られた有機基板に接着剤3を介して、電気特性試験で良品とされた半導体素子2を素子回路面を上にして固着した状態を示す図である。半導体素子2の表層には感光性樹脂膜16が塗布されており、感光性樹脂膜16に設けられた開口17により半導体素子2の電極(外部接続用金属電極端子)が露出された状態である。感光性樹脂膜16が塗布されない状態で、半導体素子2を基板に固着する場合もある。この時、基板は半導体サイズよりも極めて大きいため、多数の半導体素子2を搭載することができる。
図3(g)は基板上に固着された半導体素子2の周辺部に絶縁性樹脂を供給して絶縁性樹脂層6を形成した状態を示す図である。絶縁性樹脂としては熱硬化型の樹脂を用い、半導体素子2ないしは感光性樹脂膜16との間に極力段差ができないように供給を行う。絶縁性樹脂の供給は、スピンコータを用いて塗布する方法やスキージを用いた印刷法により行なうことができる。
絶縁性樹脂としては感光性樹脂を用いる場合もある。また、あらかじめ半導体素子2の回路形成面に感光性樹脂膜16が供給されていない場合は、絶縁性樹脂としての感光性樹脂を半導体素子2の周辺部および回路形成面にも供給することもできる。
この時、半導体素子2の回路形成面の電極部は、別工程で露光・現像により開口して電極表面の露出をおこなう。
この時、同時に樹脂部の金属ビア用の開口(図3(h)の18参照)を形成することも可能である。
図3(h)は絶縁材料層6に金属ビアを形成するための開口18を形成した状態を示す図である。開口18はレーザー等で加工され、有機基板の内部電極5aまで貫通している。
この開口18は微細ドリルで加工形成される場合も有り、絶縁材料層6が感光性樹脂からなる場合には、露光・現像にて開口される場合もある。
図3(i)は開口18が形成された絶縁材料層6、および半導体素子2の表層に金属薄膜配線層7が形成された状態を示す図である。絶縁材料層6の上面全体に、蒸着方式(スパッタ)、もしくは無電解めっき等で下地(シード層)を形成したのち、電解めっきを行う。このとき、図に示すように、絶縁材料層6の開口18の側壁にもめっきによって導電性金属層が形成され金属ビア19が形成される。次いで、全面に形成された導電性金属層をフォトリソグラフィーによりパターニングして金属薄膜配線層7を形成する。フォトリソグラフィーによるパターニングは、導電性金属層上に感光性レジスト層を形成し、所定のパターンのマスクを用いて露光・現像した後、導電性金属層をエッチングすることにより行なうことができる。このような電解めっきとフォトリソグラフィーによるパターニングにより、半導体素子2の電極と電気的に接続された金属ビア19、配線層7、および後の工程で半田ボール等からなる外部電極9が形成される金属薄膜配線層7の所定部位を、一括して形成することができる。また、金属薄膜配線層7を形成した後に上記下地(シード層)をエッチングにて除去する。
図4(j)は金属薄膜配線層7上に、ソルダーレジスト等の配線保護膜11を形成した状態を示す図である。
ソルダーレジストは液状の場合はロールコーター、フィルム形状の場合はラミネート、圧着プレスなどで供給される。この配線保護膜11を形成した後、配線保護膜に外部金属電極を設けるための開口部を開口する。
図4(k)は金属薄膜配線層7の外部金属電極端子部に、導電材料からなる外部金属電極9を形成した状態を示した図である。導電材料としては半田ボール、導電性ペースト、半田ペーストなど導電がとれる材料を用いる。
外部電極9を形成した後、A−A切断線に沿って各個片に分断することにより本発明の実施形態1の半導体装置を得ることができる。
(実施形態2)
図5は、本発明の実施形態2を示す断面図である。
この実施形態2は実施形態1において、貫通ビアの壁面のみに金属導体を形成し、残りの空洞部分に樹脂等の穴埋め材21を充填した構造を有する。
穴埋め材21を充填することにより貫通ビアの剛性を高めることができると共に、貫通ビアの上下面に金属電極(導体膜)を形成しやすくすることができる。
(実施形態3)
図6は、本発明の実施形態3を示す断面図である。
この実施形態3では、実施形態1において、半導体素子の周囲の絶縁材料層6として配線層の下側と上側で異なる樹脂を用いる。例えば、樹脂6aとしては、熱硬化性樹脂又は感光性樹脂を用い、一方、樹脂6bとしては、外部電極間を絶縁可能なソルダーレジスト等の絶縁樹脂材料を用いる。この樹脂6aからなる層は配線保護層11を構成する。
この様に構成することにより樹脂6aとして熱硬化性樹脂を用いた場合には半導体素子の封止信頼性の向上効果が、樹脂6aとして感光性樹脂を用いた場合にはパターニング性の向上効果が、また樹脂6bとしてソルダーレジストを用いることにより、外部電極間半田ショート防止効果がそれぞれ期待できる。
また、図示例では、有機基板の貫通ビアは第2の実施態様と同様に穴埋め材で充填されている。
(実施形態4)
図7は、本発明の実施形態4を示す断面図である。
この実施形態4は、実施形態3において、有機基板1の半導体素子2に対向する表面部分の銅箔を残してCu電極パッド23とし、このCu電極パッド23の下の有機基板1に、絶縁材料層6内の金属薄膜配線層7と電気接続しないダミーの貫通ビア22を配置し、この貫通ビアをサーマルビアとすることにより、半導体素子2が発生する熱の放熱特性を向上させたものである。
この様な構造の半導体装置を積層モジュールに用いることにより縦方向への熱の流れが効率的に行われ、放熱がしやすくなる。
(実施形態5)
図8は、本発明の実施形態5を示す断面図である。
この実施形態5は、実施形態3において、有機基板の下面を配線24でつないだものである。この様な構造とすることにより、有機基板上の貫通ビアから別のパッド位置への再配線が可能となる。また、パターニング面積を増やすことにより、面内温度分布の均一化による放熱特性の改善が可能となる。
(実施形態6)
図9は、本発明の実施形態6を示す断面図である。
この実施形態6は、実施形態4の変形例であり、有機基板1の半導体素子2に対向する表面部分の銅箔の面積を広く残してグランド層25としたものである。
これにより、放熱特性の改善、グランド層の強化による電気特性の改善が可能となる。
(実施形態7)
図10は、本発明の実施形態7を示す断面図である。
この実施形態7は、実施形態5において、半導体素子の周囲の絶縁材料層6として最下層を熱硬化性樹脂層6c、その上の層を感光性樹脂層6d、最上層をソルダーレジスト層6eとした構成である。このような構造とすることにより、熱硬化性樹脂層6cによる半導体素子の封止信頼性の向上効果が、感光性樹脂層6dによるパターニング性の向上効果が、ソルダーレジスト層6eによる外部電極間半田ショート防止効果が、それぞれ期待できる。
(実施形態8)
図11は、本発明の実施形態9を示す断面図である。
この実施形態9は、金属薄膜配線層7及びそれと接続する金属ビア10が複数層(図示したものではそれぞれ2層)設けたものである。
金属薄膜配線層7及びそれと接続する金属ビア10が複数層存在することによって、半導体素子と外部金属電極又は、金属ビアを電気的に接続する配線自由度が増大し、同じ外形サイズの半導体装置に対して、搭載可能な半導体素子サイズの自由度を増大させることができるか、または、搭載可能な半導体素子表面の電極端子数の自由度を増大させることができる。
(実施形態9)
図12は、本発明の実施形態9を示す断面図である。
この実施形態9は、半導体装置のユニット(U1〜U4)を、半導体装置の金属薄膜配線層上に形成された外部電極と他の半導体装置の有機基板上に露出している外部電極とを接続することにより、半導体装置の主平面に垂直な方向に積層してなる半導体積層モジュール26である。
本発明の半導体装置を積層モジュールのユニットとして用いることにより、TSV構造のように半導体素子に貫通電極を設けることなく、また、個々の半導体素子サイズが異なっても、任意の段数の積層モジュールを実現することができる。
(実施形態10)
図13は、本発明の実施形態10を示す断面図である。
この実施形態10は、図12に示した実施形態9の半導体積層モジュール26の最上層に、図14に示した構造の半導体装置U5を配置することにより半導体積層モジュール28を形成したものである。
この半導体装置U5は図14に示されるものにおいて平板31として高熱伝導金属板27を用いたものであり、これにより最上層に高消費電力の半導体素子を搭載可能な高放熱性積層モジュールを実現することができる。
1 有機基板
2、32、44、51 半導体素子
3 接着剤
4 貫通ビア
4′貫通孔
5a、5b 金属電極
6、6a、6b 絶縁材料層
6c 熱硬化性樹脂層
6d 感光性樹脂層
6e ソルダーレジスト層
7 金属薄膜配線層
8 ビア部
9 外部電極
10 金属ビア
11 配線保護膜
12 基板
13 銅箔
14 めっき層
15 導電材料
16 感光性樹脂膜
17、18 開口
19 金属ビア
20、30、40 半導体装置
21 穴埋め材
23 Cu電極パッド
24 配線
25 グラウンド層
26、28 半導体積層モジュール
27 高熱伝導金属板
31 平板
33 接着剤
34 絶縁材料層
35 配線層
36 ビア部
37 半田ボール
38 ソルダーレジスト層
41、42 半導体パッケージ
43 基板
45 電極パッド
46 ワイヤー
47 封止部材
48 外部接続端子50 半導体装置
52 インターポーザ基板
53 樹脂層
54 貫通電極(TSV:Through Silicon Via)
55 封止樹脂
56 外部接続端子(半田ボール)
U1〜U5 半導体装置のユニット

Claims (9)

  1. 有機基板と、
    前記有機基板を厚さ方向に貫通する貫通ビアと、
    前記有機基板の両面に設けられ、前記貫通ビアに電気接続された外部電極及び内部電極と、
    前記有機基板の一方の主面上に接着層を介して素子回路面を上にして搭載された半導体素子と、
    前記半導体素子及びその周辺を封止する絶縁材料層と、
    前記絶縁材料層内に設けられ、一部が外部表面に露出している金属薄膜配線層と、
    前記絶縁材料層内に設けられ前記金属薄膜配線層に電気接続している金属ビアと、
    前記金属薄膜配線層上に形成された外部電極と、を含み、
    前記金属薄膜配線層が、半導体素子の素子回路面に配置された電極と、前記内部電極と、前記金属ビアと、前記金属薄膜配線層上に形成された外部電極とを電気的に接続した構造を有することを特徴とする半導体装置。
  2. 絶縁材料層がそれぞれ異なる絶縁材料からなる複数の絶縁材料層によって形成されていることを特徴とする請求項1記載の半導体装置。
  3. 金属薄膜配線層、及びそれと接続する金属ビアが複数層存在することを特徴とする請求項1または2に記載の半導体装置。
  4. 半導体素子に対向している有機基板の領域に、絶縁材料層内の前記金属薄膜配線層と電気接続していない貫通ビアを配置したことを特徴とする請求項1〜3のいずれかに記載の半導体装置。
  5. 有機基板上に複数個の半導体素子を有することを特徴とする請求項1〜4のいずれかに記載の半導体装置。
  6. 請求項1〜5のいずれかに記載の半導体装置の複数個を、半導体装置の金属薄膜配線層上に形成された外部電極と他の半導体装置の有機基板上に露出している外部電極とを接続することにより、半導体装置の主平面に垂直な方向に積層したことを特徴とするモジュール構造。
  7. 半導体装置が請求項4に記載の半導体装置であることを特徴とする請求項6に記載のモジュール構造。
  8. 有機基板に、該有機基板を厚さ方向に貫通する貫通ビアを形成する工程、
    有機基板の両面に前記貫通ビアに電気接続する外部電極及び内部電極を形成する工程、
    前記有機基板の一方の主面に、複数の半導体素子をその素子回路面が上になるように位置合わせして配置し、これらの半導体素子の素子回路面の反対側の面を有機基板に固着する工程、
    前記半導体素子及びその周辺に絶縁材料層を形成する工程、
    前記絶縁材料層内に開口を形成する工程、
    前記絶縁材料層上に一部が前記半導体素子の周辺領域に延出された金属薄膜配線層を形成すると共に、絶縁材料層内の前記開口内に前記半導体素子の前記素子回路面に配置された電極と接続された導電部を形成して金属ビアを形成する工程、
    前記金属薄膜配線層上に外部電極を形成する工程、
    及び、
    所定の位置で前記有機基板、前記絶縁材料層を切断することにより、1つまたは複数の半導体チップを含む半導体装置を分離する工程
    を具備することを特徴とする半導体装置の製造方法。
  9. 請求項1〜5のいずれかに記載の半導体装置の複数個を用い、一つの半導体装置の金属薄膜配線層上に形成された外部電極に他の半導体装置の有機基板上に露出している外部電極を接続して、半導体装置の主平面に垂直な方向に積層することを特徴とする半導体積層モジュールの製造方法。
JP2011165200A 2011-07-28 2011-07-28 半導体装置、該半導体装置を垂直に積層した半導体モジュール構造及びその製造方法 Pending JP2013030593A (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2011165200A JP2013030593A (ja) 2011-07-28 2011-07-28 半導体装置、該半導体装置を垂直に積層した半導体モジュール構造及びその製造方法
US13/556,448 US20130026650A1 (en) 2011-07-28 2012-07-24 Semiconductor device, semiconductor module structure configured by vertically stacking semiconductor devices, and manufacturing method thereof
TW101126752A TW201312713A (zh) 2011-07-28 2012-07-25 半導體裝置、垂直堆疊有該半導體裝置之半導體模組構造及其製造方法
EP12177861A EP2551904A1 (en) 2011-07-28 2012-07-25 Semiconductor device, semiconductor module structure configured by vertically stacking semiconductor devices, and manufacturing method thereof
KR1020120081232A KR20130014379A (ko) 2011-07-28 2012-07-25 반도체장치, 이 반도체장치를 수직으로 적층한 반도체 모듈 구조 및 그 제조방법
CN2012102653304A CN102903682A (zh) 2011-07-28 2012-07-27 半导体器件、通过垂直层叠半导体器件配置的半导体模块结构及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011165200A JP2013030593A (ja) 2011-07-28 2011-07-28 半導体装置、該半導体装置を垂直に積層した半導体モジュール構造及びその製造方法

Publications (1)

Publication Number Publication Date
JP2013030593A true JP2013030593A (ja) 2013-02-07

Family

ID=46800011

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011165200A Pending JP2013030593A (ja) 2011-07-28 2011-07-28 半導体装置、該半導体装置を垂直に積層した半導体モジュール構造及びその製造方法

Country Status (6)

Country Link
US (1) US20130026650A1 (ja)
EP (1) EP2551904A1 (ja)
JP (1) JP2013030593A (ja)
KR (1) KR20130014379A (ja)
CN (1) CN102903682A (ja)
TW (1) TW201312713A (ja)

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8897051B2 (en) 2012-10-15 2014-11-25 J-Devices Corporation Semiconductor storage device and method for producing the same
JP2015050365A (ja) * 2013-09-03 2015-03-16 信越化学工業株式会社 半導体装置、積層型半導体装置、封止後積層型半導体装置、及びこれらの製造方法
KR20150112861A (ko) * 2014-03-28 2015-10-07 가부시키가이샤 제이디바이스 반도체 패키지
WO2015151426A1 (ja) * 2014-03-31 2015-10-08 信越化学工業株式会社 半導体装置、積層型半導体装置、封止後積層型半導体装置、及びこれらの製造方法
WO2015151417A1 (ja) * 2014-03-31 2015-10-08 信越化学工業株式会社 半導体装置、積層型半導体装置、封止後積層型半導体装置、及びこれらの製造方法
JP2016139752A (ja) * 2015-01-29 2016-08-04 日立化成株式会社 半導体装置の製造方法
EP3103835A1 (en) 2015-06-08 2016-12-14 Shin-Etsu Chemical Co., Ltd. Semiconductor apparatus, stacked semiconductor apparatus, encapsulated stacked-semiconductor apparatus, and method for manufacturing the same
JP2017103475A (ja) * 2017-01-24 2017-06-08 信越化学工業株式会社 半導体装置、積層型半導体装置、及び封止後積層型半導体装置
JP2020174164A (ja) * 2019-04-12 2020-10-22 株式会社ライジングテクノロジーズ 電子回路装置および電子回路装置の製造方法
CN112234026A (zh) * 2020-10-14 2021-01-15 天津津航计算技术研究所 一种3d芯片封装
US11000184B2 (en) 2017-04-19 2021-05-11 Olympus Corporation Image pickup module, fabrication method for image pickup module, and endoscope
US11133341B2 (en) 2017-05-23 2021-09-28 Olympus Corporation Image pickup apparatus and manufacturing method of image pickup apparatus
US11323598B2 (en) 2018-01-09 2022-05-03 Olympus Corporation Image pickup apparatus, method of manufacturing image pickup apparatus, and endoscope
US11627240B2 (en) 2018-01-09 2023-04-11 Olympus Corporation Image pickup apparatus for endoscope, endoscope, and method of producing image pickup apparatus for endoscope
US11647901B2 (en) 2017-04-25 2023-05-16 Olympus Corporation Endoscope and image pickup apparatus
US12028597B2 (en) 2020-01-27 2024-07-02 Olympus Corporation Image pickup apparatus and endoscope
US12074130B2 (en) 2019-06-10 2024-08-27 Rising Technologies Co., Ltd. Electronic circuit device

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014002923A1 (ja) * 2012-06-26 2014-01-03 株式会社村田製作所 実装基板および発光装置
WO2015058143A1 (en) 2013-10-17 2015-04-23 Omeros Corporation Methods for treating conditions associated with masp-2 dependent complement activation
TWI544555B (zh) * 2014-02-11 2016-08-01 東琳精密股份有限公司 半導體封裝結構及其製造方法
TWI555105B (zh) * 2014-03-31 2016-10-21 英凡薩斯公司 具延伸通過密封連接器所耦接之堆疊端子的微電子組件的製造
US9214454B2 (en) * 2014-03-31 2015-12-15 Invensas Corporation Batch process fabrication of package-on-package microelectronic assemblies
CN104465642B (zh) * 2014-12-10 2017-05-24 华进半导体封装先导技术研发中心有限公司 基于有机基板的多层芯片的扇出型封装结构及封装方法
TWI535346B (zh) * 2014-12-10 2016-05-21 上海兆芯集成電路有限公司 線路基板和封裝結構
JP6620989B2 (ja) * 2015-05-25 2019-12-18 パナソニックIpマネジメント株式会社 電子部品パッケージ
US9613942B2 (en) * 2015-06-08 2017-04-04 Qualcomm Incorporated Interposer for a package-on-package structure
CN105448752B (zh) * 2015-12-01 2018-11-06 华天科技(昆山)电子有限公司 埋入硅基板扇出型封装方法
CN105632943B (zh) * 2016-02-17 2018-05-18 上海伊诺尔信息技术有限公司 芯片的超薄嵌入式封装方法
KR102542573B1 (ko) * 2018-09-13 2023-06-13 삼성전자주식회사 재배선 기판, 이의 제조 방법, 및 이를 포함하는 반도체 패키지
DE102019202715A1 (de) 2019-02-28 2020-09-03 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Folienbasiertes package mit distanzausgleich
DE102019202718B4 (de) * 2019-02-28 2020-12-24 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Dünnes Dual-Folienpackage und Verfahren zum Herstellen desselben
DE102019202721B4 (de) 2019-02-28 2021-03-25 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. 3d-flexfolien-package
JP2020150026A (ja) * 2019-03-11 2020-09-17 株式会社村田製作所 多層配線基板
JP7156230B2 (ja) * 2019-10-02 2022-10-19 株式会社デンソー 半導体モジュール
WO2021142599A1 (zh) * 2020-01-14 2021-07-22 深圳市大疆创新科技有限公司 一种芯片封装结构及封装方法
US11211310B1 (en) * 2020-09-03 2021-12-28 Delta Electronics, Inc. Package structures
CN116964727A (zh) * 2021-03-09 2023-10-27 索尼半导体解决方案公司 半导体装置、用于制造半导体装置的方法和电子装置
JP7666781B2 (ja) * 2021-11-11 2025-04-22 新光電気工業株式会社 半導体装置

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001217337A (ja) * 2000-01-31 2001-08-10 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
JP2005150184A (ja) * 2003-11-12 2005-06-09 Dainippon Printing Co Ltd 電子装置および電子装置の製造方法
JP2006041438A (ja) * 2004-07-30 2006-02-09 Shinko Electric Ind Co Ltd 半導体チップ内蔵基板及びその製造方法
WO2007043714A1 (ja) * 2005-10-14 2007-04-19 Ibiden Co., Ltd. 多層プリント配線板およびその製造方法
JP2008210912A (ja) * 2007-02-26 2008-09-11 Cmk Corp 半導体装置及びその製造方法
US20080258293A1 (en) * 2007-04-17 2008-10-23 Advanced Chip Engineering Technology Inc. Semiconductor device package to improve functions of heat sink and ground shield
JP2008288607A (ja) * 2008-07-04 2008-11-27 Shinko Electric Ind Co Ltd 電子部品実装構造の製造方法
JP2008306071A (ja) * 2007-06-08 2008-12-18 Nec Corp 半導体装置及びその製造方法
WO2010101163A1 (ja) * 2009-03-04 2010-09-10 日本電気株式会社 機能素子内蔵基板及びそれを用いた電子デバイス
JP2010238994A (ja) * 2009-03-31 2010-10-21 Sanyo Electric Co Ltd 半導体モジュールおよびその製造方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003197662A (ja) 2001-12-25 2003-07-11 Sony Corp 電子部品、電子部品の製造方法および装置
US7208825B2 (en) * 2003-01-22 2007-04-24 Siliconware Precision Industries Co., Ltd. Stacked semiconductor packages
JP5135828B2 (ja) 2007-02-28 2013-02-06 ソニー株式会社 基板およびその製造方法、半導体パッケージおよびその製造方法、並びに半導体装置およびその製造方法
JP2010219489A (ja) 2009-02-20 2010-09-30 Toshiba Corp 半導体装置およびその製造方法
JP2010278334A (ja) 2009-05-29 2010-12-09 Elpida Memory Inc 半導体装置
US8643164B2 (en) * 2009-06-11 2014-02-04 Broadcom Corporation Package-on-package technology for fan-out wafer-level packaging

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001217337A (ja) * 2000-01-31 2001-08-10 Shinko Electric Ind Co Ltd 半導体装置及びその製造方法
JP2005150184A (ja) * 2003-11-12 2005-06-09 Dainippon Printing Co Ltd 電子装置および電子装置の製造方法
JP2006041438A (ja) * 2004-07-30 2006-02-09 Shinko Electric Ind Co Ltd 半導体チップ内蔵基板及びその製造方法
WO2007043714A1 (ja) * 2005-10-14 2007-04-19 Ibiden Co., Ltd. 多層プリント配線板およびその製造方法
JP2008210912A (ja) * 2007-02-26 2008-09-11 Cmk Corp 半導体装置及びその製造方法
US20080258293A1 (en) * 2007-04-17 2008-10-23 Advanced Chip Engineering Technology Inc. Semiconductor device package to improve functions of heat sink and ground shield
JP2008270810A (ja) * 2007-04-17 2008-11-06 Advanced Chip Engineering Technology Inc ヒートシンクおよびアースシールドの機能を向上させるための半導体デバイスパッケージ
JP2008306071A (ja) * 2007-06-08 2008-12-18 Nec Corp 半導体装置及びその製造方法
JP2008288607A (ja) * 2008-07-04 2008-11-27 Shinko Electric Ind Co Ltd 電子部品実装構造の製造方法
WO2010101163A1 (ja) * 2009-03-04 2010-09-10 日本電気株式会社 機能素子内蔵基板及びそれを用いた電子デバイス
JP2010238994A (ja) * 2009-03-31 2010-10-21 Sanyo Electric Co Ltd 半導体モジュールおよびその製造方法

Cited By (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8897051B2 (en) 2012-10-15 2014-11-25 J-Devices Corporation Semiconductor storage device and method for producing the same
JP2015050365A (ja) * 2013-09-03 2015-03-16 信越化学工業株式会社 半導体装置、積層型半導体装置、封止後積層型半導体装置、及びこれらの製造方法
US10134710B2 (en) 2014-03-28 2018-11-20 J-Devices Corporation Semiconductor package
KR20150112861A (ko) * 2014-03-28 2015-10-07 가부시키가이샤 제이디바이스 반도체 패키지
KR102456366B1 (ko) * 2014-03-28 2022-10-19 가부시키가이샤 앰코테크놀로지재팬 반도체 패키지
JP2015195368A (ja) * 2014-03-28 2015-11-05 株式会社ジェイデバイス 半導体パッケージ
JP2015195240A (ja) * 2014-03-31 2015-11-05 信越化学工業株式会社 半導体装置、積層型半導体装置、封止後積層型半導体装置、及びこれらの製造方法
JP2015195238A (ja) * 2014-03-31 2015-11-05 信越化学工業株式会社 半導体装置、積層型半導体装置、封止後積層型半導体装置、及びこれらの製造方法
KR102338029B1 (ko) * 2014-03-31 2021-12-13 신에쓰 가가꾸 고교 가부시끼가이샤 반도체장치, 적층형 반도체장치, 봉지후 적층형 반도체장치, 및 이들의 제조방법
KR20160138082A (ko) 2014-03-31 2016-12-02 신에쓰 가가꾸 고교 가부시끼가이샤 반도체장치, 적층형 반도체장치, 봉지후 적층형 반도체장치, 및 이들의 제조방법
KR20160138081A (ko) 2014-03-31 2016-12-02 신에쓰 가가꾸 고교 가부시끼가이샤 반도체장치, 적층형 반도체장치, 봉지후 적층형 반도체장치, 및 이들의 제조방법
WO2015151417A1 (ja) * 2014-03-31 2015-10-08 信越化学工業株式会社 半導体装置、積層型半導体装置、封止後積層型半導体装置、及びこれらの製造方法
US10319653B2 (en) 2014-03-31 2019-06-11 Shin-Etsu Chemical Co., Ltd. Semiconductor apparatus, stacked semiconductor apparatus, encapsulated stacked-semiconductor apparatus, and method for manufacturing the same
US10141272B2 (en) 2014-03-31 2018-11-27 Shin-Etsu Chemical Co., Ltd. Semiconductor apparatus, stacked semiconductor apparatus and encapsulated stacked-semiconductor apparatus each having photo-curable resin layer
WO2015151426A1 (ja) * 2014-03-31 2015-10-08 信越化学工業株式会社 半導体装置、積層型半導体装置、封止後積層型半導体装置、及びこれらの製造方法
JP2016139752A (ja) * 2015-01-29 2016-08-04 日立化成株式会社 半導体装置の製造方法
US9620429B2 (en) 2015-06-08 2017-04-11 Shin-Etsu Chemical Co., Ltd. Semiconductor apparatus, stacked semiconductor apparatus, encapsulated stacked-semiconductor apparatus, and method for manufacturing the same
KR20160144316A (ko) 2015-06-08 2016-12-16 신에쓰 가가꾸 고교 가부시끼가이샤 반도체 장치, 적층형 반도체 장치, 밀봉 후 적층형 반도체 장치 및 이들의 제조 방법
EP3103835A1 (en) 2015-06-08 2016-12-14 Shin-Etsu Chemical Co., Ltd. Semiconductor apparatus, stacked semiconductor apparatus, encapsulated stacked-semiconductor apparatus, and method for manufacturing the same
JP2017103475A (ja) * 2017-01-24 2017-06-08 信越化学工業株式会社 半導体装置、積層型半導体装置、及び封止後積層型半導体装置
US11000184B2 (en) 2017-04-19 2021-05-11 Olympus Corporation Image pickup module, fabrication method for image pickup module, and endoscope
US11647901B2 (en) 2017-04-25 2023-05-16 Olympus Corporation Endoscope and image pickup apparatus
US11133341B2 (en) 2017-05-23 2021-09-28 Olympus Corporation Image pickup apparatus and manufacturing method of image pickup apparatus
US11323598B2 (en) 2018-01-09 2022-05-03 Olympus Corporation Image pickup apparatus, method of manufacturing image pickup apparatus, and endoscope
US11627240B2 (en) 2018-01-09 2023-04-11 Olympus Corporation Image pickup apparatus for endoscope, endoscope, and method of producing image pickup apparatus for endoscope
JP2020174164A (ja) * 2019-04-12 2020-10-22 株式会社ライジングテクノロジーズ 電子回路装置および電子回路装置の製造方法
US11696400B2 (en) 2019-04-12 2023-07-04 Rising Technologies Co., Ltd. Embedded module
JP7371882B2 (ja) 2019-04-12 2023-10-31 株式会社ライジングテクノロジーズ 電子回路装置および電子回路装置の製造方法
US12074130B2 (en) 2019-06-10 2024-08-27 Rising Technologies Co., Ltd. Electronic circuit device
US12028597B2 (en) 2020-01-27 2024-07-02 Olympus Corporation Image pickup apparatus and endoscope
CN112234026A (zh) * 2020-10-14 2021-01-15 天津津航计算技术研究所 一种3d芯片封装

Also Published As

Publication number Publication date
EP2551904A1 (en) 2013-01-30
US20130026650A1 (en) 2013-01-31
TW201312713A (zh) 2013-03-16
CN102903682A (zh) 2013-01-30
KR20130014379A (ko) 2013-02-07

Similar Documents

Publication Publication Date Title
JP2013030593A (ja) 半導体装置、該半導体装置を垂直に積層した半導体モジュール構造及びその製造方法
JP5912616B2 (ja) 半導体装置及びその製造方法
US7501696B2 (en) Semiconductor chip-embedded substrate and method of manufacturing same
EP2672789B1 (en) Ultrathin buried die module and method of manufacturing thereof
JP5367523B2 (ja) 配線基板及び配線基板の製造方法
US20100319966A1 (en) Packaging substrate and fabrication method thereof
TWI402954B (zh) Assembly board and semiconductor module
JP7202785B2 (ja) 配線基板及び配線基板の製造方法
US8698303B2 (en) Substrate for mounting semiconductor, semiconductor device and method for manufacturing semiconductor device
US20080145975A1 (en) Method for fabricating circuit board structure with embedded semiconductor chip
KR20090117237A (ko) 전자소자 내장 인쇄회로기판 및 그 제조방법
TWI611523B (zh) 半導體封裝件之製法
CN105762131A (zh) 封装结构及其制法
JP6417142B2 (ja) 半導体装置及びその製造方法
US9196507B1 (en) Semiconductor device, semiconductor stacked module structure, stacked module structure and method of manufacturing same
CN103227164A (zh) 半导体封装构造及其制造方法
KR102235811B1 (ko) 반도체 장치, 반도체 적층모듈구조, 적층모듈구조 및 이들의 제조방법
JP2009260165A (ja) 半導体装置
CN104218015A (zh) 封装结构及其制作方法
EP2903021A1 (en) Semiconductor device, semiconductor stacked module structure, stacked module structure and method of manufacturing same
TWI503941B (zh) 晶片封裝基板及其製作方法
JP6034664B2 (ja) 半導体装置、半導体積層モジュール構造、積層モジュール構造、及びこれらの製造方法
CN104952858A (zh) 半导体器件、半导体层叠模块构造、层叠模块构造以及它们的制造方法
TWI550792B (zh) 半導體裝置、半導體積層模組構造、積層模組構造及此等之製造方法
CN101959374A (zh) 一种多层印制电路板的制造方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20140416

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140922

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140929

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150407

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150605

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20151124