JP2008103863A - クロック非同期切替装置およびノイズキャンセル回路ならびにノイズキャンセル方法およびプログラム - Google Patents
クロック非同期切替装置およびノイズキャンセル回路ならびにノイズキャンセル方法およびプログラム Download PDFInfo
- Publication number
- JP2008103863A JP2008103863A JP2006283211A JP2006283211A JP2008103863A JP 2008103863 A JP2008103863 A JP 2008103863A JP 2006283211 A JP2006283211 A JP 2006283211A JP 2006283211 A JP2006283211 A JP 2006283211A JP 2008103863 A JP2008103863 A JP 2008103863A
- Authority
- JP
- Japan
- Prior art keywords
- clock
- pulse width
- masking
- monitoring
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000034 method Methods 0.000 title claims description 26
- 238000005070 sampling Methods 0.000 claims abstract description 59
- 230000000873 masking effect Effects 0.000 claims abstract description 31
- 238000012544 monitoring process Methods 0.000 claims description 40
- 230000001360 synchronised effect Effects 0.000 abstract description 8
- 239000004065 semiconductor Substances 0.000 description 10
- 230000000630 rising effect Effects 0.000 description 9
- 238000004891 communication Methods 0.000 description 6
- 238000012545 processing Methods 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000006870 function Effects 0.000 description 3
- 238000010295 mobile communication Methods 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 230000005856 abnormality Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Landscapes
- Manipulation Of Pulses (AREA)
- Electronic Switches (AREA)
Abstract
【解決手段】 カウンタ回路24のEX・OR回路28で入力クロックc5bのレベル変化が検出されると、カウントアップ部29はカウントを開始する。そして、所定カウント値N以下で次のレベル変化が検出されると、最初のレベル変化で検出されたパルスはハザードノイズと判定し、カウント値を0にクリアする。ノイズマスク回路35はカウント値が0である間入力クロックc5bの出力をマスクする。
【選択図】 図1
Description
前記パルス幅監視ステップでの監視結果に応じて前記選択されたクロック信号をマスクするマスクステップとを実行させるためのプログラムであることを特徴とする。
される。
20 半導体デバイス装置
21 ノイズキャンセル回路
22、23、25 フリップ・フロップ
24 カウンタ回路
26 制御部
27 記憶部
28 排他的論理和回路(EX・OR回路)
29 カウントアップ部
35 ノイズマスク回路
Claims (16)
- 複数のクロック信号のうちのいずれかを非同期タイミングで選択して出力するクロック非同期切替装置であって、
前記複数のクロック信号は周波数が等しく非同期の異なるサンプリングクロックを基に生成される信号であり、
選択されたクロック信号のレベル変化を監視し、レベル変化後のパルス幅が前記サンプリングクロックの一周期以下か否かを監視するパルス幅監視手段と、
前記パルス幅監視手段での監視結果に応じて前記選択されたクロック信号をマスクするマスク手段とを含むことを特徴とするクロック非同期切替装置。 - 前記パルス幅監視手段は、前記選択されたクロック信号のレベル変化を検出する排他的論理和回路と、前記サンプリングクロックの一周期に等しい時間を計数するカウンタ回路とを含むことを特徴とする請求項1記載のクロック非同期切替装置。
- 前記マスク手段は前記パルス幅監視手段により前記選択されたクロック信号のパルス幅が前記サンプリングクロックの一周期以下と判定された場合、前記選択されたクロック信号をマスクすることを特徴とする請求項1または2記載のクロック非同期切替装置。
- 前記マスク手段によるマスクは、前記サンプリングクロックの一周期以下のパルス幅を有する前記クロック信号のレベルを次回のレベル変化まで保持することによりなされることを特徴とする請求項3記載のクロック非同期切替装置。
- 前記パルス幅監視手段および前記マスク手段は共通のシステムクロックにより動作することを特徴とする請求項1から4いずれかに記載のクロック非同期切替装置。
- 複数のクロック信号のうちのいずれかを非同期タイミングで選択して出力するクロック非同期切替装置のノイズキャンセル回路であって、
前記複数のクロック信号は周波数が等しく非同期の異なるサンプリングクロックを基に生成される信号であり、
選択されたクロック信号のレベル変化を監視し、レベル変化後のパルス幅が前記サンプリングクロックの一周期以下か否かを監視するパルス幅監視手段と、
前記パルス幅監視手段での監視結果に応じて前記選択されたクロック信号をマスクするマスク手段とを含むことを特徴とするノイズキャンセル回路。 - 前記パルス幅監視手段は、前記選択されたクロック信号のレベル変化を検出する排他的論理和回路と、前記サンプリングクロックの一周期に等しい時間を計数するカウンタ回路とを含むことを特徴とする請求項6記載のノイズキャンセル回路。
- 前記マスク手段は前記パルス幅監視手段により前記選択されたクロック信号のパルス幅が前記サンプリングクロックの一周期以下と判定された場合、前記選択されたクロック信号をマスクすることを特徴とする請求項6または7記載のノイズキャンセル回路。
- 前記マスク手段によるマスクは、前記サンプリングクロックの一周期以下のパルス幅を有する前記クロック信号のレベルを次回のレベル変化まで保持することによりなされることを特徴とする請求項8記載のノイズキャンセル回路。
- 前記パルス幅監視手段および前記マスク手段は共通のシステムクロックにより動作することを特徴とする請求項6から9いずれかに記載のノイズキャンセル回路。
- 複数のクロック信号のうちのいずれかを非同期タイミングで選択して出力するクロック非同期切替装置のノイズキャンセル方法であって、
前記複数のクロック信号は周波数が等しく非同期の異なるサンプリングクロックを基に生成される信号であり、
選択されたクロック信号のレベル変化を監視し、レベル変化後のパルス幅が前記サンプリングクロックの一周期以下か否かを監視するパルス幅監視ステップと、
前記パルス幅監視ステップでの監視結果に応じて前記選択されたクロック信号をマスクするマスクステップとを含むことを特徴とするノイズキャンセル方法。 - 前記パルス幅監視ステップは、前記選択されたクロック信号のレベル変化を検出する排他的論理和回路と、前記サンプリングクロックの一周期に等しい時間を計数するカウンタ回路とを含むことを特徴とする請求項11記載のノイズキャンセル方法。
- 前記マスクステップは前記パルス幅監視ステップにより前記選択されたクロック信号のパルス幅が前記サンプリングクロックの一周期以下と判定された場合、前記選択されたクロック信号をマスクすることを特徴とする請求項11または12記載のノイズキャンセル方法。
- 前記マスクステップによるマスクは、前記サンプリングクロックの一周期以下のパルス幅を有する前記クロック信号のレベルを次回のレベル変化まで保持することによりなされることを特徴とする請求項13記載のノイズキャンセル方法。
- 前記パルス幅監視ステップおよび前記マスクステップは共通のシステムクロックにより動作することを特徴とする請求項11から14いずれかに記載のノイズキャンセル方法。
- 複数のクロック信号のうちのいずれかを非同期タイミングで選択して出力するクロック非同期切替装置のノイズキャンセル方法のプログラムであって、
前記複数のクロック信号は周波数が等しく非同期の異なるサンプリングクロックを基に生成される信号であり、
コンピュータに、選択されたクロック信号のレベル変化を監視し、レベル変化後のパルス幅が前記サンプリングクロックの一周期以下か否かを監視するパルス幅監視ステップと、
前記パルス幅監視ステップでの監視結果に応じて前記選択されたクロック信号をマスクするマスクステップとを実行させるためのプログラム。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006283211A JP5162877B2 (ja) | 2006-10-18 | 2006-10-18 | クロック非同期切替装置およびノイズキャンセル回路ならびにノイズキャンセル方法およびプログラム |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2006283211A JP5162877B2 (ja) | 2006-10-18 | 2006-10-18 | クロック非同期切替装置およびノイズキャンセル回路ならびにノイズキャンセル方法およびプログラム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008103863A true JP2008103863A (ja) | 2008-05-01 |
| JP5162877B2 JP5162877B2 (ja) | 2013-03-13 |
Family
ID=39437876
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2006283211A Expired - Fee Related JP5162877B2 (ja) | 2006-10-18 | 2006-10-18 | クロック非同期切替装置およびノイズキャンセル回路ならびにノイズキャンセル方法およびプログラム |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5162877B2 (ja) |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2010112969A1 (en) * | 2009-03-31 | 2010-10-07 | Freescale Semiconductor, Inc. | Clock glitch detection |
| US8552764B2 (en) | 2009-01-05 | 2013-10-08 | Freescale Semiconductor, Inc. | Clock glitch detection circuit |
| JP2016060054A (ja) * | 2014-09-16 | 2016-04-25 | 株式会社リコー | 画像形成装置 |
| JP2016116013A (ja) * | 2014-12-12 | 2016-06-23 | セイコーエプソン株式会社 | 半導体集積回路および電子機器 |
| CN115219968A (zh) * | 2021-04-14 | 2022-10-21 | 西门子(深圳)磁共振有限公司 | 减小射频干扰的方法、装置、系统及存储介质 |
Citations (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS56164623A (en) * | 1980-05-22 | 1981-12-17 | Seiko Epson Corp | Chattering preventing circuit |
| JPS6316318A (ja) * | 1986-07-08 | 1988-01-23 | Nec Corp | クロツク切替回路 |
| JPS6335127U (ja) * | 1986-08-20 | 1988-03-07 | ||
| JPS63196114A (ja) * | 1987-02-10 | 1988-08-15 | Matsushita Electric Ind Co Ltd | ノイズ除去回路 |
| JPH01290013A (ja) * | 1988-05-18 | 1989-11-21 | Nec Corp | 非同期クロツク選択同期化回路 |
| JPH06244692A (ja) * | 1992-12-31 | 1994-09-02 | American Teleph & Telegr Co <Att> | クロック信号切換方法および集積回路 |
| JPH07225631A (ja) * | 1994-02-15 | 1995-08-22 | Hitachi Ltd | クロック切替方法とその回路 |
| JPH08330915A (ja) * | 1995-05-29 | 1996-12-13 | Oki Electric Ind Co Ltd | クロック信号切替回路 |
| JP2000138568A (ja) * | 1998-06-30 | 2000-05-16 | Hewlett Packard Co <Hp> | クロック信号切り換え装置 |
| JP2002117683A (ja) * | 2000-10-04 | 2002-04-19 | Sony Corp | クロック切り換え回路およびこれを有する記憶装置 |
| JP2005026757A (ja) * | 2003-06-30 | 2005-01-27 | Kyocera Mita Corp | クロック切替回路およびそれを用いた画像処理装置 |
| JP2005191877A (ja) * | 2003-12-25 | 2005-07-14 | Fujitsu Ltd | クロック切り替え回路 |
-
2006
- 2006-10-18 JP JP2006283211A patent/JP5162877B2/ja not_active Expired - Fee Related
Patent Citations (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS56164623A (en) * | 1980-05-22 | 1981-12-17 | Seiko Epson Corp | Chattering preventing circuit |
| JPS6316318A (ja) * | 1986-07-08 | 1988-01-23 | Nec Corp | クロツク切替回路 |
| JPS6335127U (ja) * | 1986-08-20 | 1988-03-07 | ||
| JPS63196114A (ja) * | 1987-02-10 | 1988-08-15 | Matsushita Electric Ind Co Ltd | ノイズ除去回路 |
| JPH01290013A (ja) * | 1988-05-18 | 1989-11-21 | Nec Corp | 非同期クロツク選択同期化回路 |
| JPH06244692A (ja) * | 1992-12-31 | 1994-09-02 | American Teleph & Telegr Co <Att> | クロック信号切換方法および集積回路 |
| JPH07225631A (ja) * | 1994-02-15 | 1995-08-22 | Hitachi Ltd | クロック切替方法とその回路 |
| JPH08330915A (ja) * | 1995-05-29 | 1996-12-13 | Oki Electric Ind Co Ltd | クロック信号切替回路 |
| JP2000138568A (ja) * | 1998-06-30 | 2000-05-16 | Hewlett Packard Co <Hp> | クロック信号切り換え装置 |
| JP2002117683A (ja) * | 2000-10-04 | 2002-04-19 | Sony Corp | クロック切り換え回路およびこれを有する記憶装置 |
| JP2005026757A (ja) * | 2003-06-30 | 2005-01-27 | Kyocera Mita Corp | クロック切替回路およびそれを用いた画像処理装置 |
| JP2005191877A (ja) * | 2003-12-25 | 2005-07-14 | Fujitsu Ltd | クロック切り替え回路 |
Non-Patent Citations (1)
| Title |
|---|
| JPN6009010660; 湯山俊夫著: 「ディジタルIC回路の設計」 第2版, 19870110, 41〜47頁, CQ出版株式会社 * |
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8552764B2 (en) | 2009-01-05 | 2013-10-08 | Freescale Semiconductor, Inc. | Clock glitch detection circuit |
| US9024663B2 (en) | 2009-01-05 | 2015-05-05 | Freescale Semiconductor, Inc. | Clock glitch detection circuit |
| WO2010112969A1 (en) * | 2009-03-31 | 2010-10-07 | Freescale Semiconductor, Inc. | Clock glitch detection |
| US8519768B2 (en) | 2009-03-31 | 2013-08-27 | Freescale Semiconductor, Inc. | Clock glitch detection |
| TWI477787B (zh) * | 2009-03-31 | 2015-03-21 | Freescale Semiconductor Inc | 時脈故障偵測 |
| JP2016060054A (ja) * | 2014-09-16 | 2016-04-25 | 株式会社リコー | 画像形成装置 |
| JP2016116013A (ja) * | 2014-12-12 | 2016-06-23 | セイコーエプソン株式会社 | 半導体集積回路および電子機器 |
| CN115219968A (zh) * | 2021-04-14 | 2022-10-21 | 西门子(深圳)磁共振有限公司 | 减小射频干扰的方法、装置、系统及存储介质 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5162877B2 (ja) | 2013-03-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8214668B2 (en) | Synchronizing circuit | |
| TW528944B (en) | A processing system and method of resetting a plurality of processing modules | |
| JP5162877B2 (ja) | クロック非同期切替装置およびノイズキャンセル回路ならびにノイズキャンセル方法およびプログラム | |
| JP4007027B2 (ja) | パワーオンリセット回路 | |
| CN116054798B (zh) | 一种多电压域上下电复位中时序亚稳态消除方法及装置 | |
| US20090316845A1 (en) | Asynchronous multi-clock system | |
| JP5734057B2 (ja) | マイクロコントローラ及びその制御方法 | |
| US20100141318A1 (en) | Trigger signal detection apparatus | |
| US10924091B2 (en) | Immediate fail detect clock domain crossing synchronizer | |
| EP4202602B1 (en) | Integrated circuit reset method and integrated circuit | |
| WO2003044644A1 (en) | Method and device for synchronising integrated circuits | |
| JP2000261310A (ja) | 非同期信号の同期化回路および半導体集積回路 | |
| JP5325594B2 (ja) | 演算回路 | |
| US6760798B1 (en) | Interface mechanism and method for interfacing a real-time clock with a data processing circuit | |
| EP0766392B1 (en) | Edge detection circuit with improved detection reliability | |
| US12294373B2 (en) | Method for transferring a control signal between a first digital domain and a second digital domain, and corresponding system-on-a-chip | |
| JP2004117344A (ja) | ビットストリームの遷移を調節する方法 | |
| US8850256B2 (en) | Communication circuit and communication method | |
| JP2010021950A (ja) | 非同期インターフェース回路、および、非同期インターフェース方法 | |
| JPH11239119A (ja) | 通信装置のクロック切替回路 | |
| EP3812874A1 (en) | Glitch-free clock multiplexer | |
| JP6629640B2 (ja) | コマンド制御装置、コマンド制御方法、及びコマンド制御プログラム | |
| JP5890052B2 (ja) | マイクロコントローラ | |
| JP2006201856A (ja) | 半導体集積回路 | |
| JP4750505B2 (ja) | クロック切り換え回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090924 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110824 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110913 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111024 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20120626 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120903 |
|
| A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20120911 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20121120 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20121203 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151228 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5162877 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |