[go: up one dir, main page]

EP1952630A1 - Systeme de transmission d'images de dynamique elevee, unites et procedes de codage et de decodage pour ce systeme - Google Patents

Systeme de transmission d'images de dynamique elevee, unites et procedes de codage et de decodage pour ce systeme

Info

Publication number
EP1952630A1
EP1952630A1 EP06841813A EP06841813A EP1952630A1 EP 1952630 A1 EP1952630 A1 EP 1952630A1 EP 06841813 A EP06841813 A EP 06841813A EP 06841813 A EP06841813 A EP 06841813A EP 1952630 A1 EP1952630 A1 EP 1952630A1
Authority
EP
European Patent Office
Prior art keywords
image
bit stream
luminance
pixel
standard
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
EP06841813A
Other languages
German (de)
English (en)
Inventor
Edouard Francois
Jérôme Vieron
Laurent Blonde
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of EP1952630A1 publication Critical patent/EP1952630A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/74Projection arrangements for image reproduction, e.g. using eidophor

Definitions

  • the present invention relates to a high dynamic image transmission system, encoding and decoding units and methods for this system.
  • the dynamics of an image corresponds to the number of bits needed to code the luminance of each pixel of this image.
  • standard dynamic receiver denotes receivers that can display at most 2 n luminance levels, where n is an integer typically less than or equal to eight.
  • a high dynamic image receiver is a receiver capable of displaying at least 2 m luminance levels, where m is an integer greater than or equal to ten.
  • high dynamic image is an image whose pixel luminance is encoded on m bits.
  • standard dynamic image typically has a luminance encoded on at most n bits.
  • the high dynamic image receivers are, for example, described in the following article Al:
  • HDR High Dynamic Range
  • a transmitter comprising a coding unit able to generate bit streams coding the initial images, this transmitter being able to transmit these bitstreams to all the receivers.
  • a digital image can be viewed as a three-dimensional matrix in which the first two coordinates X, Y represent, for example, the position of the pixel in the image and the third coordinate its luminance level.
  • a fourth dimension representing time can be added to this matrix.
  • the digital images are thus encoded to be transformed into bitstreams that are transmitted to each of the receivers.
  • a bit stream is a temporal succession of bits.
  • a standard dynamic image receiver is not able to directly display a bitstream encoding a high dynamic image.
  • the luminance levels coded for this image must be truncated in order to correspond to luminance levels that can be displayed on this receiver.
  • Such a Modifying the standard dynamic image receivers would be tedious and time consuming.
  • the object of the invention is to remedy this problem by proposing a high dynamic image transmission system in which the modifications to be made to the standard dynamic image receiver are smaller.
  • the subject of the invention is therefore a system for transmitting high dynamic digital initial images in which the coding unit is able to generate: a standard bit stream encoding the initial images in which the luminance of each pixel of each image initial is only coded on at most n bits, and
  • At least one second bit stream containing the additional information needed to reconstruct the m bit coded luminance of each pixel of each initial image from the n-bit coded luminance contained in the standard bit stream.
  • the standard dynamic picture receiver does not need to reduce the dynamics of the encoded pictures.
  • the number of processing that must perform this receiver to display a high dynamic image is reduced.
  • the second stream allows the high dynamic image receiver to display the images using the full extent of its possible luminance range.
  • the above system makes it possible to transmit high dynamic images to a heterogeneous park of image receivers without necessitating any major modification of the standard dynamic image receivers.
  • the amount of information to be transmitted is reduced since it is no longer necessary to have standard data specifically dedicated to the receivers to be transmitted.
  • the high dynamic image receiver comprises an image projector capable of projecting an I LED image a liquid crystal display (LCD) backlit by the image projector, this display displaying an LCD image, and the second bit stream is a residual bit stream containing the luminance differences between each pixel of the LCD image and each corresponding pixel of an estimate of the CD image obtained from the standard bit stream; the coding unit is able to generate a third bit stream encoding the I LED images as a function of the standard bit stream.
  • LCD liquid crystal display
  • the coding of the bitstream coding the I LED images as a function of the standard bitstream also makes it possible to decrease the amount of information to be transmitted in addition to the standard bitstream and simplifies the production of high dynamic image receivers.
  • the invention also relates to a coding unit that can be implemented in the transmission system above.
  • the invention also relates to a decoding unit of a high dynamic image receiver suitable for implementation in the transmission system above.
  • Embodiments of this decoding unit may include one or more of the following features:
  • the decoding unit is adapted from the standard bit stream and at least the second bit stream to reconstruct the m bit coded luminance of each pixel of each initial image from the n-bit coded luminance contained in the standard bitstream;
  • the decoding unit is capable of generating the I LCD image from the residual bit stream and an estimation of the I LCD image obtained from the standard bit stream; the decoding unit is able to reconstruct the I LED image from the standard bit stream and a third bit stream encoding the I LED images according to the standard bit stream.
  • the subject of the invention is also a method for coding a high dynamic digital initial image that can be implemented in the above transmission system.
  • the invention also relates to a method for decoding an encoded image using the above coding method, this decoding method comprising a step of reconstructing the luminance coded on m bits from the standard bit stream. and at least the second bit stream.
  • Embodiments of this decoding method may include the following feature:
  • FIG. 1 is a schematic illustration of the architecture of a high dynamic image transmission system
  • FIG. 2 is a schematic illustration of the architecture of a coding unit implemented in the system of FIG. 1;
  • FIG. 3 is a schematic illustration of the structure of a decoding unit implemented in the system of FIG. 1;
  • FIG. 4 is a flowchart of a coding method implemented in the system of FIG. 1;
  • FIG. 5 is a flowchart of a decoding method implemented in a high dynamic image receiver of the system of FIG. 1; and FIG. 6 is a flowchart of a decoding method implemented in a standard dynamic image receiver of the system of FIG. 1.
  • FIG. 1 shows a system for transmitting high dynamic image images.
  • the functions and characteristics well known to those skilled in the art are not described in detail.
  • the system 2 comprises a transmitter 4 of the images Ii n i to a large number of image receivers via an information transmission network 8.
  • the network 8 is, for example, a wireless network or a long-distance wired network.
  • the transmitter 4 is connected to a source of high dynamic images such as those contained on a recording medium 14. These images I inl are, for example, the images of a video film.
  • the transmitter 4 comprises a coding unit 20 able to transform the images I ini into three bitstreams F std , F res and F LE D- These flows as well as the unit 20 will be described in more detail with reference to FIG.
  • the unit 20 is here made from a conventional programmable electronic computer capable of executing instructions recorded on an information recording medium.
  • the support 14 includes instructions for executing the method of FIG. 4 when these instructions are executed by the programmable computer.
  • the receiver 10 is a standard dynamic image receiver.
  • the receiver 10 comprises a decoding unit 22 capable of transforming the bit stream F std into a standard image I s td-
  • the image I s td has a standard dynamic, that is to say here, that the luminance of each of the pixels is coded on at most n bits, where n is, for example, less than or equal to eight.
  • the receiver 10 also comprises a screen 24 capable of displaying the image I std.
  • the screen 24 is equipped with a front face on which a matrix of pixels is formed. Each pixel can take a luminance level chosen from at most 2 n possible luminance levels.
  • the screen 24 is, for example, a CRT (Cathode Ray Tube) screen.
  • the receiver 12 is a high dynamic image receiver. The structure of this receiver is, for example, that described in the article Al previously cited. Thus, only the details necessary for the understanding of the invention are described here.
  • the receiver 12 comprises a decoding unit 26 adapted from the F LED , F res and F st d bit streams to reconstruct an I LED image and an I L CD image.
  • the receiver 12 also comprises a High Dynamic Range (HDR) screen formed here of a projector 28 and a 30, the projector 28 is designed to project the image I LED onto the rear of the display 30 while the display 30 is designed to display the image I LCD -
  • the projector 28 comprises, for example, a controllable gate 34 of LEDs (Light Emitting Diode) and a control unit 36 of this gate 34 according to the image I LED decoded by the unit 26.
  • the display 30 is, for example, an LCD (Liquid Crystal Display) comprising an LCD screen 38 controlled by a control unit 40.
  • the unit 40 is able to control the display of the decoded LCD image I by the unit 26.
  • the unit 26 is typically made from a conventional programmable electronic computer capable of executing instructions recorded on an information recording medium 42.
  • the support 42 includes instructions for the execution of the method of Figure 5.
  • FIG. 2 shows in more detail the decoding unit.
  • the unit 20 comprises an input 50 intended to receive the images I ⁇ n i and three outputs 52, 53 and 54 respectively for the bitstreams F LED , F res and F st d.
  • the input 50 is connected to a gearbox 56 of dynamics.
  • the gearbox 56 reduces the dynamics of the image I n i by truncating the number of bits necessary to code the luminance of each pixel. For example, the gearbox 56 performs the following operation for each pixel:
  • I red (x, y) is the luminance of the pixel of coordinates x, y in the image I re d whose dynamics is reduced.
  • the image I re d is sent to a sub-sampler 58 followed by a corrector 60.
  • the subsampler 58 reduces the resolution (i.e., the number of pixels) of the image ⁇ red for the make equal to the resolution of the LED grid 34.
  • the corrector 60 corrects the reduced resolution image to compensate for the overlapping phenomenon of the signals of the neighboring LEDs.
  • the corrector 60 delivers the image
  • the image I LED is sent to an encoder 62 able to generate from the image I LED and the flow F std , the bit stream F LED gui is transmitted to all the receivers.
  • the flow F LED codes the image I LED according to the image I 3t d encoded in the stream
  • the correlation between I LED images and I s td is thus used to compress the F LED flux.
  • the image I LED is also transmitted to a low-pass filter 64 which makes it possible to reconstruct the image projected by the grid 34 by reproducing the spatial response of each of the LEDs of this grid.
  • the image generated by the filter 64 is transmitted to an interpolator 66 which generates an image If ⁇ it of the same resolution (that is to say having the same number of pixels) as the image I ⁇ ni -
  • I f u t image is passed to a local quantizer
  • I f (x, y) is the luminance of the pixel of coordinate x, y in the image Im t ; and I LCD (x, y) is the luminance of the pixel of coordinate x, y in the image I LCD -
  • the unit 20 also comprises a dynamic gearbox 70 connected directly to the input 50.
  • the gearbox 70 is able to reduce the dynamics of the image Ij_ n i so as to form the image I std of reduced dynamics.
  • the gearbox 70 uses for this purpose the following relation: or :
  • I ini (x, y) is the luminance of the pixel of coordinate x, y in the image Ii n ⁇ ;
  • Q is a power of 2 of the form 2 P , where p is a predetermined integer
  • I std (x, y) is the luminance of the pixel of coordinate x, y in the image I s td-
  • An output of the reducer 70 is connected to the input of a quantizer 72.
  • Another input of the quantizer 72 receives the image I f ii t - T quantifier 72 has, aim to make an estimate I 'std LCD image I - To this effect, for example, the quantizer 72 implements the following operation:
  • F ' std (x, y) is the luminance of the pixel of coordinate x, y in the image I'std-
  • the outputs of the quantizers 72 and 68 are connected to respective inputs of a subtractor 74.
  • the subtractor 74 subtracts the luminance of each pixel of the image I L CD, the luminance of the corresponding pixel in the image I ' s td- The result of this subtraction is noted
  • the unit 20 comprises an encoder 78 connected to an output of the gear reducer 70 and its own generating the bit stream F s td from the image I stc i generated by the gearbox 70.
  • the encoders 62, 76 and 78 are capable of generating bit streams in accordance with the standards imposed for the
  • bitmap coding according to the standard
  • JPEG 2000 is conceivable.
  • the encoder 78 generates a stream F std which does not require from the receiver 10 any particular treatment with respect to the processing that this receiver 10 performs to display a standard dynamic image.
  • the encoder 78 is identical to that used in a standard transmitter capable of transmitting only standard dynamic images.
  • the bit stream F std is decodable by all the standard receivers able to display the coded images in the bit stream generated by the standard transmitter without it being necessary to modify these standard receivers.
  • FIG. 3 shows in more detail the decoding unit 26 of the receiver 12.
  • the unit 26 comprises three inputs 82, 84 and 86 for respectively receiving the bitstreams F LED , Fstc i and F res.
  • the unit 26 also comprises two outputs 88 and 90 for respectively transmitting the image Î LED and an image
  • I LED LCD e "t 1 LCD correspond to the estimates of LED I images I LCD constructed from the bitstreams F THE D, F and F res s td •
  • the unit 26 comprises three decoders 92, 94 and 96 respectively connected to the inputs 82, 84 and 86.
  • the decoder 96 generates an estimate î res residual image I re ⁇ only from the bitstream F res.
  • the unit 94 generates an estimate I std of the image I std only from the bit stream F std -
  • the decoder 92 generates the estimation Î LED from the bit stream F LED and taking into account the information transmitted by the decoder 94.
  • the output of the decoder 92 is connected to the output 88.
  • the output of the decoder 92 is also connected to the input of a low-pass filter 98 whose output is connected to the input of an interpolator 100.
  • the low-pass filter 98 and the interpolator 100 are respectively identical to the low-pass filter 64 and the interpolator 66.
  • an output of the interpolator 100 generates an estimate î fllt image Ifut-
  • the unit 26 also comprises a quantizer 102 connected to the output of the interpolator 100 and to the output of the decoder 94.
  • the quantizer 102 is, for example, identical to the quantizer 72.
  • the quantizer 102 generates an estimate I ' std of the image I' s td-
  • the unit 26 comprises a 104 own adder adding the luminance of each pixel of the estimate î res to the luminance of each corresponding pixel the estimate î 'std. The result of this sum forms the estimate I LCD delivered by the output 90.
  • the image I LED is constructed.
  • the gear unit 56 reduces the dynamics of the image Ii n i- Then, during a step 114, the reduced dynamic image I r8d is filtered, when a step 116, by the filter 58 and corrected by the corrector 60 to build the image I L ED-
  • the I LCD image is constructed during a phase 120.
  • the image I LED is filtered, during a step 122, by the filter 64 and the result of this filtering is interpolated, during a step 124, by the interpolator 66 in order to obtain the image I f ⁇ t -
  • the LCD image I is constructed by the quantizer 68.
  • Phases 110 and 120 are described in more detail in Al.
  • the reducer 70 constructs the image I ⁇ t d from the image Ii n i- After, the quantizer 72 constructs the image I ' std from the images I st d and Ifût, during a step 132.
  • the subtractor 74 establishes the residual image I re s-
  • the encoders 78 and 76 respectively generate the bit streams F st d and During a step 140, the coding of the I LED image to obtain the F LED bitstream is performed taking into account the coding of the bitstream F st d so as to limit the redundancy of the fluxes F ⁇ t d and F LED - Thus, the transmitted bitstreams are compressed.
  • bit streams F LED , F res and F s t d are transmitted via the network 8 to all the receivers of the system 2
  • the process returns to step 110 and step 130 to encode the following images.
  • the unit 26 receives the bit streams F LED , F std and F res . Then, the decoder 94 reconstructs the estimate std during a step 150. In parallel, during a step 152, the decoder 94 builds the estimate I res .
  • the estimation Î LED is constructed by the decoder 92, in a step 154 taking into account the information on the decoding of the bit stream F s td-
  • the estimate î FILT of the image I f t ⁇ i is constructed. More precisely, during an operation 158, the filter 98 filters the estimate I LED and then, during an operation 160, the result of the operation 158 is interpolated so as to obtain the estimate ⁇ t .
  • the estimate std is constructed from the estimates std and ft . Step 162 is, for example, identical to step 132.
  • Step 164 the estimate I LCD is reconstructed from the estimates I st and I std .
  • Step 164 is performed by the adder 104.
  • the estimation Î LED is then used during a step 168 to control the projector 28. More specifically, during this step 168, the projector 28 projects the estimation of the image I LED on the back of the display 30.
  • the estimation of the image I LCD is displayed by the display 30.
  • the luminance of a pixel displayed by the receiver 12 is therefore the combination of the luminances of the LEDs of the grid
  • steps 168 and 170 forms a step 172 of reconstructing the luminance of the image lini -
  • the unit 22 selects the bit stream F ⁇ td and the decode to obtain the image I std -
  • a step 184 the screen 24 is controlled to display the image I std - No reduction in the dynamics of the received image is necessary at the receiver 10.

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

Ce système de transmission d'images numériques de dynamique élevée comporte une unité de codage apte à générer : un flux binaire standard codant les images, dans lequel la luminance de chaque pixel est codée avec une dynamique standard, et au moins un second flux binaire contenant les informations nécessaires pour reconstruire la luminance des images de dynamique élevée à partir de la luminance codée avec une dynamique standard contenue dans le flux binaire standard.

Description

SYSTEME DE TRANSMISSION D'IMAGES DE DYNAMIQUE ELEVEE, UNITES ET PROCEDES DE CODAGE ET DE DECODAGE POUR CE SYSTEME
La présente invention concerne un système de transmission d'images de dynamique élevée, des unités et des procédés de codage et de décodage pour ce système.
La dynamique d'une image correspond au nombre de bits nécessaires pour coder la luminance de chaque pixel de cette image.
On désigne par « récepteur à dynamique standard » des récepteurs pouvant afficher au plus 2n niveaux de luminance, ou n est un nombre entier typiquement inférieur ou égal à huit. Un récepteur d' images à dynamique élevée est un récepteur pouvant afficher au moins 2m niveaux de luminance, ou m est un nombre entier supérieur ou égal à dix.
On désigne également par « image de dynamique élevée » une image dont la luminance des pixels est codée sur m bits. Une « image de dynamique standard » a typiquement une luminance codée sur au plus n bits .
Les récepteurs d'images à dynamique élevée sont, par exemple, décrits dans l'article Al suivant :
H.Seetzen, W.Heidrich, W. Stuerzlinger, G.Ward, L.Whitehead, M. Trentacoste, A.Ghosh, A.Vorozcovs, « High dynamic range display System », to be published at SIGGRAPH 04, 8-12 August 04, Los Angeles, USA.
Il est donc souhaitable de réaliser des systèmes de transmission d' images initiales numériques de dynamique élevée comprenant :
- au moins un récepteur d' images de dynamique élevée équipé d'un écran HDR (High Dynamic Range) formé d'une matrice de pixels, la luminance de chaque pixel pouvant être réglée pour prendre un niveau quelconque parmi au moins 2m niveaux possibles, au moins un récepteur d' images de dynamique standard équipé d'un écran formé d'une matrice de pixels, la luminance de chaque pixel pouvant être réglée uniquement pour prendre un niveau quelconque parmi au plus 2n niveaux possibles, où n est un nombre entier strictement inférieur à m, et
- un émetteur comportant une unité de codage propre à générer des flux binaires codant les images initiales, cet émetteur étant apte à transmettre ces flux binaires vers tous les récepteurs.
Une image numérique peut être vue comme une matrice à trois dimensions dans laquelle les deux premières coordonnées X, Y représentent, par exemple, la position du pixel dans l'image et la troisième coordonnée son niveau de luminance. Lorsqu'il s'agit d'un film vidéo, une quatrième dimension représentant le temps peut être ajoutée à cette matrice. Ces matrices ne peuvent pas être transmises telles quelles vers les récepteurs d'images.
Typiquement, les images numériques sont donc codées pour être transformées en flux binaires qui sont transmis vers chacun des récepteurs. Un flux binaire est une succession temporelle de bits. Un tel codage permet notamment de compresser les images et de réduire le nombre de bits nécessaire pour transmettre les images vers les récepteurs .
A ce jour, un récepteur d'images de dynamique standard n'est pas capable d'afficher directement un flux binaire codant une image de dynamique élevée. En effet, pour que l'affichage de l'image de dynamique élevée soit possible, les niveaux de luminance codés pour cette image doivent être tronqués afin de correspondre à des niveaux de luminance affichables sur ce récepteur. Une telle modification des récepteurs d' images de dynamique standard serait fastidieuse et longue.
L'invention vise à remédier à ce problème en proposant un système de transmission d'images de dynamique élevée dans lequel les modifications à apporter au récepteur d'images de dynamique standard sont moindres.
L'invention a donc pour objet un système de transmission d' images initiales numériques de dynamique élevée dans lequel l'unité de codage est apte à générer : - un flux binaire standard codant les images initiales dans lequel la luminance de chaque pixel de chaque image initiale est uniquement codée sur au plus n bits, et
- au moins un second flux binaire contenant les informations additonnelles nécessaires pour reconstruire la luminance codée sur m bits de chaque pixel de chaque image initiale à partir de la luminance codée sur n bits contenue dans le flux binaire standard.
Dans le système ci-dessus, pour afficher l'image codée dans le flux binaire standard, le récepteur d'images de dynamique standard n' a pas besoin de réduire la dynamique des images codées. Ainsi, le nombre de traitements que doit effectuer ce récepteur pour afficher une image de dynamique élevée est réduit. Le second flux permet au récepteur d'images de dynamique élevée d'afficher les images en exploitant toute l'étendue de sa plage de luminance possible.
Ainsi, le système ci-dessus permet de transmettre des images de dynamique élevée à un parc hétérogène de récepteurs d'images sans pour autant nécessiter de modifier de façon importante les récepteurs d'images de dynamique standard. De plus, la quantité d'informations à transmettre est réduite puisqu'il n'est plus nécessaire d'avoir des données standard spécifiquement dédiées aux récepteurs à dynamique standard, et d'autres données haute qualité spécifiquement dédiées aux récepteurs à dynamique élevée, présentant une redondance forte avec les données standard.
Les modes de réalisation de ce système peuvent comporter une ou plusieurs des caractéristiques suivantes :
- le récepteur d' images à dynamique élevée comporte un projecteur d'images apte à projeter une image ILEDΓ un afficheur LCD (Liquid Cristal Display) rétro-éclairé par le projecteur d'images, cet afficheur affichant une image ILCD, et le second flux binaire est un flux binaire résiduel contenant les différences de luminance entre chaque pixel de l'image ILCD et chaque pixel correspondant d'une estimation de l' image I^CD obtenue à partir du flux binaire standard ; - l'unité de codage est apte à générer un troisième flux binaire codant les images ILED en fonction du flux binaire standard.
Ces modes de réalisation présentent en outre les avantages suivants : - l' émission du flux binaire résiduel permet de décroître la quantité d' informations à transmettre en plus du flux binaire standard ; et
- le codage du flux binaire codant les images ILED en fonction du flux binaire standard permet également de décroître la quantité d' informations à transmettre en plus du flux binaire standard et simplifie la réalisation des récepteurs d'images de dynamique élevée.
L'invention a également pour objet une unité de codage apte à être mise en œuvre dans le système de transmission ci-dessus.
L'invention a également pour objet une unité de décodage d'un récepteur d'images de dynamique élevée apte à être mise en œuvre dans le système de transmission ci- dessus . Les modes de réalisation de cette unité de décodage peuvent comporter une ou plusieurs des caractéristiques suivantes :
- l'unité de décodage est apte à partir du flux binaire standard et d'au moins le second flux binaire à reconstruire la luminance codée sur m bits de chaque pixel de chaque image initiale à partir de la luminance codée sur n bits contenue dans le flux binaire standard ;
- l'unité de décodage est apte à générer l'image ILCD à partir du flux binaire résiduel et d'une estimation de l'image ILCD obtenue à partir du flux binaire standard ; l'unité de décodage est apte à reconstruire l'image ILED à partir du flux binaire standard et d'un troisième flux binaire codant les images ILED en fonction du flux binaire standard.
L'invention a également pour objet un procédé de codage d'une image initiale numérique de dynamique élevée apte à être mis en œuvre dans le système de transmission ci-dessus . L'invention a également pour objet un procédé de décodage d'une image codée à l'aide du procédé de codage ci-dessus, ce procédé de décodage comportant une étape de reconstruction de la luminance codée sur m bits à partir du flux binaire standard et d'au moins du second flux binaire. Les modes de réalisation de ce procédé de décodage peuvent comporter la caractéristique suivante :
- une étape de construction d'une estimation de l'image ILCD à partir du flux binaire standard et du flux binaire résiduel. L'invention sera mieux comprise à la lecture de la description qui va suivre, donnée uniquement à titre d'exemple non limitatif et faite en se référant aux dessins sur lesquels : - la figure 1 est une illustration schématique de l'architecture d'un système de transmission d'images de dynamique élevée ;
- la figure 2 est une illustration schématique de l'architecture d'une unité de codage mise en oeuvre dans le système de la figure 1 ;
- la figure 3 est une illustration schématique de la structure d' une unité de décodage mise en œuvre dans le système de la figure 1 ; - la figure 4 est un organigramme d'un procédé de codage mis en œuvre dans le système de la figure 1 ;
- la figure 5 est un organigramme d'un procédé de décodage mis en œuvre dans un récepteur d' images de dynamique élevée du système de la figure 1 ; et - la figure 6 est un organigramme d'un procédé de décodage mis en œuvre dans un récepteur d' images de dynamique standard du système de la figure 1.
La figure 1 représente un système 2 de transmission d'images de dynamique élevée Iini- Dans la suite de cette description, les fonctions et les caractéristiques bien connues de l'homme du métier ne sont pas décrites en détail.
Le système 2 comprend un émetteur 4 des images Iini vers un grand nombre de récepteurs d' images par l'intermédiaire d'un réseau 8 de transmission d' informations .
Le réseau 8 est, par exemple, un réseau hertzien ou un réseau câblé grande distance.
Pour simplifier la figure 1, seuls deux récepteurs 10 et 12 ont été représentés.
L'émetteur 4 est raccordé à une source d'images de dynamique élevée telles que celles contenues sur un support d'enregistrement 14. Ces images Iinl sont, par exemple, les images d'un film vidéo. L'émetteur 4 comprend une unité de codage 20 apte à transformer les images Iini en trois flux binaires Fstd, Fres et FLED- Ces flux ainsi que l'unité 20 seront décrits plus en détail en regard de la figure 2. L'unité 20 est, ici, réalisée à partir d'un calculateur électronique programmable conventionnel apte à exécuter des instructions enregistrées sur un support d'enregistrement d'informations. A cet effet, par exemple, le support 14 comporte des instructions pour l'exécution du procédé de la figure 4 lorsque ces instructions sont exécutées par le calculateur programmable.
Le récepteur 10 est un récepteur d'images de dynamique standard. Le récepteur 10 comprend une unité 22 de décodage propre à transformer le flux binaire Fstd en une image standard Istd- L'image Istd a une dynamique standard c'est-à-dire ici, que la luminance de chacun des pixels est codée sur au plus n bits, où n est, par exemple, inférieur ou égal à huit.
Le récepteur 10 comprend également un écran 24 propre à afficher l'image Istd- L'écran 24 est équipé d'une face avant sur laquelle est formée une matrice de pixels . Chaque pixel peut prendre un niveau de luminance choisi parmi au plus 2n niveaux de luminance possibles. L'écran 24 est, par exemple, un écran CRT (Cathode Ray Tube) . Le récepteur 12 est un récepteur d'images de dynamique élevée. La structure de ce récepteur est, par exemple, celle décrite dans l'article Al précédemment cité. Ainsi, seuls les détails nécessaires à la compréhension de l'invention sont décrits ici. Le récepteur 12 comprend une unité de décodage 26 apte à partir des flux binaires FLED, Fres et Fstd à reconstruire une image ILED et une image ILCD-
Le récepteur 12 comprend également un écran HDR (High Dynamic Range) formé ici d'un projecteur 28 et d'un afficheur 30 rétro-éclairé par le projecteur 28. Plus précisément, le projecteur 28 est conçu pour projeter sur l'arrière de l'afficheur 30 l'image ILED tandis que l'afficheur 30 est conçu pour afficher l'image ILCD- Le projecteur 28 comprend, par exemple, une grille commandable 34 de LED (Light Emitting Diode) et une unité 36 de commande de cette grille 34 en fonction de l'image ILED décodée par l'unité 26.
L'afficheur 30 est, par exemple, un afficheur LCD (Liquid Crystal Display) comprenant un écran LCD 38 commandé par une unité 40 de commande. L'unité 40 est apte à commander l'affichage de l'image ILCD décodée par l'unité 26.
L'unité 26 est décrite plus en détail en regard de la figure 3.
L'unité 26 est typiquement réalisée à partir d'un calculateur électronique programmable conventionnel apte à exécuter des instructions enregistrées sur un support d'enregistrement d'informations 42. A cet effet, le support 42 comporte des instructions pour l'exécution du procédé de la figure 5.
La figure 2 représente plus en détail l'unité 20 de décodage. L'unité 20 comprend une entrée 50 destinée à recevoir les images I±ni et trois sorties 52, 53 et 54 respectivement pour les flux binaires FLED, Fres et Fstd-
L'entrée 50 est raccordée à un réducteur 56 de dynamique. Le réducteur 56 réduit la dynamique de l'image Iχni en tronquant le nombre de bits nécessaires pour coder la luminance de chaque pixel . Par exemple, le réducteur 56 effectue l'opération suivante pour chaque pixel :
(i: où : - Iini(x,y) est la luminance du pixel de coordonnées x,y dans l'image Iini/ et
- Ired(x,y) est la luminance du pixel de coordonnées x,y dans l'image Ired dont la dynamique est réduite. L'image Ired est envoyée à un sous-échantillonneur 58 suivi d'un correcteur 60. Le sous-échantillonneur 58 réduit la résolution (c'est-à-dire le nombre de pixels) de l'image ±red pour la rendre égale à la résolution de la grille de LED 34. Le correcteur 60 corrige l'image de résolution réduite pour compenser le phénomène de superposition des signaux des LED voisines. Le correcteur 60 délivre l'image
L' image ILED est envoyée à un codeur 62 apte à générer à partir de l'image ILED et du flux Fstd, le flux binaire FLED gui est transmis à tous les récepteurs. Le flux FLED code l'image ILED en fonction de l'image I3td codée dans le flux
Fstd- La corrélation entre les images ILED et Istd est ainsi utilisée pour compresser le flux FLED. L'image ILED est également transmise à un filtre passe-bas 64 qui permet de reconstruire l'image projetée par la grille 34 en reproduisant la réponse spatiale de chacune des LED de cette grille.
L'image générée par le filtre 64 est transmise à un interpolateur 66 qui génère une image If±it de même résolution (c'est-à-dire ayant le même nombre de pixels) que l'image I±ni -
L'image Ifut est transmise à un quantificateur local
68 qui effectue pour chacun des pixels de l'image l'opération suivante : ijmfcy) iLCD(χ>y)= ifiit(χ=y) ou - Iini(x,y) est la luminance du pixel de coordonnée x,y dans l'image Iini ;
- IfiIt(x,y) est la luminance du pixel de coordonnée x,y dans l'image Imt ; et - ILCD(x,y) est la luminance du pixel de coordonnée x,y dans l'image ILCD-
Un exemple de réalisation des modules 56 à 68 est donné dans l'article Al.
L'unité 20 comprend également un réducteur de dynamique 70 raccordé directement à l'entrée 50. Le réducteur 70 est apte à réduire la dynamique de l'image Ij_ni de manière à former l'image Istd de dynamique réduite. Par exemple, le réducteur 70 utilise à cet effet la relation suivante : où :
- Iini (x,y) est la luminance du pixel de coordonnée x, y dans l ' image Iinχ ;
- Q est une puissance de 2 de la forme 2P, où p_ est un nombre entier prédéterminé ;
- Istd(x,y) est la luminance du pixel de coordonnée x,y dans l'image Istd-
£ est ici égal à deux.
Une sortie du réducteur 70 est raccordée à l'entrée d'un quantificateur 72.
Une autre entrée du quantificateur 72 reçoit l'image Ifiit- Le quantificateur 72 a pour, but de réaliser une estimation I'std de l'image ILCD- A cet effet, par exemple, le quantificateur 72 implémente l'opération suivante :
où F'std(x,y) est la luminance du pixel de coordonnée x,y dans l'image I'std- Les sorties des quantificateurs 72 et 68 sont raccordées à des entrées respectives d'un soustracteur 74.
Le soustracteur 74 soustrait à la luminance de chaque pixel de l'image ILCD, la luminance du pixel correspondant dans l'image I'std- Le résultat de cette soustraction est noté
J-res •
Une sortie du soustracteur 74 est raccordée à une entrée d'un codeur 76 qui génère à partir de l'image Ires le flux binaire Fres - Enfin, l'unité 20 comprend un codeur 78 raccordé à une sortie du réducteur 70 et propre à générer le flux binaire Fstd à partir de l'image Istci générée par le réducteur 70.
Les codeurs 62, 76 et 78 sont aptes à générer des flux binaires conforme aux standards imposés pour la
• transmission de signaux audiovisuels ou multimédia. Par exemple, un codage par plan de bits conforme à la norme
JPEG 2000 est envisageable.
De préférence, le codeur 78 génère un flux Fstd qui ne nécessite de la part du récepteur 10 aucun traitement particulier par rapport au traitement que ce récepteur 10 effectue pour afficher une image de dynamique standard.
Ici, de préférence, le codeur 78 est identique à celui utilisé dans un émetteur standard apte à émettre uniquement des images de dynamique standard. Ainsi, le flux binaire Fstd est décodable par tous les récepteurs standard aptes à afficher les images codées dans le flux binaire généré par l'émetteur standard sans qu'il soit pour cela nécessaire de modifier ces récepteurs standard. La figure 3 représente plus en détail l'unité 26 de décodage du récepteur 12.
L'unité 26 comprend trois entrées 82, 84 et 86 pour recevoir respectivement les flux binaires FLED, Fstci et Fres • L'unité 26 comprend également deux sorties 88 et 90 pour transmettre respectivement l'image ÎLED et une image
1LCD • ILED e"t 1 LCD correspondent respectivement aux estimations des images ILED et ILCD construites à partir des flux binaires FLED, Fstd et Fres
L'unité 26 comprend trois décodeurs 92, 94 et 96 raccordés respectivement aux entrées 82, 84 et 86.
Le décodeur 96 génère une estimation îres de l'image résiduelle IreΞ uniquement à partir du flux binaire Fres . L'unité 94 génère une estimation Istd de l'image Istd uniquement à partir du flux binaire Fstd-
Enfin, le décodeur 92 génère l'estimation ÎLED à partir du flux binaire FLED et en tenant compte d'informations transmises par le décodeur 94. La sortie du décodeur 92 est raccordée à la sortie 88. La sortie du décodeur 92 est aussi raccordée à l'entrée d'un filtre passe-bas 98 dont la sortie est raccordée à l'entrée d'un interpolateur 100. Le filtre passe-bas 98 et 1' interpolateur 100 sont respectivement identiques au filtre passe-bas 64 et à l' interpolateur 66. Ainsi, une de sortie de l' interpolateur 100 génère une estimation îfllt de l'image Ifut-
L'unité 26 comprend également un quantificateur 102 raccordé à la sortie de l' interpolateur 100 et à la sortie du décodeur 94. Le quantificateur 102 est, par exemple, identique au quantificateur 72.
Ainsi, en sortie, le quantificateur 102 génère une estimation î'std de l'image I'std-
L'unité 26 comprend un additionneur 104 propre à additionner la luminance de chaque pixel de l'estimation îres à la luminance de chaque pixel correspondant de l'estimation î'std . Le résultat de cette somme forme l'estimation ILCD délivrée par la sortie 90.
Le fonctionnement de l'unité 20 de codage va maintenant être décrit plus en détail en regard du procédé de la figure 4.
Initialement, lors d'une phase 110, l'image ILED est construite.
Lors de cette phase 110, lors d'une étape 112, le réducteur 56 réduit la dynamique de l'image Iini- Ensuite, lors d'une étape 114, l'image de dynamique réduite Ir8d est filtrée, lors d'une étape 116, par le filtre 58 puis corrigée par le correcteur 60 afin de construire l'image ILED-
Une fois l'image ILED construite, lors d'une phase 120, l'image ILCD est construite, lors d'une phase 120.
Lors de cette phase 120, l'image ILED est filtrée, lors d'une étape 122, par le filtre 64 puis le résultat de ce filtrage est interpolé, lors d'une étape 124, par 1' interpolateur 66 afin d'obtenir l'image Ifϋt- Enfin, lors d'une étape 126, l'image ILCD est construite par le quantificateur 68.
Les phases 110 et 120 sont décrites plus en détail dans l'article Al.
En parallèle aux phases 110 et 120, lors d'une étape 130, le réducteur 70 construit l'image IΞtd à partir de l'image Iini- Après, le quantificateur 72 construit l'image I'std à partir des images Istd et Ifût, lors d'une étape 132.
A l'issue de la phase 120 et de l'étape 132, lors d'une étape 134, le soustracteur 74 établit l'image résiduelle Ires-
En parallèle, lors d'étapes 136 et 138, les codeurs 78 et 76 génèrent respectivement les flux binaires Fstd et Lors d'une étape 140, le codage de l'image ILED pour obtenir le flux binaire FLED est réalisé en tenant compte du codage du flux binaire Fstd de façon à limiter la redondance des flux FΞtd et FLED- Ainsi, les flux binaires transmis sont compressés.
A l'issue des étapes 138, 136 et 140, lors d'une étape 144, les flux binaires FLED, Fres et Fstd sont transmis par l'intermédiaire du réseau 8 vers l'ensemble des récepteurs du système 2. A l'issue de l'étape 144, le procédé retourne à la phase 110 et à l'étape 130 pour coder les images suivantes.
Le fonctionnement de l'unité 26 de décodage va maintenant être décrit en regard du procédé de la figure 5.
L'unité 26 reçoit les flux binaires FLED, Fstd et Fres. Ensuite, le décodeur 94 reconstruit l'estimation îstd lors d'une étape 150. En parallèle, lors d'une étape 152, le décodeur 94 construit l'estimation Ires .
L'estimation ÎLED est construite par le décodeur 92, lors d'une étape 154 en tenant compte des informations sur le décodage du flux binaire Fstd-
Lors d'une étape 156, l'estimation îfîlt de l'image If±it est construite. Plus précisément, lors d'une opération 158, le filtre 98 filtre l'estimation ILED puis, lors d'une opération 160, le résultat de l'opération 158 est interpolé de manière à obtenir l'estimation îfilt . A près l'étape 156, lors d'une étape 162, l'estimation î'std est construite à partir des estimations îstd et îfilt . L'étape 162 est, par exemple, identique à l'étape 132.
Lors d'une étape 164, l'estimation ILCD est reconstruite à partir des estimations îres et I'std . L'étape 164 est réalisée par le sommateur 104. L'estimation ÎLED est alors utilisée lors d'une étape 168 pour commander le projecteur 28. Plus précisément, lors de cette étape 168, le projecteur 28 projette l'estimation de l'image ILED sur l'arrière de l'afficheur 30. En parallèle, lors d'une étape 170, l'estimation de l'image ILCD est affichée par l'afficheur 30.
La luminance d'un pixel affiché par le récepteur 12 est donc la combinaison des luminances des LED de la grille
34 et du pixel de l'écran 38 se trouvant sur le même trajet lumineux. Ainsi, l'exécution des étapes 168 et 170 forme une étape 172 de reconstruction de la luminance de l'image lini -
Le fonctionnement du récepteur 10 va maintenant être décrit en regard du procédé de la figure 6. Lors d'une étape 180, l'unité 22 sélectionne le flux binaire FΞtd et le décode pour obtenir l'image Istd-
Lors d'une étape 184, l'écran 24 est commandé pour afficher l'image Istd- Aucune réduction de la dynamique de l'image reçue n'est nécessaire au niveau du récepteur 10.

Claims

REVENDICATIONS
1. Système de transmission d'images initiales numériques de dynamique élevée dans lesquelles le niveau de luminance de chaque pixel de chaque image est codé sur m bits, m étant un nombre entier supérieur ou égal à dix, ce système comportant :
- au moins un récepteur (12) d'images de dynamique élevée pour alimenter un écran HDR (High Dynamic Range) formé d'une matrice de pixels, la luminance de chaque pixel pouvant être réglée pour prendre un niveau quelconque parmi au moins 2m niveaux possibles,
- au moins un récepteur (10) d'images de dynamique standard pour alimenter un écran (24) formé d'une matrice de pixels, la luminance de chaque pixel pouvant être réglée uniquement pour prendre un niveau quelconque parmi au plus
2n niveaux possibles, où n est un nombre entier strictement inférieur à m, et un émetteur (4) comportant une unité (20) de codage propre à générer des flux binaires codant les images initiales, cet émetteur étant apte à transmettre ces flux binaires vers tous les récepteurs, caractérisé en ce que l'unité de codage est apte à générer : - un flux binaire standard codant les images initiales dans lequel la luminance de chaque pixel de chaque image initiale est uniquement codée sur au plus n bits, et
- au moins un second flux binaire contenant les informations additionnelles nécessaires pour reconstruire la luminance codée sur m bits de chaque pixel de chaque image initiale à partir de la luminance codée sur n bits contenue dans le flux binaire standard.
2. Système selon la revendication 1, caractérisé en ce que le récepteur d' images à dynamique élevée comporte :
- un projecteur (28) d'images apte à projeter une image ILED, et - un afficheur LCD (Liquid Cristal Display) (30) rétro-éclairé par le projecteur d'images, cet afficheur affichant une image ILCDA et
- en ce que le second flux binaire est un flux binaire résiduel contenant les différences de luminance entre chaque pixel de l'image ILCD et chaque pixel correspondant d'une estimation de l'image ILCD obtenue à partir du flux binaire standard.
3. Système selon la revendication 2, caractérisé en ce que l'unité (20) de codage est apte à générer un troisième flux binaire codant les images ILED en fonction du flux binaire standard.
4. Unité (20) de codage propre à générer des flux binaires codant des images initiales numériques de dynamique élevée dans lesquelles le niveau de luminance de chaque pixel de chaque image est codé sur m bits, m étant un nombre entier supérieur ou égal à dix, caractérisée en ce que l'unité de codage est apte à générer : un flux binaire standard codant les images initiales dans lequel la luminance de chaque pixel de chaque image initiale est uniquement codée sur au plus n bits, où n est un nombre entier strictement inférieur à m, et
- au moins un second flux binaire contenant les informations additionnelles nécessaires pour reconstruire la luminance codée sur m bits de chaque pixel de chaque image initiale à partir de la luminance codée sur n bits contenue dans le flux binaire standard.
5. Unité (20) de codage selon la revendication 4, caractérisée en ce que l'unité de codage est apte à générer un second flux binaire résiduel codant uniquement la différence de luminance entre chaque pixel d' une image ILCD et chaque pixel correspondant d'une estimation de l'image ILCD obtenue à partir du flux binaire standard, l'image ILCD étant l'image affichée par un afficheur LCD (Liquid Cristal Display) rétroéclairé par un projecteur d'images projetant une image ILED-
6. Unité (20) de codage selon la revendication 4 ou 5, caractérisée en ce que l'unité de codage est apte à générer un troisième flux binaire codant des images ILED en fonction du flux binaire standard, les images ILED étant celles projetées par un projecteur d'images utilisé pour rétroéclairer un afficheur LCD (Liquid Cristal Display) , cet afficheur affichant une image ILCD-
7. Unité (26) de décodage d'images initiales de dynamique élevée dans lesquelles le niveau de luminance de chaque pixel de chaque image est codé sur m bits, m étant un nombre entier supérieur ou égal à dix, caractérisée en ce que l'unité de décodage est apte à partir : - d'un flux binaire standard codant les images initiales dans lequel la luminance de chaque pixel de chaque image initiale est uniquement codée sur au plus n bits, où n est un nombre entier strictement inférieur à m, et - d' au moins un second flux binaire contenant les informations additionnelles nécessaires pour reconstruire la luminance codée sur m bits de chaque pixel de chaque image initiale à partir de la luminance codée sur n bits contenue dans le flux binaire standard, à reconstruire la luminance codée sur m bits de chaque pixel de chaque image initiale à partir de la luminance codée sur n bits contenue dans le flux binaire standard.
8. Unité (26) de décodage selon la revendication 7, caractérisée en ce que l'unité de décodage est apte à générer une image ILCD à partir d'un flux binaire résiduel et d'une estimation d'une image ILCD obtenue à partir du flux binaire standard, le flux binaire résiduel codant uniquement la différence de luminance entre chaque pixel de l'image ILCD et chaque pixel correspondant de l'estimation de l'image ILCD obtenue à partir du flux binaire standard, l'image ILCD étant celle affichée par une afficheur LCD (Liquid Cristal Display) rétroéclairé par un projecteur d'images projetant une image ILED-
9. Unité (26) de décodage selon la revendication 7 ou 8, caractérisée en ce que l'unité (26) de décodage est apte à reconstruire une image ILED à partir du flux binaire standard et d' un troisième flux binaire codant les images ILED en fonction du flux binaire standard, les images ILED étant celles projetées par un projecteur d'images utilisé pour rétroéclairer un afficheur LCD (Liquid Cristal Display) , cet afficheur affichant une image ILCD-
10. Procédé de codage d'une image initiale numérique de dynamique élevée dans laquelle le niveau de luminance de chaque pixel de chaque image initiale est codé sur m bits, m étant un nombre entier supérieur ou égal à dix, ce procédé étant exécutable par une unité de codage conforme à l'une quelconque des revendications 4 à 6, caractérisé en ce que le procédé comporte les étapes de génération : - d'un flux binaire standard codant les images initiales dans lequel la luminance de chaque pixel de chaque image initiale est uniquement codée sur au plus n bits, et
- d' au moins un second flux binaire contenant les- informations additionnelles nécessaires pour reconstruire la luminance codée sur m bits de chaque pixel de chaque image initiale à partir de la luminance codée sur n bits contenue dans le flux binaire standard.
11. Procédé de codage selon la revendication 10, exécutable par une unité de codage conforme à la revendication 5, caractérisé en ce que l'étape (138) de génération du second flux binaire est une étape de génération d'un flux binaire résiduel codant uniquement la différence de luminance entre chaque pixel de l'image ILCD et chaque pixel correspondant d'une estimation de l'image ILCD obtenue à partir du flux binaire standard.
12. Procédé de décodage d'une image initiale numérique de dynamique élevée codée à l'aide d'un procédé de codage selon la revendication 10, caractérisé en ce qu'il comporte une étape (172) de reconstruction de la luminance codée sur m bits à partir du flux binaire standard et d'au moins du second flux binaire.
13. Procédé de décodage selon la revendication 12, d'une image codée à l'aide du procédé de codage selon la revendication 11, caractérisé en ce qu'il comporte une étape (164) de construction d'une estimation de l'image ILCD à partir du flux binaire standard et du flux binaire résiduel.
14. Signal de transmission d'images initiales numériques de dynamique élevée, dans lequel le niveau de luminance de chaque pixel de chaque image est codé sur m bits, m étant un nombre entier supérieur ou égal à 10, ce signal comportant : un flux binaire standard codant les images initiales dans lequel la luminance de chaque pixel de chaque image initiale est uniquement codé sur au plus n bits, où n est un nombre entier strictement inférieur à m, et au moins un second flux binaire contenant les informations additionnelles nécessaires pour reconstruire la luminance codée sur m bits de chaque pixel de chaque image initiale à partir de la luminance codée sur n. bits contenue dans le flux binaire standard.
EP06841813A 2005-11-21 2006-11-20 Systeme de transmission d'images de dynamique elevee, unites et procedes de codage et de decodage pour ce systeme Withdrawn EP1952630A1 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR0511761A FR2893806A1 (fr) 2005-11-21 2005-11-21 Systeme de transmission d'images de dynamique elevee, unites et procedes de codage et de decodage pour ce systeme
PCT/FR2006/002546 WO2007060316A1 (fr) 2005-11-21 2006-11-20 Systeme de transmission d'images de dynamique elevee, unites et procedes de codage et de decodage pour ce systeme

Publications (1)

Publication Number Publication Date
EP1952630A1 true EP1952630A1 (fr) 2008-08-06

Family

ID=36778279

Family Applications (1)

Application Number Title Priority Date Filing Date
EP06841813A Withdrawn EP1952630A1 (fr) 2005-11-21 2006-11-20 Systeme de transmission d'images de dynamique elevee, unites et procedes de codage et de decodage pour ce systeme

Country Status (6)

Country Link
US (1) US9083930B2 (fr)
EP (1) EP1952630A1 (fr)
JP (1) JP4922307B2 (fr)
CN (1) CN101310528B (fr)
FR (1) FR2893806A1 (fr)
WO (1) WO2007060316A1 (fr)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2011163114A1 (fr) * 2010-06-21 2011-12-29 Dolby Laboratories Licensing Corporation Affichage d'images sur des affichages à gradation locale
US20170061894A1 (en) * 2015-08-26 2017-03-02 Canon Kabushiki Kaisha Image display apparatus
US10192297B2 (en) * 2016-02-12 2019-01-29 Samsung Electronics Co., Ltd. Method and apparatus for creating, streaming, and rendering HDR images
CN107995492B (zh) * 2017-11-27 2019-11-29 上海交通大学 一种适用于高动态范围的码率控制比特分配方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005104035A1 (fr) * 2004-04-23 2005-11-03 Brightside Technologies Inc. Codage, decodage et representation d'images a plage dynamique elevee

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06209469A (ja) 1993-01-11 1994-07-26 Sony Corp 画像符号化装置、画像符号化方法、画像復号化装置、画像復号化方法、および画像記録媒体
US6744471B1 (en) * 1997-12-05 2004-06-01 Olympus Optical Co., Ltd Electronic camera that synthesizes two images taken under different exposures
US6205252B1 (en) * 1998-06-29 2001-03-20 Xerox Corporation Two channel HVQ (hierarchical vector quantization) compression
JP2001100699A (ja) 1999-09-29 2001-04-13 Canon Inc 投射型表示装置とその応用システム
KR100353851B1 (ko) 2000-07-07 2002-09-28 한국전자통신연구원 파문 스캔 장치 및 그 방법과 그를 이용한 영상코딩/디코딩 장치 및 그 방법
US7068717B2 (en) 2000-07-12 2006-06-27 Koninklijke Philips Electronics N.V. Method and apparatus for dynamic allocation of scalable selective enhanced fine granular encoded images
JP3523170B2 (ja) * 2000-09-21 2004-04-26 株式会社東芝 表示装置
US6761523B2 (en) * 2000-10-13 2004-07-13 Delaware Capital Formation, Inc. Mechanism for dumping a refuse container
JP4776785B2 (ja) 2001-01-12 2011-09-21 キヤノン株式会社 投射型表示装置
WO2002069030A2 (fr) 2001-02-27 2002-09-06 The University Of British Columbia Afficheurs presentant une gamme dynamique etendue
US7002533B2 (en) * 2001-08-17 2006-02-21 Michel Sayag Dual-stage high-contrast electronic image display
JP4917724B2 (ja) 2001-09-25 2012-04-18 株式会社リコー 復号方法、復号装置及び画像処理装置
AU2003212146A1 (en) 2002-03-13 2003-09-22 The University Of British Columbia High dynamic range display devices
JP4593060B2 (ja) 2002-06-04 2010-12-08 三菱電機株式会社 画像符号化装置
US7433603B2 (en) * 2002-12-13 2008-10-07 Intel Corporation Using active and passive optical components for an optical network
JP4341398B2 (ja) * 2003-12-18 2009-10-07 セイコーエプソン株式会社 光伝搬特性制御装置、光学表示装置、光伝搬特性制御プログラムおよび光学表示装置制御プログラム、並びに光伝搬特性制御方法および光学表示装置制御方法
US7424168B2 (en) * 2003-12-24 2008-09-09 Sharp Laboratories Of America, Inc. Enhancing the quality of decoded quantized images
JP4289269B2 (ja) * 2004-03-01 2009-07-01 セイコーエプソン株式会社 光学表示装置、光学表示装置制御プログラム及び光学表示装置制御方法
US20050259729A1 (en) * 2004-05-21 2005-11-24 Shijun Sun Video coding with quality scalability
US7525528B2 (en) * 2004-11-16 2009-04-28 Sharp Laboratories Of America, Inc. Technique that preserves specular highlights
EP2320653B1 (fr) * 2006-01-23 2015-09-02 Max-Planck-Gesellschaft zur Förderung der Wissenschaften e.V. Codecs à plage dynamique étendue

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2005104035A1 (fr) * 2004-04-23 2005-11-03 Brightside Technologies Inc. Codage, decodage et representation d'images a plage dynamique elevee

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of WO2007060316A1 *

Also Published As

Publication number Publication date
US20090135904A1 (en) 2009-05-28
FR2893806A1 (fr) 2007-05-25
JP4922307B2 (ja) 2012-04-25
US9083930B2 (en) 2015-07-14
WO2007060316A1 (fr) 2007-05-31
CN101310528A (zh) 2008-11-19
JP2009516950A (ja) 2009-04-23
CN101310528B (zh) 2011-08-24

Similar Documents

Publication Publication Date Title
TW591936B (en) Method and system for contouring reduction
EP3005296B1 (fr) Fusion de plusieurs flux vidéo
US10334256B2 (en) Video compression method
Mukherjee et al. Objective and subjective evaluation of high dynamic range video compression
TR201901751T4 (tr) Bir hdr videonun bir ldr video ile birlikte kodlanmasına yönelik yöntem ve cihaz, birlikte kodlanan bir hdr video ve bir ldr videodan birinin yeniden yapılandırılmasına yönelik yöntem ve cihaz ve geçici olmayan depolama ortamı.
CN113170158B (zh) 视频编码器和编码方法
EP0347325A1 (fr) Procédé et installation de diffusion de programmes de télévision haute définition compatible
EP1952630A1 (fr) Systeme de transmission d'images de dynamique elevee, unites et procedes de codage et de decodage pour ce systeme
EP1302078B1 (fr) Procede et dispositif de codage d'un flux d'images video
US20250063208A1 (en) Compression of multiplane images
WO2024240496A1 (fr) Procédé et dispositif de codage et décodage d'images
FR2919412A1 (fr) Procede et dispositif de reconstruction d'une image.
FR2927758A1 (fr) Procede et dispositif de codage-decodage d'images video successives selon un flux video principal en pleine resolution et selon un flux video secondaire en qualite reduite
FR3124301A1 (fr) Procédé de construction d’une image de profondeur d’une vidéo multi-vues, procédé de décodage d’un flux de données représentatif d’une vidéo multi-vues, procédé de codage, dispositifs, système, équipement terminal, signal et programmes d’ordinateur correspondants.
FR2813001A1 (fr) Procede de conversion de format couleur d'une sequence d'images
WO2025056649A1 (fr) Procédé et dispositif de codage et décodage d'images avec mécanisme d'attention.
WO2025056651A1 (fr) Procédé et dispositif de codage et décodage de séquences d'images
WO2025120066A1 (fr) Procédé et dispositif de codage et décodage contextuel de séquences d'images
WO2024260628A1 (fr) Procédé et dispositif de codage et décodage de séquences d'images
FR3107383A1 (fr) Procédé et dispositif de traitement de données de vidéo multi-vues
WO2022175626A1 (fr) Determination d'un mode de codage d'image

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 20080421

AK Designated contracting states

Kind code of ref document: A1

Designated state(s): DE FR GB

17Q First examination report despatched

Effective date: 20081021

RBV Designated contracting states (corrected)

Designated state(s): DE FR GB

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: THOMSON LICENSING

DAX Request for extension of the european patent (deleted)
GRAP Despatch of communication of intention to grant a patent

Free format text: ORIGINAL CODE: EPIDOSNIGR1

RIC1 Information provided on ipc code assigned before grant

Ipc: H04N 5/74 20060101AFI20160120BHEP

Ipc: H04N 7/015 20060101ALI20160120BHEP

INTG Intention to grant announced

Effective date: 20160217

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: THE APPLICATION IS DEEMED TO BE WITHDRAWN

18D Application deemed to be withdrawn

Effective date: 20160628