[go: up one dir, main page]

CN1302351C - 转接装置 - Google Patents

转接装置 Download PDF

Info

Publication number
CN1302351C
CN1302351C CNB200310120100XA CN200310120100A CN1302351C CN 1302351 C CN1302351 C CN 1302351C CN B200310120100X A CNB200310120100X A CN B200310120100XA CN 200310120100 A CN200310120100 A CN 200310120100A CN 1302351 C CN1302351 C CN 1302351C
Authority
CN
China
Prior art keywords
processor
server
socket
pin
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB200310120100XA
Other languages
English (en)
Other versions
CN1635440A (zh
Inventor
何彦
安岩
龙健明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lenovo Beijing Ltd
Original Assignee
Lenovo Beijing Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lenovo Beijing Ltd filed Critical Lenovo Beijing Ltd
Priority to CNB200310120100XA priority Critical patent/CN1302351C/zh
Publication of CN1635440A publication Critical patent/CN1635440A/zh
Application granted granted Critical
Publication of CN1302351C publication Critical patent/CN1302351C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Multi Processors (AREA)

Abstract

一种转接装置用于PC处理器和服务器处理器之间的转换使用,包括:基板;第一插座设置在基板上,用于插接PC处理器或与PC主板上的处理器安装位进行电连接;第二插座设置在基板上,用于插接服务器处理器或与服务器主板的处理器安装位进行电连接;其中两个插座间的接地引脚、前端总线引脚、CPU HOST引脚、电源引脚及电源管理引脚对应进行电连接;锁相环电路,用于处理处理器中的VCCA、VSSA及VCCIOPLL信号,为PC处理器和服务器处理器提供倍频;GTLREF信号处理电路,用于降低处理器的干扰;BR信号处理电路,用于匹配服务器处理器中总线请求信号的阻抗;电源处理电路,用于给处理器供电的电源信号进行滤波储能。

Description

转接装置
技术领域
本发明涉及计算机及信息技术领域,尤其涉及在同一主板上支援不同处理器的转接装置。
背景技术
众所周知,INTEL(英特尔公司)至强处理器和INTEL P4处理器是两种不同封装类型,不同档次的处理器,前者用于SERVER主板(服务器主板),后者则用于普通的个人计算机(Personal Computer,PC)主板。从性能和价格方面比较,INTEL至强处理器相比INTEL P4处理器速度更快,性能更加稳定,而各项技术参数指标也更高,当然价格自然要比INTEL P4处理器贵很多。因此前者(INTEL至强处理器)主要用在公司,企业等集体用户的服务器上,凭借其高速,稳定等特点,能安全稳定的处理大量的数据,允许多数用户同时对其访问。而后者(INTEL P4处理器)则主要用于PC,适用于单个用户的使用。
随着网络信息时代的来临,上网爱好者越来越多,一支“网络大军”正在不断的发展壮大。同时,不少网迷已经不在满足于仅仅登陆某个网站获取信息或者发布一点点自己的信息,他们希望拥有自己的网站。个人申请网络域名成功的解决了这个问题,很多人有了属于自己的网站,他们有自己的网页,将自己原来用的电脑用来做服务器,将自己的资源共享出来,让别的用户可以访问,获取资源。访问用户多,新的问题随之而来。由于机器配置的局限,PC用来做服务器满足不了同时接受大量用户的访问,而且性能不稳定,尤其是同时有很多个用户对其进行访问时,很容易出现机器速度变慢,死机等现象。如果对系统进行全部更换,对个人用户来说,经济压力是很大的。
另外,而一般网络系统包括多个服务器,如果每个服务器主板上都使用至强处理器,且某些不重要的服务器并不需要满足大量用户的访问而配置至强处理器,则造成系统成本增大。
在相同的主板上,处理器的性能决定了大部分的系统性能,能否在现有的主板上只更换处理器,而使系统的性能得到提高或者是系统成本下降,这是本发明要解决的问题。
发明内容
本发明解决的问题是提供一种转接装置,解决PC处理器和服务器处理器之间的转换使用。
为解决上述问题,本发明转接装置用于PC处理器和服务器处理器之间的转换使用,包括:
基板,为印刷电路板;
第一插座,设置在基板上,用于插接PC处理器或与PC主板上的处理器安装位进行电连接;
第二插座,设置在基板上,用于插接服务器处理器或与服务器主板上的处理器安装位进行电连接;
第一、二插座分别具有与PC处理器和服务器处理器相对应的信号引脚,其中两个插座间的接地引脚、前端总线引脚、CPU HOST引脚、电源引脚及电源管理引脚对应进行电连接,该CPU HOST引脚用于与南桥连接;
锁相环电路,为第一、二插座所共用并分别与第一、二插座相连接,用于处理处理器中的VCCA、VSSA及VCCIOPLL信号,为PC处理器和服务器处理器提供倍频,其中VCCA指内部锁相环隔离电源信号,VSSA指内部锁相环隔离地信号及VCCIOPLL指内部锁相环处理器系统总线隔离电源信号;
GTLREF信号处理电路,有二个该信号处理电路分别配置给并分别连接到第一、二插座,用于降低处理器的干扰,其中GTLREF指参考电压;
BR信号处理电路,配置给并连接到第二插座,用于匹配服务器处理器中总线请求信号的阻抗,其中BR指总线请求;
电源处理电路,用于将给处理器供电的电源信号进行滤波储能并将电源信号输送给第一、二插座。
与现有技术相比,本发明具有以下优点:
能够同时实现在普通的PC主板上使用高性能的服务器处理器和在服务器主板上使用低价格的PC处理器;操作简单,使用方便;外围电路少,成本低,易实现。
附图说明
图1是本发明转接装置的整体框图。
图2是锁相环电路的具体实施例的电路图。
图3是GTLREF信号处理电路的具体实施例的电路图。
图4是CPU测试信号处理电路的具体实施例的电路图。
图5是电源处理电路的具体实施例的电路图。
图6是BR信号处理电路具体实施例的电路图。
图7a至图7d是第一插座的引脚示意图。
图8a至图8f是第二插座的引脚示意图。
图9是PC主板使用服务器处理器的使用示意图。
图10是服务器主板使用PC处理器的使用示意图。
具体实施方式
本实施例中,服务器处理器指INTEL(英特尔公司)至强处理器,其封装形式为604PIN FC-MPGA-2P或者603PIN INT3,而INTEL P4(奔腾4)处理器的封装形式为478PIN FC-PGA。在这里以604PIN FC-MPGA-2P封装形式和478PIN FC-PGA封装形式的转换为例来介绍具体的转接装置方案。
一种转接装置,用于PC处理器和服务器处理器之间的转换使用,包括:
基板1,为印刷电路板;
第一插座2,设置在基板1上,用于插接PC处理器或与PC主板上的处理器安装位进行电连接;
第二插座3,设置在基板1上,用于插接服务器处理器或与服务器主板上的处理器安装位进行电连接;
第一、二插座2、3分别具有与PC处理器和服务器处理器相对应的信号引脚,其中两个插座间的接地引脚41、前端总线引脚42、CPU HOST引脚43、电源引脚45及电源管理引脚44对应进行电连接,该CPU HOST引脚43用于与南桥连接;
电源处理电路51,用于给处理器供电的电源信号进行滤波储能;
锁相环电路52,用于处理处理器中的VCCA、VSSA及VCCIOPLL信号,为PC处理器和服务器处理器提供倍频,其中VCCA指内部锁相环隔离电源信号,VSSA指内部锁相环隔离地信号及VCCIOPLL指内部锁相环处理器系统总线隔离电源信号,本实施例中第一、二插座2、3共用一个锁相环电路52;
BR(Bus Request,总线请求)信号处理电路53,用于匹配服务器处理器中总线请求信号的阻抗;
GTLREF信号处理电路54、55,用于降低处理器的干扰,其中GTLRE指参考电压,用于判断一个信号是逻辑“0”还是逻辑“1”;以及
另外,所述转接装置还包括CPU测试信号处理电路56、57,用于匹配CPU测试信号的阻抗。第一、二插座2、3设置在基板1的不同侧面上。
请参照图2、图7a-7d(用于插接PC处理器的第一插座的引脚示意图)、图8a-8f(用于插接服务器处理器的第二插座的引脚示意图)所示,为了保证PC处理器或服务器处理器能正常稳定的工作,VCCA、VSSA及VCCIOPLL信号(具体参见图7b中的AD20、AD22及AE23引脚;图8b中的AB4、AA5及AD4引脚)不能直接从PC主板或服务器主板上引过来(主板上已经包含了这三个信号的外围电路)。而要在转接装置上采用锁相环电路52单独对这几个信号进行处理。
锁相环电路52(具体参见图2)的具体电路是:电源引脚(VCCP)经由电阻R5和电感L1与VCCA引脚串联连接;电源引脚经由电阻R6和电感L2与VCCIOPLL引脚串联连接;VCCA引脚与VSSA引脚间并联两个电容CT1和C17;VSSA引脚与VCCIOPLL引脚并联两个电容CT2和C19;其中,R5,R6为0欧姆+5%;L1,L2为4.7UH;CT1,CT2为33UF/10V;C17,C19为1UF/10V。
请结合参照图3、7b及8b所示,GTLREF信号处理电路54、55的具体电路是每个GTLREF(GTLREF0(图7b中的F20引脚,图8b中的W23引脚)、GTLREF1(图7b中的AA21引脚,图8b中的W9引脚)、GTLREF2(图7b中的F6引脚,图8b中的F23引脚)、GTLREF3(图7b中的AA6引脚,图8b中的F9引脚))信号引脚与地间串联有电容(C18、C20、C21、C220),该电容(C18、C20、C21、C220)为220PF/50V。因串联电容,所以能滤掉信号中的高频脉冲,从而降低高频干扰。
请结合参照图4及8b所示,CPU测试信号处理电路56、57的具体电路是CPU测试信号引脚(TESTHI0、TESTHI1、TESTHI2、TESTHI3)与电源引脚间串联有电阻RN,RN为51+5%欧姆,以匹配CPU测试信号的阻抗。根据服务器处理器和PC处理器的设计要求(CPU供应商提供的),以判断是否需要阻抗匹配,连接哪些引脚。本实施例中的服务器处理器为英特尔公司的封装形式为604PIN FC-MPGA-2P或603PIN INT3的处理器需要CPU测试信号处理电路56。
从PC主板或服务器主板上过来的电源经过了好几个接口和比较长的一段传输线才最后到达转接装置上的服务器处理器或PC处理器内部电路中。为了保证到达转接装置上的电源能够正常稳定的给服务器处理器或PC处理器供电,有必要在转接装置上加几个大的电解电容以消除VCCP(CPU电源)中的尖峰和毛刺。
因为主板上在当初设计时已经根据设计要求在PC主板或服务器主板处理器安装位的周围(给处理器供电的电源部分)加了一定量的去耦电容。所以在转接装置上电解电容的数量可以设计要求所要求的省掉一部分。请结合参照图5、7b及8b所示,这样,电源处理电路的具体电路是电源引脚与地间并联有6个电容,每个电容为820UF/2.5V。本实施例中,第一、二插座2、3所有电源引脚(VCCP)连接一起后再与电容并联。
普通的PC主板不支持多路处理器,因此在转换装置上要对服务器处理器的BR1,BR2和BR3信号做相应的处理。在转换装置中,选择了将BR1,BR2和BR3信号直接加49.9+1%欧姆电阻上拉到电源引脚以达到对这三个信号的内部阻抗匹配。请结合参照图6及8b所示,BR信号处理电路53的具体电路是每个BR信号引脚(BR1,BR2和BR3,图8b中的D10,E11和F12引脚)与电源引脚间串联有电阻,该电阻为49.9+1%欧姆。
本实施例中PC处理器指英特尔公司的封装形式为478PIN FC-PGA的奔腾4处理器,而服务器处理器指英特尔公司的封装形式为604PINFC-MPGA-2P或603PIN INT3的处理器。
请参照图9、10所示,在使用时,第一、二插座2、3采用插头与PC主板上或服务器主板上的处理器安装位进行电连接。
请参照图9所示,在实际使用时以PC主板8为例:通过一个478PIN的双头插针型插头7,一头插于转接装置的478PIN第一插座2上,另一头插到PC主板8上的处理器安装位。将服务器处理器6插到转接装置的604PIN第二插座3上,并安装好风扇。这样,就可以在普通PC主板上使用INTEL服务器处理器了。
请参照图10所示,同样,如果是想在服务器主板11上使用普通的PC处理器9,将一个604PIN的双头插针型插头10,一端插于转接装置的604PIN第二插座3上,另一头插到服务器主板11上的处理器安装位。将INTEL P4处理器插到转接装置的478PIN的第一插座2上,就可以在服务器主板11上使用普通的PC处理器9。
从结构上考虑,为了能够正确安装CPU风扇,如果使用服务器主板,在基板1设置有第二插座3的侧面不需要焊接风扇座。而如果使用PC主板,则在基板1设置有第一插座2的侧面不需要焊接风扇座。
综上所述,本发明转接装置:
能够同时实现在普通的PC主板上使用高性能的服务器处理器和在服务器主板上使用低价格的PC处理器;操作简单,使用方便;外围电路少,成本低,易实现。

Claims (9)

1.一种转接装置,用于PC处理器和服务器处理器之间的转换使用,包括:基板,为印刷电路板;
第一插座,设置在基板上,用于插接PC处理器或与PC主板上的处理器安装位进行电连接;
第二插座,设置在基板上,用于插接服务器处理器或与服务器主板上的处理器安装位进行电连接;
第一、二插座分别具有与PC处理器和服务器处理器相对应的信号引脚,其中两个插座间的接地引脚、前端总线引脚、CPU HOST引脚、电源引脚及电源管理引脚对应进行电连接,该CPU HOST引脚用于与南桥连接;
锁相环电路,为第一、二插座所共用并分别与第一、二插座相连接,用于处理处理器中的VCCA、VSSA及VCCIOPLL信号,为PC处理器和服务器处理器提供倍频,其中VCCA指内部锁相环隔离电源信号,VSSA指内部锁相环隔离地信号及VCCIOPLL指内部锁相环处理器系统总线隔离电源信号;
GTLREF信号处理电路,有二个该信号处理电路分别配置给并分别连接到第一、二插座,用于降低处理器的干扰,其中GTLREF指参考电压;
BR信号处理电路,配置给并连接到第二插座,用于匹配服务器处理器中总线请求信号的阻抗,其中BR指总线请求;
电源处理电路,用于将给处理器供电的电源信号进行滤波储能并将电源信号输送给第一、二插座。
2.如权利要求1所述的转接装置,其特征在于,第一、二插座设置在基板的不同侧面上。
3.如权利要求1所述的转接装置,其特征在于,锁相环电路的具体电路是:电源引脚经由电阻R5和电感L1与VCCA引脚串联连接;电源引脚经由电阻R6和电感L2与VCCIOPLL引脚串联连接;VCCA引脚与VSSA引脚间并联两个电容CT1和C17;VSSA引脚与VCCIOPLL引脚并联两个电容CT2和C19;其中,R5,R6为0欧姆±5%;L1,L2为4.7UH;CT1,CT2为33UF/10V;C17,C19为1UF/10V。
4.如权利要求1所述的转接装置,其特征在于,所述转接装置还包括CPU测试信号处理电路,用于匹配CPU测试信号的阻抗,具体电路是CPU测试信号引脚与电源引脚间串联有电阻RN,RN为51±5%欧姆。
5.如权利要求1所述的转接装置,其特征在于,GTLREF信号处理电路的具体电路是每个GTLREF信号引脚与地间串联有电容,该电容为220PF/50V。
6.如权利要求1所述的转接装置,其特征在于,BR信号处理电路的具体电路是每个BR信号引脚与地间串联有电阻,该电阻为49.9±1%欧姆。
7.如权利要求1所述的转接装置,其特征在于,电源处理电路的具体电路是电源引脚与地间并联有6个电容,每个电容为820UF/2.5V。
8.如权利要求1所述的转接装置,其特征在于,PC处理器指英特尔公司的封装形式为478PIN FC-PGA的奔腾4处理器,而服务器处理器指英特尔公司的封装形式为604PIN FC-MPGA-2P或603PIN INT3的处理器。
9.如权利要求1所述的转接装置,其特征在于,第一、二插座采用插头与PC主板上或服务器主板上的处理器安装位进行电连接。
CNB200310120100XA 2003-12-26 2003-12-26 转接装置 Expired - Fee Related CN1302351C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB200310120100XA CN1302351C (zh) 2003-12-26 2003-12-26 转接装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB200310120100XA CN1302351C (zh) 2003-12-26 2003-12-26 转接装置

Publications (2)

Publication Number Publication Date
CN1635440A CN1635440A (zh) 2005-07-06
CN1302351C true CN1302351C (zh) 2007-02-28

Family

ID=34843932

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB200310120100XA Expired - Fee Related CN1302351C (zh) 2003-12-26 2003-12-26 转接装置

Country Status (1)

Country Link
CN (1) CN1302351C (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104375076B (zh) * 2014-11-12 2018-09-04 中国人民解放军第五三一一工厂 一种电路模块测量转接装置
CN111857309B (zh) * 2020-07-08 2022-06-07 苏州浪潮智能科技有限公司 一种cpu供电转接装置及主板
CN119621633A (zh) * 2024-11-18 2025-03-14 苏州元脑智能科技有限公司 信号传输方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1999010801A1 (en) * 1997-08-22 1999-03-04 Apex Inc. Remote computer control system
CN1251667A (zh) * 1996-11-29 2000-04-26 弗兰普顿·E·埃利斯三世 全球网络计算机
CN1277687A (zh) * 1997-10-28 2000-12-20 Ccc网络系统集团有限公司 多用户计算机系统
WO2002015027A1 (en) * 2000-08-15 2002-02-21 Ikadega, Inc. A network server card and method for handling requests received via a network interface
US6631416B2 (en) * 2000-04-12 2003-10-07 Openreach Inc. Methods and systems for enabling a tunnel between two computers on a network

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1251667A (zh) * 1996-11-29 2000-04-26 弗兰普顿·E·埃利斯三世 全球网络计算机
WO1999010801A1 (en) * 1997-08-22 1999-03-04 Apex Inc. Remote computer control system
CN1277687A (zh) * 1997-10-28 2000-12-20 Ccc网络系统集团有限公司 多用户计算机系统
US6631416B2 (en) * 2000-04-12 2003-10-07 Openreach Inc. Methods and systems for enabling a tunnel between two computers on a network
WO2002015027A1 (en) * 2000-08-15 2002-02-21 Ikadega, Inc. A network server card and method for handling requests received via a network interface

Also Published As

Publication number Publication date
CN1635440A (zh) 2005-07-06

Similar Documents

Publication Publication Date Title
US6561852B2 (en) Adapter for connecting RJ-45 port and RJ-11 port
CN1302351C (zh) 转接装置
US7106600B2 (en) Interposer device
CN1265558C (zh) 一种用于硬件设计的原理图审查方法
CN1909462A (zh) 一种服务器
EP4582936A1 (en) Board and server
US20070139898A1 (en) System motherboard having expansibility and variability
CN1973277B (zh) 利用管脚上电容器的高速存储模块
CN117826962B (zh) 一种应用在云基础设施上的通用psu模块的设计架构
TW411679B (en) Network hub interconnection circuitry having power reset feature
CN1940929A (zh) Ldap到sql的数据库代理系统和方法
US20020141396A1 (en) Folded fabric switching architecture
CN2629089Y (zh) 接口转换扩展板
CN2611960Y (zh) 转接卡及其与计算机主机的组合
CN114124960B (zh) 并行集群文件系统双网部署方法、系统、终端及存储介质
CN204759309U (zh) 一种usb、gbe、pci-e多总线混合背板
US11516936B2 (en) Hybrid management switch/cabling system
US6754729B1 (en) Internally connected network interface cards for clustered processing
CN101430721B (zh) 信号线布设方法
CN111737174A (zh) 一种兼容Tri-mode RAID功能的硬盘背板及其设计方法
CN1885665A (zh) 具有分散总线电容的航天器调节单元
CN2611961Y (zh) 转接卡及其与计算机主机的组合
CN1766918A (zh) 用于资源目录管理的系统、方法和设备
CN216450059U (zh) 一种sata与pcie的灵活配置装置及电子设备
CN112988250B (zh) 多主板usb服务配置方法、系统、终端及存储介质

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20070228

Termination date: 20201226

CF01 Termination of patent right due to non-payment of annual fee