[go: up one dir, main page]

CN118201201A - 电路基板用半成品 - Google Patents

电路基板用半成品 Download PDF

Info

Publication number
CN118201201A
CN118201201A CN202410307959.3A CN202410307959A CN118201201A CN 118201201 A CN118201201 A CN 118201201A CN 202410307959 A CN202410307959 A CN 202410307959A CN 118201201 A CN118201201 A CN 118201201A
Authority
CN
China
Prior art keywords
insulating layer
adhesive
substrate
laminate
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202410307959.3A
Other languages
English (en)
Inventor
河上岳志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NHK Spring Co Ltd
Original Assignee
NHK Spring Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NHK Spring Co Ltd filed Critical NHK Spring Co Ltd
Publication of CN118201201A publication Critical patent/CN118201201A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • H05K3/386Improvement of the adhesion between the insulating substrate and the metal by the use of an organic polymeric bonding layer, e.g. adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0313Organic insulating material
    • H05K1/0353Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement
    • H05K1/0373Organic insulating material consisting of two or more materials, e.g. two or more polymers, polymer + filler, + reinforcement containing additives, e.g. fillers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B15/00Layered products comprising a layer of metal
    • B32B15/04Layered products comprising a layer of metal comprising metal as the main or only constituent of a layer, which is next to another layer of the same or of a different material
    • B32B15/08Layered products comprising a layer of metal comprising metal as the main or only constituent of a layer, which is next to another layer of the same or of a different material of synthetic resin
    • B32B15/092Layered products comprising a layer of metal comprising metal as the main or only constituent of a layer, which is next to another layer of the same or of a different material of synthetic resin comprising epoxy resins
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B15/00Layered products comprising a layer of metal
    • B32B15/18Layered products comprising a layer of metal comprising iron or steel
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B15/00Layered products comprising a layer of metal
    • B32B15/20Layered products comprising a layer of metal comprising aluminium or copper
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/18Layered products comprising a layer of synthetic resin characterised by the use of special additives
    • B32B27/20Layered products comprising a layer of synthetic resin characterised by the use of special additives using fillers, pigments, thixotroping agents
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B27/00Layered products comprising a layer of synthetic resin
    • B32B27/38Layered products comprising a layer of synthetic resin comprising epoxy resins
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B3/00Layered products comprising a layer with external or internal discontinuities or unevennesses, or a layer of non-planar shape; Layered products comprising a layer having particular features of form
    • B32B3/26Layered products comprising a layer with external or internal discontinuities or unevennesses, or a layer of non-planar shape; Layered products comprising a layer having particular features of form characterised by a particular shape of the outline of the cross-section of a continuous layer; characterised by a layer with cavities or internal voids ; characterised by an apertured layer
    • B32B3/266Layered products comprising a layer with external or internal discontinuities or unevennesses, or a layer of non-planar shape; Layered products comprising a layer having particular features of form characterised by a particular shape of the outline of the cross-section of a continuous layer; characterised by a layer with cavities or internal voids ; characterised by an apertured layer characterised by an apertured layer, the apertures going through the whole thickness of the layer, e.g. expanded metal, perforated layer, slit layer regular cells B32B3/12
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B7/00Layered products characterised by the relation between layers; Layered products characterised by the relative orientation of features between layers, or by the relative values of a measurable parameter between layers, i.e. products comprising layers having different physical, chemical or physicochemical properties; Layered products characterised by the interconnection of layers
    • B32B7/04Interconnection of layers
    • B32B7/12Interconnection of layers using interposed adhesives or interposed materials with bonding properties
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0201Thermal arrangements, e.g. for cooling, heating or preventing overheating
    • H05K1/0203Cooling of mounted components
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/05Insulated conductive substrates, e.g. insulated metal substrate
    • H05K1/056Insulated conductive substrates, e.g. insulated metal substrate the metal substrate being covered by an organic insulating layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/0058Laminating printed circuit boards onto other substrates, e.g. metallic substrates
    • H05K3/0061Laminating printed circuit boards onto other substrates, e.g. metallic substrates onto a metallic substrate, e.g. a heat sink
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • H05K3/386Improvement of the adhesion between the insulating substrate and the metal by the use of an organic polymeric bonding layer, e.g. adhesive
    • H05K3/387Improvement of the adhesion between the insulating substrate and the metal by the use of an organic polymeric bonding layer, e.g. adhesive for electroless plating
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2255/00Coating on the layer surface
    • B32B2255/10Coating on the layer surface on synthetic resin layer or on natural or synthetic rubber layer
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/30Properties of the layers or laminate having particular thermal properties
    • B32B2307/304Insulating
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2307/00Properties of the layers or laminate
    • B32B2307/70Other properties
    • B32B2307/748Releasability
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B32LAYERED PRODUCTS
    • B32BLAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT OR NON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM
    • B32B2457/00Electrical equipment
    • B32B2457/08PCBs, i.e. printed circuit boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0206Materials
    • H05K2201/0209Inorganic, non-metallic particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/02Fillers; Particles; Fibers; Reinforcement materials
    • H05K2201/0203Fillers and particles
    • H05K2201/0263Details about a collection of particles
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/44Manufacturing insulated metal core circuits or other insulated electrically conductive core circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Laminated Bodies (AREA)
  • Structure Of Printed Boards (AREA)
  • Adhesives Or Adhesive Processes (AREA)

Abstract

本发明的电路基板用半成品,由绝缘层及粘结剂形成,绝缘层中形成有多个空间,多个空间包括:与绝缘层的表面连通的空间;及在绝缘层的内部被封闭的空间,在与绝缘层的表面连通的空间内填充有粘结剂。

Description

电路基板用半成品
分案申请
本申请是申请日为2020年12月17日,申请号为:202080087347.8,发明名称为:层叠体、粘结方法及电路基板用半成品的专利申请的分案申请。
技术领域
本发明是关于经由绝缘层将电路层叠至基材而成的电路基板用半成品。
背景技术
以往,使用经由绝缘层将电路层叠至基材而成的层叠体(例如参考专利文献1、2)作为安装有集成电路等的基板。绝缘层具有确保基材与电路之间的耐电压的作用。此外,在绝缘层内含有填料,通过该填料来确保绝缘层的热传导性。通过形成这种层叠体,使电路上的发热元件中所产生并传达至电路的热,经由绝缘层传递至基材,并且从基材散热至外部。在专利文献1中,通过压合将绝缘层与基材粘结。另一方面,在专利文献2中,在绝缘层与基材之间形成由粘结剂构成的粘结层,更牢固地将绝缘层与基材粘结。
专利文献1:日本特开2009-246079号公报
专利文献2:日本特开2013-254921号公报
发明内容
然而,要求层叠体确保上述的耐电压及散热特性(热传导性),且基材与绝缘层之间、或绝缘层与电路之间不会剥离。但是,当如专利文献2那样形成粘结层时,热传导性降低。
本发明是鉴于上述情况而完成的,其目的在于,提供可同时满足耐电压、热传导性及粘结强度的电路基板用半成品。
为了解决上述问题并达成目的,本发明的电路基板用半成品由绝缘层及粘结剂形成,所述绝缘层中形成有多个空间,所述多个空间包括:与所述绝缘层的表面连通的空间;及在所述绝缘层的内部被封闭的空间,在与所述绝缘层的表面连通的所述空间内填充有粘结剂。
此外,本发明的电路基板用半成品在上述发明中,所述绝缘层含有体积比为其60%以上且85%以下的填料。
根据本发明,实现层叠体能够同时满足耐电压、热传导性及粘结强度的效果。
附图说明
图1是表示本发明的一个实施方式的层叠体的结构的剖面图。
图2是说明本发明的一个实施方式的层叠体的制造方法的剖面图(其一)。
图3是说明本发明的一个实施方式的层叠体的制造方法的剖面图(其二)。
图4是表示本发明实施方式的变形例1的层叠体的结构的剖面图。
图5是表示本发明实施方式的变形例2的层叠体的结构的剖面图。
图6是表示观察本发明实施方式的变形例2的层叠体中的绝缘层的剖面时的图像的图。
具体实施方式
下面,结合附图详细说明用于实施本发明的方式。另外,本发明并不限于以下实施方式。此外,在以下说明中所参照的各个附图,仅是以能够理解本发明内容的程度示意性地表示形状、大小、及位置关系。即,本发明并不仅限定于各附图中示出的形状、大小、及位置关系。
实施方式
图1是表示本发明的一个实施方式的层叠体的结构的剖面图。图1所示的层叠体1具备:基材10;多个电路11;绝缘层12,其设置于基材10与电路11之间;粘结剂13,其将基材10与绝缘层12粘结。
基材10为大致板状的部件。在图1中,示出了基材10呈大致板状的示例,但并不限于该形状。基材10亦可为例如具有散热片的散热器等。作为基材10的材料,列举有例如:铝、以铝为主要成分的铝合金、铜、铁等。另外,在此所述的“主要成分”是指构成材料的成分中含量最高的成分。
绝缘层12位于在基材10与电路11之间,将从电路上的发热元件传达至电路11的热传递至基材10。绝缘层12使用含有填料的绝缘性树脂形成。绝缘性树脂可使用例如环氧树脂等热固化性树脂。填料具有绝缘性及热传导性,其丰度为例如在整个绝缘层12中的体积比为其60%以上且85%以下。填料可使用氧化铝、氧化硅、氮化硼。电路11与绝缘层12之间通过绝缘层的树脂成分的粘结力而被粘结。在此,填料的体积比是指填料的体积相对于树脂的体积和填料的体积的合计的比例。
此外,在绝缘层12的内部形成有由空隙或龟裂等构成的多个空间(孔)。这些空间包括:连通至绝缘层12的表面的空间、封闭在绝缘层12的内部的空间。
粘结剂13存在于基材10与绝缘层12相向的表面的一部分之上而将基材10与绝缘层12粘结。基材10与绝缘层12之间,一部分通过粘结剂13粘结,其他部分互相接触。此外,粘结剂13进入形成在绝缘层12的空隙、龟裂部分等空间中的连通至绝缘层12的表面的空间12a内,并填充该空间12a。在本实施方式中,空间12a是连通至绝缘层12的面对基材10的表面的空间。另外,粘结剂13填充至能够从绝缘层12的表面渗透进去的空间12a内,不填充不与表面连通的封闭的空间12b。粘结剂13使用具有绝缘性的热固化性树脂。作为热固化性树脂,可列举例如环氧树脂。作为环氧树脂的固化剂,可列举胺类固化剂、酚类固化剂、酸酐类固化剂、咪唑类固化剂等。作为粘结剂13,可使用与绝缘层12相同的绝缘性树脂。
接着,参照图2及图3来说明层叠体的基材10与绝缘层12之间的粘结。图2及图3是说明本发明的一个实施方式的层叠体的制造方法的剖面图。
首先,使含有体积比为70%的填料的绝缘性树脂成型并使其干燥,来制作厚度200μm的绝缘层12(参照图2)。
之后,将液状的粘结剂13涂布至绝缘层12的与基材10粘结的表面。粘结剂的涂布量设定为小于干燥后的绝缘层的体积。此时,粘结剂13的一部分渗透至绝缘层12中。另外,即使在涂布粘结剂13之前绝缘层12为硬固状态,也会在涂布之后变软而容易处理。渗透有粘结剂13的绝缘层12构成电路基板用半成品。
将涂布有液状粘结剂13的绝缘层12载放至厚度2mm的基材10上,进行加热及加压以使粘结剂13固化(参照图3)。固化时的温度、压力根据所使用的材料而适当设定。例如,在110℃以上且200℃以下的高温,以15MPa以上且35MPa以下的压力处理几分钟。此时,通过加压,粘结剂13进入形成在绝缘层12的空隙、龟裂部分(上述的空间12a)内。此外,基材10与绝缘层12之间,一部分互相接触。通过加压使得绝缘层12的厚度变成120μm。
上述那样的处理后,基材10与绝缘层12之间通过粘结剂13粘结。之后将厚度0.5mm的电路11粘结至绝缘层12,制作出层叠体1。另外,电路11与绝缘层12之间的粘结是通过绝缘层12的树脂成分的粘结力而被粘结。
如上述那样,根据本实施方式,由于基材10与绝缘层12之间一部分通过粘结剂13粘结的同时其他部分互相接触,因此牢固地粘结的同时确保了从电路11传递至基材10的热传导路径,从而能够满足热传导性及粘结强度。进一步地,由于粘结剂13进入形成在绝缘层12的空隙、龟裂部分等空间内并填充该空间,因此能够提升耐电压。
变形例1
接着,参照图4来说明本发明实施方式的变形例1。图4是表示本发明实施方式的变形例的层叠体的结构的剖面图。本变形例1的层叠体1A使用快速固化树脂来作为绝缘层12。另外,在层叠体1A中,通过使用快速固化树脂能够实现基材10与绝缘层12之间的粘结。与上述实施方式的层叠体1相比,层叠体1A的不同之处在于:粘结剂13将在电路11与绝缘层12之间粘结。
本变形例1的层叠体1A具备:基材10;多个电路11;绝缘层12,其设置于基材10与电路11之间;粘结剂13,其将电路11与绝缘层12粘结。粘结剂13存在于电路11与绝缘层12相向的表面的一部分之上而将电路11与绝缘层12粘结。此外,与层叠体1中的基材10与绝缘层12之间的情况相同,电路11与绝缘层12之间,一部分通过粘结剂13粘结,其他部分互相接触。在本变形例1中,基材10与绝缘层12之间是通过绝缘性树脂与粘结剂的粘结力而被粘结。
根据本变形例1,由于电路11与绝缘层12之间,一部分通过粘结剂13粘结的同时其他部分互相接触,因此牢固地粘结的同时也确保了从电路11传递至绝缘层12的热传导路径,从而与实施方式同样地,能够满足热传导性及粘结强度。
变形例2
接着,参照图5来说明本发明的实施方式的变形例2。图5是表示本发明实施方式的变形例2的层叠体的结构的剖面图。与上述实施方式的层叠体1相比,本变形例2的层叠体1B的不同之处在于:电路11与绝缘层12之间也通过粘结剂13粘结。
本变形例的层叠体1B具备:基材10;多个电路11;绝缘层12,其设置于基材10与电路11之间;粘结剂13,其将基材10与绝缘层12粘结。粘结剂13存在于基材10与绝缘层12相向的表面的一部分之上而将基材10与绝缘层12粘结,同时粘结剂13存在于电路11与绝缘层12相向的表面的一部分之上而将电路11与绝缘层12粘结。此外,与基材10与绝缘层12之间的情况相同,电路11与绝缘层12之间,一部分通过粘结剂13粘结,其他部分互相接触。
此外,与实施方式相同,粘结剂13进入形成在绝缘层12的空隙、龟裂部分等空间中的连通至绝缘层12的表面的空间12a内,并填充该空间12a。在本变形例中,空间12a为连通至绝缘层12的面对基材10的表面的空间;或是连通至绝缘层12的层叠电路侧的表面的空间。
图6是表示观察本发明实施方式的变形例2的层叠体的基材与绝缘层之间的粘结部分的剖面的图像的图。另外,在图6中,对与图5所示的层叠体1B对应的构成标示相同的符号。图6是表示观察层叠体中绝缘层的剖面的SEM图像。在图6中,能够观察到粘结剂13进入至形成在绝缘层12的空隙、龟裂部分等空间(空间12a)内并填充该空间的情况。在图6中,以白色表示粘结剂13。另外,图6所示的符号附注在各个构成要素的代表部分上。
在此,针对测量各种层叠体的特性而得到的结果进行说明。
对层叠体1B的样品的热传导率、耐电压、剥离强度及空隙率进行测量,其结果是:热传导率为9W/mK,耐电压为6.4kV,剥离强度为6.5N/cm,空隙率为6.2。所述剥离强度表示对例如基材10的绝缘层12进行剥离时,每单位面积(宽度)的剥离强度。与此相对地,对样品A及样品B也进行相同的测量,其结果是:样品A的热传导率为8.1W/mK,耐电压为4.7kV,剥离强度为8.6N/cm。样品B的热传导率为8.3W/mK,耐电压为3.0kV,空隙率为7.1%。其中样品A是经由粘结层将基材10与绝缘层12粘结且经由粘结层将电路11与绝缘层12粘结,样品B中并不具有粘结剂13。所述粘结层是通过使粘结剂相对于基材10的表面连续而形成层状来设置的。与层叠体1B相比,样品A由于粘结剂13层状地存在于基材10与绝缘层12之间且层状地存在于电路11与绝缘层12之间,因此剥离强度变高,而热传导率变低。并且,粘结剂13没有进入形成在绝缘层12的空隙、龟裂部分等空间内,耐电压变低。另一方面,由于粘结不良导致无法测量出样品B的剥离强度。这是因为绝缘层的填料含量高导致绝缘层的树脂的粘结力不足以进行层叠的缘故。根据该测量结果,相较于以往的层叠体,可以看出,本发明的层叠体1B能够同时确保热传导率、耐电压、及剥离强度。
此外,与层叠体1B相对地,制作出绝缘层12所含有的填料的体积比为75%的层叠体(将其设定为层叠体1C),并测量上述特性。当使用咪唑类固化剂作为层叠体1C的粘结剂时,例如,将体积比为19.6%的环氧树脂(主剂)、5.4%的固化剂、75%的填料混合并形成片状,且使其干燥,由此获得含有19.9%的聚合成分、5.0%的主剂、0.1%的固化剂、75%的填料的绝缘层12。在此,聚合成分包括主剂彼此间反应所产生的反应物、以及主剂与固化剂间反应所产生的反应物等的主剂彼此间或主剂与固化剂间的各种组合反应后的反应物,各种反应物包括低分子量至高分子量的反应物。
之后,涂布粘结剂使其渗透至绝缘层12内。从而,能够获得渗透有粘结剂的、含有12.2%的主剂、18.3%的聚合成分、69.5%的填料的绝缘层12。此时,粘结剂对绝缘层12的渗透率是相对于粘结剂渗透之后的整个绝缘层12的体积比为7.9%。此外,此时的绝缘层12的粘结剂渗透之前的孔隙率为39.9%,渗透之后的孔隙率为35.1%。使用该绝缘层12制作层叠体1C。该层叠体1C的热传导率为10.9W/mK,耐电压为8.0kV。与层叠体1B相比,层叠体1C具有较高的热传导率及耐电压。
另外,当使用环氧树脂作为层叠体1C的粘结剂的主剂,且使用胺类固化剂作为固化剂时,例如将体积比为19.6%的环氧树脂(主剂)、5.4%的固化剂(胺)、75%的填料混合并形成片状,且使其干燥,可获得含有19.9%的聚合成分、5.0%的主剂、0.1%的固化剂、75%的填料的绝缘层12。之后,涂布粘结剂,使其渗透至绝缘层12。由此,可获得渗透有粘结剂的、含有8.5%的主剂、1.0%的固化剂、19.0%的聚合成分、71.4%的填料的绝缘层12。此时,粘结剂对绝缘层12的渗透率是相对于粘结剂渗透之后的整个绝缘层12的体积比为5.0%。粘结剂渗透率根据粘结剂的黏度而变化。粘结剂的渗透率为2.0%以上。
此外,与层叠体1B相对地,制作出绝缘层12的厚度为100μm的层叠体(将其设定为层叠体1D)并测量上述特性。该层叠体1D的热传导率为9W/mK,耐电压为5.3kV,剥离强度为6.5N/cm,空隙率为6.2。层叠体1B、1D均具有比样品A、样品B高的耐电压。
与层叠体1B相比,虽然层叠体1D的绝缘层12的厚度较薄,但是其热传导率、剥离强度及空隙率却与层叠体1B相同。特别层叠体1D具有下述优点:即使与层叠体1B相比绝缘层的厚度较薄,也具有5kV以上的耐电压。因此,可以认为:层叠体1D能够维持层叠体1B的特性的同时降低约17%左右的热阻。
另一方面,制作出:样品C,其不具有粘结层,使用快速固化树脂形成绝缘层;样品D,其是将样品B的绝缘层12所含有的填料的体积比变为75%而成;及样品E,其是将样品B的绝缘层12的厚度变为100μm而成。其结果是:在各样品中产生粘结缺陷,无法进行上述测量。
如上所述那样,本发明可包括并未记载于此的各种实施方式等,在不脱离由权利要求书所特定的技术思想的范围内可进行各种的设计改变等。例如,也可以将本发明的粘结方法应用于将在树脂上印刷有电路图案而成的电路基板层叠至绝缘层的结构,以取代本发明的电路。
如上所述,本发明的层叠体、粘结方法及电路基板用半成品是适于获得能够同时满足耐电压、热传导性及粘结强度的层叠体。
【符号说明】
1、1A、1B 层叠体
10 基材
11 电路
12 绝缘层
13 粘结剂

Claims (2)

1.一种电路基板用半成品,其特征在于,
由绝缘层及粘结剂形成,
所述绝缘层中形成有多个空间,
所述多个空间包括:与所述绝缘层的表面连通的空间;及在所述绝缘层的内部被封闭的空间,
在与所述绝缘层的表面连通的所述空间内填充有粘结剂。
2.根据权利要求1所述的电路基板用半成品,其中,
所述绝缘层含有体积比为其60%以上且85%以下的填料。
CN202410307959.3A 2019-12-17 2020-12-17 电路基板用半成品 Pending CN118201201A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2019-227762 2019-12-17
JP2019227762 2019-12-17
PCT/JP2020/047123 WO2021125258A1 (ja) 2019-12-17 2020-12-17 積層体、接着方法および回路基板用半製品
CN202080087347.8A CN114830840B (zh) 2019-12-17 2020-12-17 层叠体、粘结方法及电路基板用半成品

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
CN202080087347.8A Division CN114830840B (zh) 2019-12-17 2020-12-17 层叠体、粘结方法及电路基板用半成品

Publications (1)

Publication Number Publication Date
CN118201201A true CN118201201A (zh) 2024-06-14

Family

ID=76476622

Family Applications (2)

Application Number Title Priority Date Filing Date
CN202080087347.8A Active CN114830840B (zh) 2019-12-17 2020-12-17 层叠体、粘结方法及电路基板用半成品
CN202410307959.3A Pending CN118201201A (zh) 2019-12-17 2020-12-17 电路基板用半成品

Family Applications Before (1)

Application Number Title Priority Date Filing Date
CN202080087347.8A Active CN114830840B (zh) 2019-12-17 2020-12-17 层叠体、粘结方法及电路基板用半成品

Country Status (6)

Country Link
US (1) US12336117B2 (zh)
EP (1) EP4080998A4 (zh)
JP (1) JP6993540B2 (zh)
CN (2) CN114830840B (zh)
TW (1) TWI797520B (zh)
WO (1) WO2021125258A1 (zh)

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1980000294A1 (fr) * 1978-07-13 1980-02-21 Tokyo Shibaura Electric Co Procede de fabrication de circuits imprimes
JPH01225539A (ja) 1988-03-04 1989-09-08 Junkosha Co Ltd 積層板
JP3076680B2 (ja) 1992-08-31 2000-08-14 イビデン株式会社 配線板用接着剤とこの接着剤を用いたプリント配線板の製造方法およびプリント配線板
JPH07193373A (ja) * 1993-12-27 1995-07-28 Ibiden Co Ltd 多層プリント配線板及び接着用シート
US5652055A (en) * 1994-07-20 1997-07-29 W. L. Gore & Associates, Inc. Matched low dielectric constant, dimensionally stable adhesive sheet
JPH11186716A (ja) * 1997-10-14 1999-07-09 Fujitsu Ltd 金属層の形成方法
US6254972B1 (en) 1999-06-29 2001-07-03 International Business Machines Corporation Semiconductor device having a thermoset-containing dielectric material and methods for fabricating the same
JP2003008201A (ja) * 2001-06-18 2003-01-10 Nitto Denko Corp 金属箔積層体の製造方法及び配線基板の製造方法
JP4062907B2 (ja) * 2001-11-12 2008-03-19 松下電器産業株式会社 回路基板およびその製造方法
JP2005151617A (ja) 2003-11-11 2005-06-09 Sumitomo Wiring Syst Ltd 回路構成体及び回路構成体の製造方法
JP2005217344A (ja) 2004-02-02 2005-08-11 Matsushita Electric Ind Co Ltd プリント配線板用金属箔とその製造方法、およびそれを用いたプリント配線板
KR100638620B1 (ko) * 2004-09-23 2006-10-26 삼성전기주식회사 임베디드 수동소자용 인쇄회로기판재료
US20060160373A1 (en) * 2005-01-14 2006-07-20 Cabot Corporation Processes for planarizing substrates and encapsulating printable electronic features
WO2007086568A1 (ja) 2006-01-30 2007-08-02 Kyocera Corporation 樹脂フィルム、接着シート、配線基板および電子装置
JP4804374B2 (ja) * 2007-01-30 2011-11-02 京セラ株式会社 配線基板およびその製造方法
JP2009246079A (ja) 2008-03-31 2009-10-22 Furukawa Electric Co Ltd:The 半導体パッケージおよびその製造方法
JP2010186789A (ja) 2009-02-10 2010-08-26 Hitachi Ltd 絶縁回路基板、インバータ装置、及びパワー半導体装置
US8154052B2 (en) 2010-05-06 2012-04-10 Koninklijke Philips Electronics N.V. Light emitting device grown on wavelength converting substrate
JP2012214598A (ja) 2011-03-31 2012-11-08 Sumitomo Bakelite Co Ltd 絶縁層形成用組成物、絶縁層形成用フィルムおよび基板
JP2013254921A (ja) 2012-06-08 2013-12-19 Denki Kagaku Kogyo Kk 回路基板及び電子部品搭載基板
JP6025532B2 (ja) 2012-11-30 2016-11-16 三井金属鉱業株式会社 導電性フィルム及び電子部品パッケージ
EP3035778B1 (en) * 2013-08-14 2018-10-03 Denka Company Limited Boron nitride/resin composite circuit board, and circuit board including boron nitride/resin composite integrated with heat radiation plate
JP6194939B2 (ja) * 2015-09-17 2017-09-13 東洋インキScホールディングス株式会社 電磁波シールド用積層体、電磁波シールド積層体、電子機器およびその製造方法
CN109644567A (zh) * 2016-08-24 2019-04-16 松下知识产权经营株式会社 电路基板的制造方法
JP6954293B2 (ja) * 2016-09-01 2021-10-27 Agc株式会社 金属積層板およびその製造方法、ならびにプリント基板の製造方法

Also Published As

Publication number Publication date
CN114830840B (zh) 2024-04-05
CN114830840A (zh) 2022-07-29
EP4080998A1 (en) 2022-10-26
US20230018333A1 (en) 2023-01-19
JP6993540B2 (ja) 2022-01-13
TW202127973A (zh) 2021-07-16
JPWO2021125258A1 (zh) 2021-06-24
US12336117B2 (en) 2025-06-17
WO2021125258A1 (ja) 2021-06-24
TWI797520B (zh) 2023-04-01
EP4080998A4 (en) 2023-06-14

Similar Documents

Publication Publication Date Title
JP6803369B2 (ja) 電子回路用の基板およびその製造方法
CN110517991A (zh) 金属陶瓷模块及其制造方法、电路板模块及其制造方法
US11490513B2 (en) Metal base circuit board and method of manufacturing the metal base circuit board
JP2001203313A (ja) 熱伝導基板およびその製造方法
JP5081267B2 (ja) 回路部品内蔵モジュールおよび回路部品内蔵モジュールの製造方法
CN118201201A (zh) 电路基板用半成品
JP2007153969A (ja) 高熱伝導性樹脂組成物および配線用基板
CN107667419B (zh) 用于制造电路载体的方法
JP7064710B2 (ja) 絶縁回路基板、及び、絶縁回路基板の製造方法
TW201630138A (zh) 附散熱器電路基板及附散熱器電路基板之製造方法
JP5165859B2 (ja) 複合基板
JPH07297509A (ja) 金属ベース基板、およびその製造方法
JPH0883979A (ja) 金属ベース基板の製造方法
JP2007335585A (ja) 複合基板及びその製造方法
JP6825411B2 (ja) 絶縁回路基板、絶縁回路基板の製造方法
WO2007043438A1 (ja) 多層プリント配線板及びその製造方法
JP2008010584A (ja) 複合基板
TW202524667A (zh) 接合體、接合片材及接合體之製造方法
JP3840953B2 (ja) 回路基板およびその製造方法
JPH1191035A (ja) 積層板の製造方法
JP5614575B2 (ja) 多層回路基板の製造方法
JP2013211556A (ja) 電子部品
KR101429429B1 (ko) 가압함침형 다층방열기판 및 그 제조방법
JPH07183660A (ja) 金属ベースプリント配線基板の製造方法
JPH118454A (ja) 電子回路基板とビヤホールの封孔方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination