CN116798330A - 移位寄存器、栅极驱动电路及其驱动方法 - Google Patents
移位寄存器、栅极驱动电路及其驱动方法 Download PDFInfo
- Publication number
- CN116798330A CN116798330A CN202310238287.0A CN202310238287A CN116798330A CN 116798330 A CN116798330 A CN 116798330A CN 202310238287 A CN202310238287 A CN 202310238287A CN 116798330 A CN116798330 A CN 116798330A
- Authority
- CN
- China
- Prior art keywords
- clock signal
- signal
- level
- transistor
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 22
- 239000003990 capacitor Substances 0.000 claims description 23
- 230000003111 delayed effect Effects 0.000 claims description 22
- 230000005540 biological transmission Effects 0.000 claims description 12
- 230000008878 coupling Effects 0.000 claims description 3
- 238000010168 coupling process Methods 0.000 claims description 3
- 238000005859 coupling reaction Methods 0.000 claims description 3
- 101100309620 Schizosaccharomyces pombe (strain 972 / ATCC 24843) sck2 gene Proteins 0.000 description 151
- 101100420795 Schizosaccharomyces pombe (strain 972 / ATCC 24843) sck1 gene Proteins 0.000 description 92
- 238000010586 diagram Methods 0.000 description 35
- 230000004044 response Effects 0.000 description 20
- 230000007704 transition Effects 0.000 description 16
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 15
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 13
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 13
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 13
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 13
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 13
- 102100040858 Dual specificity protein kinase CLK4 Human genes 0.000 description 9
- 101000749298 Homo sapiens Dual specificity protein kinase CLK4 Proteins 0.000 description 9
- 230000008859 change Effects 0.000 description 9
- 230000008569 process Effects 0.000 description 7
- 230000009977 dual effect Effects 0.000 description 3
- 235000008694 Humulus lupulus Nutrition 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明实施例公开了一种移位寄存器、栅极驱动电路及其驱动方法,通过设置第一控制模块根据第一时钟信号端的信号、第二时钟信号端的信号和第二节点的电平控制起始信号和第一电平信号向第一节点传输;第二控制模块根据起始信号和第三时钟信号端的信号控制第二电平信号和第三时钟信号端的信号向第二节点传输;输出模块根据第一节点的电平控制第二时钟信号端的信号向移位寄存器输出端传输。本发明技术方案,可以通过控制第一时钟信号端的信号和第二时钟信号端的信号存在交叠或不存在交叠来控制相邻两级移位寄存器输出的有效电平信号存在交叠或不存在交叠,进而增加包括本实施例的移位寄存器的栅极驱动电路输出的灵活性,满足显示面板的应用需求。
Description
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种移位寄存器、栅极驱动电路及其驱动方法。
背景技术
显示面板包括扫描电路,扫描电路包括多级级联的移位寄存器,移位寄存器的输出端连接扫描线,进而可以向扫描线输出扫描信号。
然而,现有扫描电路所输出的扫描信号的灵活性较低。
发明内容
本发明提供一种移位寄存器、栅极驱动电路及其驱动方法,以实现提高扫描电路输出扫描信号的灵活性,以满足显示面板的应用需求。
第一方面,本发明实施例提供了一种移位寄存器,包括:第一控制模块、第二控制模块和输出模块;其中第一控制模块的输出端连接第一节点、第二控制模块的输出端连接第二节点;
第一控制模块用于根据第一时钟信号端的信号、第二时钟信号端的信号和第二节点的电平控制起始信号和第一电平信号向第一节点传输;
第二控制模块用于根据起始信号和第三时钟信号端的信号控制第二电平信号和第三时钟信号端的信号向第二节点传输;
输出模块用于根据第一节点的电平控制第二时钟信号端的信号向移位寄存器输出端传输,以及根据第二节点的电平控制第一电平信号向移位寄存器输出端传输;
其中,第二时钟信号端的有效电平脉冲相对于第一时钟信号端的有效电平脉冲存在延迟,且延迟时间大于或等于有效电平脉冲对应时间的1/2;第三时钟信号端的的有效电平脉冲相对于第二时钟信号端的的有效电平脉冲存在延迟;起始信号的有效电平脉冲与第一时钟信号端的信号的一个有效电平脉冲重叠。
可选的,第三时钟信号端的信号的有效电平脉冲与第二时钟信号端的信号的有效电平脉冲不交叠;
第二控制模块具体用于在第一节点的电平跳变为有效电平后,且第二时钟信号端的信号的有效电平脉冲到来之前,根据第三时钟信号端的信号和起始信号将第二节点的电平置为无效电平。
可选的,第二控制模块包括第一控制单元和第二控制单元,第一控制单元用于根据起始信号控制第三时钟信号端的信号向第二节点传输,第二控制单元用于根据第三时钟信号端的信号控制第二电平信号向第二节点传输;
可选的,第一控制单元包括第一晶体管,第一晶体管的栅极接入起始信号,第一晶体管的第一极接入第三时钟信号端的信号,第一晶体管的第二极与第二节点电连接;第二控制单元包括第二晶体管,第二晶体管的栅极接入第三时钟信号端的信号,第二晶体管的第一极接入第二电平信号,第二晶体管的第二极与第二节点电连接。
可选的,输出模块包括第一输出单元和第二输出单元,第一输出单元的控制端与第一节点电连接,第一输出单元的第一端接入第二时钟信号端的信号,第一输出单元的第二端与移位寄存器的输出端电连接;
第二输出单元的控制端与第二节点电连接,第二输出单元的第一端接入第一电平信号,第二输出单元的第二端与移位寄存器的输出端电连接。
可选的,输出模块还包括自举单元,自举单元用于根据第二时钟信号端的信号的电压变化耦合第一节点的电平;
可选的,自举单元包括第三晶体管和自举电容,第三晶体管的栅极与第一节点电连接,第三晶体管的第一极接入第二时钟信号端的信号,第三晶体管的第二极连接自举电容的第一端,自举电容的第二端与第一节点电连接。
可选的,第一控制模块包括输入单元和第三控制单元,输入单元用于根据自身控制端接入的第一时钟信号端的信号控制起始信号向第一节点传输;
第三控制单元用于根据第二节点的电平和第二时钟信号端的信号控制第一电平信号向第一节点传输;
可选的,输入单元包括第四晶体管,第四晶体管的栅极接入第一时钟信号端的信号,第四晶体管的第一极接入起始信号,第四晶体管的第二极与第一节点电连接;
可选的,第三控制单元包括第五晶体管和第六晶体管,第五晶体管的栅极与第二节点电连接,第五晶体管的第一极接入第一电平信号,第五晶体管的第二极与第六晶体管的第一极电连接;
第六晶体管的栅极接入第二时钟信号端的信号,第六晶体管的第二极与第一节点电连接;
可选的,第一控制模块还包括第七晶体管,第七晶体管的栅极接入第二电平信号,第四晶体管的第二极、第六晶体管的第二极均通过第七晶体管与第一节点电连接。
可选的,第一控制模块还包括第四控制单元,第四控制单元用于根据第一节点的电位、第二时钟信号端的信号控制第一电平信号向第二节点的传输;
可选的,第四控制单元包括第八晶体管和第九晶体管,第八晶体管的栅极与第一节点电连接,第八晶体管的第一极接入第一电平信号,第八晶体管的第二极与第九晶体管的第一极电连接;
第九晶体管的栅极连接第二时钟信号端,第九晶体管的第二极与第二节点电连接。
第二方面,本发明实施例还提供了一种栅极驱动电路,包括第一方面的多级级联的移位寄存器;
栅极驱动电路还包括:第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线,第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线被配置为传输时序依次延迟的时钟信号;
第4n-3级移位寄存器的第一时钟信号端连接第一时钟信号线,第4n-3级移位寄存器的第二时钟信号端连接第二时钟信号线,第4n-3级移位寄存器的第三时钟信号端连接第四时钟信号线;
第4n-2级移位寄存器的第一时钟信号端连接第二时钟信号线,第4n-2级移位寄存器的第二时钟信号端连接第三时钟信号线,第4n-2级移位寄存器的第三时钟信号端连接第一时钟信号线;
第4n-1级移位寄存器的第一时钟信号端连接第三时钟信号线,第4n-1级移位寄存器的第二时钟信号端连接第四时钟信号线,第4n-1级移位寄存器的第三时钟信号端连接第二时钟信号线;
第4n级移位寄存器的第一时钟信号端连接第四时钟信号线,第4n级移位寄存器的第二时钟信号端连接第一时钟信号线,第4n级移位寄存器的第三时钟信号端连接第三时钟信号线;
其中,n为大于或等于1的整数,且4n小于或等于移位寄存器的总数;
第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线被配置为传输时序依次延迟预设时长的时钟信号,预设时长大于或等于时钟信号的有效电平脉冲对应时长的1/2。
第三方面,本发明实施例还提供了一种栅极驱动电路的驱动方法,包括:
向第一控制模块输入起始信号,并向第一时钟信号端、第二时钟信号端输入对应的信号,以使第一控制模块根据第一时钟信号端的信号、第二时钟信号端的信号和第二节点的电平控制起始信号和第一电平信号向第一节点传输;
向第二控制模块输入起始信号,并向第三时钟信号端输入对应的信号,以使第二控制模块根据起始信号和第三时钟信号端的信号控制第二电平信号和第三时钟信号端的信号向第二节点传输;
输出模块根据第一节点的电平控制第二时钟信号端的信号向移位寄存器输出端传输,以及根据第二节点的电平控制第一电平信号向移位寄存器输出端传输;
其中,第二时钟信号端的有效电平脉冲相对于第一时钟信号端的有效电平脉冲存在延迟,且延迟时间大于或等于有效电平脉冲对应时间的1/2;第三时钟信号端的的有效电平脉冲相对于第二时钟信号端的的有效电平脉冲存在延迟;起始信号的有效电平脉冲与第一时钟信号端的信号的一个有效电平脉冲重叠。
可选的,第一时钟信号端的信号和第二时钟信号端的信号的有效电平脉冲存在交叠;
优选的,第一时钟信号端的信号、第二时钟信号端的信号和第三时钟信号端的信号的时钟周期相等,且一个时钟周期内,有效电平脉冲的时间大于行周期,其中行周期等于1与刷新频率的商,除以显示面板中像素电路的总行数;
可选的,第一时钟信号端的信号、第二时钟信号端的信号和第三时钟信号端的信号的周期等于4倍行周期,第二时钟信号端的信号相对第一时钟信号端的信号延迟一倍行周期,第三时钟信号端的信号相对第二时钟信号端的信号延迟二倍行周期;一个时钟周期内,第一时钟信号端的信号和第二时钟信号端的信号的有效电平脉冲时长大于一倍行周期,且小于2倍行周期;
或者,第一时钟信号端的信号和第二时钟信号端的信号的有效电平脉冲不存在交叠;第三时钟信号端的信号相对于第二时钟信号端的信号的延迟时间,等于第二时钟信号端的信号相对于第一时钟信号端的信号的延迟时间的m倍,m为正整数。
本发明本实施例的移位寄存器、栅极驱动电路及其驱动方法,通过引入更多的时钟信号,设置第一控制模块根据第一时钟信号端的信号、第二时钟信号端的信号和第二节点的电平控制起始信号和第一电平信号向第一节点传输;第二控制模块根据起始信号和第三时钟信号端的信号控制第二电平信号和第三时钟信号端的信号向第二节点传输;输出模块根据第一节点的电平控制第二时钟信号端的信号向移位寄存器输出端传输;并配合第二时钟信号端的信号相对于第一时钟信号端的信号存在延迟,且延迟时间大于或等于所述有效电平脉冲对应时间的1/2;第三时钟信号端的信号相对于第二时钟信号端的信号存在延迟;起始信号的有效电平脉冲与第一时钟信号端的信号的一个有效电平脉冲重叠的时序,并可以通过控制第一时钟信号端的信号和第二时钟信号端的信号存在交叠或不存在交叠来控制相邻两级移位寄存器输出的有效电平信号存在交叠或不存在交叠,进而增加包括本实施例的移位寄存器的栅极驱动电路输出的灵活性,满足显示面板的应用需求。
附图说明
图1是本发明实施例提供的一种移位寄存器的结构示意图;
图2是本发明实施例提供的另一种移位寄存器的结构示意图;
图3是本发明实施例提供的另一种移位寄存器的结构示意图;
图4是本发明实施例提供的另一种移位寄存器的结构示意图;
图5是本发明实施例提供的另一种移位寄存器的结构示意图;
图6是本发明实施例提供的另一种移位寄存器的结构示意图;
图7是本发明实施例提供的另一种移位寄存器的结构示意图;
图8是本发明实施例提供的一种移位寄存器的工作时序图;
图9是本发明实施例提供的另一种移位寄存器的结构示意图;
图10是本发明实施例提供的一种显示面板的结构示意图;
图11是本发明实施例提供的另一种移位寄存器的工作时序图;
图12是本发明实施例提供的另一种移位寄存器的工作时序图;
图13是本发明实施例提供的另一种移位寄存器的工作时序图;
图14是本发明实施例提供的一种栅极驱动电路的结构示意图;
图15是本发明实施例提供的一种栅极驱动电路的驱动时序示意图;
图16是本发明实施例提供的另一种显示面板的驱动时序图;
图17是本发明实施例提供的另一种显示面板的驱动时序图;
图18是本发明实施例提供的另一种显示面板的驱动时序图;
图19是本发明实施例提供的另一种栅极驱动电路的结构示意图;
图20是本发明实施例提供的一种栅极驱动电路的驱动方法的流程图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术中所述,现有扫描电路所输出的扫描信号的灵活性较低。经发明人研究发现,出现上述问题的原因在于,现有扫描电路的移位寄存器所接入的时钟信号为两个,例如分别为第一时钟信号和第二时钟信号,其中第一时钟信号和第二时钟信号均为高低电平交替变换的信号,其中高低电平中的其中一个电平为有效电平,另一个电平状态为无效电平。例如对于移位寄存器中晶体管均为P型晶体管时,低电平为有效电平,高电平为无效电平。现有技术中,为保证移位寄存器可以正常工作,第一时钟信号和第二时钟信号的有效电平脉冲不能存在交叠,相应的,各级移位寄存器输出的扫描信号也不存在交叠,使得扫描电路输出的扫描信号的形式较为单一。若将现有技术的移位寄存器应用于奇偶行像素电路连接不同数据线的显示面板,则需设置两组扫描电路,使得扫描电路占用边框面积大,并且增加边框区的器件数量,使得寄生电容大,导致信号延迟加大,难以满足显示面板的应用需求。
基于上述原因,本发明实施例提供了一种移位寄存器,图1是本发明实施例提供的一种移位寄存器的结构示意图,参考图1,该移位寄存器包括第一控制模块110、第二控制模块120和输出模块130;其中第一控制模块110的输出端连接第一节点N1、第二控制模块120的输出端连接第二节点N2;第一控制模块110用于根据第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第二节点N2的电平控制起始信号SIN和第一电平信号VGH向第一节点N1传输;第二控制模块120用于根据起始信号SIN和第三时钟信号端SCK3的信号控制第二电平信号VGL和第三时钟信号端SCK3的信号向第二节点N2传输;输出模块130用于根据第一节点N1的电平控制第二时钟信号端SCK2的信号向移位寄存器输出端OUT传输,以及根据第二节点N2的电平控制第一电平信号VGH向移位寄存器输出端OUT传输;
其中,第二时钟信号端的有效电平脉冲相对于第一时钟信号端的有效电平脉冲存在延迟,且延迟时间大于或等于有效电平脉冲对应时间的1/2;第三时钟信号端的的有效电平脉冲相对于第二时钟信号端的的有效电平脉冲存在延迟;起始信号的有效电平脉冲与第一时钟信号端的信号的一个有效电平脉冲重叠。
其中,第一控制模块110用于根据第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第二节点N2的电平控制起始信号SIN和第一电平信号VGH向第一节点N1传输,具体指,在第一时钟信号端SCK1的信号为有效电平信号时,第一控制模块110将起始信号SIN向第一节点N1传输;以及在第二节点N2为有效电平以及第二时钟信号端SCK2的信号为有效电平信号的时段,第一控制模块110将第一电平信号VGH向第一节点N1传输。
第二控制模块120用于根据起始信号SIN和第三时钟信号端SCK3的信号控制第二电平信号VGL和第三时钟信号端SCK3的信号向第二节点N2传输,具体指,在起始信号SIN为有效电平信号时,第二控制模块120将第三时钟信号端SCK3的信号向第二节点N2传输;在第三时钟信号端SCK3的信号为有效电平信号时,第二控制模块120将第二电平信号VGL向第二节点N2传输。
输出模块130用于根据第一节点N1的电平控制第二时钟信号端SCK2的信号向移位寄存器输出端OUT传输,以及根据第二节点N2的电平控制第一电平信号VGH向移位寄存器输出端OUT传输,具体指,在第一节点N1的电平为有效电平时,输出模块130将第二时钟信号端SCK2的信号向移位寄存器的输出端传输;以及在第二节点N2的电平为有效电平时,输出模块130将第一电平信号VGH向移位寄存器的输出端传输。
其中,一帧内,第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号均包括多个高电平脉冲和多个低电平脉冲,且高电平脉冲和低电平脉冲交替变换。可选的,第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号的周期相同,且第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号、第三时钟信号端SCK3的信号中高电平脉冲宽度相等,且第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号、第三时钟信号端SCK3的信号中低电平脉冲宽度相等,也即第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号、第三时钟信号端SCK3的信号的波形相同。第二时钟信号端SCK2的信号相对于第一时钟信号端SCK1的信号存在延迟,第三时钟信号端SCK3的信号相对于第二时钟信号端SCK2的信号存在延迟。可选的,第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号、第三时钟信号端SCK3的信号中高电平的电压幅值相等,且第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号、第三时钟信号端SCK3的信号中低电平电压幅值相等。
一帧内,起始信号SIN为包括一个高电平脉冲和一个低电平脉冲的信号。
将上述第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号、第三时钟信号端SCK3的信号和起始信号SIN统称为控制信号。其中,对于任一控制信号,控制信号中有效电平信号由控制信号所控制的移位寄存器中模块的器件类型决定,具体的,控制信号的有效电平信号为可以控制对应的器件导通的信号。示例性的,控制信号用于控制P型晶体管时,有效电平信号为低电平信号,控制信号用于控制N型晶体管时,有效电平信号为高电平信号。
第一电平信号VGH和第二电平信号VGL均可以为固定不变的信号,第一电平信号VGH和第二电平信号VGL的电平相反,可选的,第一电平信号VGH为高电平信号,第二电平信号VGL为低电平信号;也可以是第一电平信号VGH为低电平信号,第二电平信号VGL为高电平信号。
可选的,对于各控制信号来说,高电平信号的电压大小可以相等,例如可以是+7V,低电平信号的电压大小也可以相等,例如可以是-7V。第一电平信号VGH和第二电平信号VGL中的高电平信号的电压大小也可以是+7V,低电平信号的电压大小也可以是-7V。本发明各实施例中,以第一电平信号VGH为无效电平信号,第二电平信号VGL为有效电平信号为例进行说明。
本实施例中,第二时钟信号端SCK2的信号相对于第一时钟信号端SCK1的信号存在延迟,第三时钟信号端SCK3的信号相对于第二时钟信号端SCK2的信号存在延迟。其中,第二时钟信号端SCK2的信号的有效电平脉冲和第一时钟信号端SCK1的信号的有效电平的脉冲可以存在交叠,也可以不存在交叠。第三时钟信号端SCK3的信号的有效电平脉冲与第二时钟信号端SCK2的信号的有效电平脉冲不交叠。
其中,当第二时钟信号端SCK2的信号的有效电平脉冲和第一时钟信号端SCK1的信号的有效电平脉冲存在交叠时,在第一时钟信号端SCK1的信号为有效电平信号且起始信号SIN为有效电平信号时,第一控制模块110会将起始信号SIN的有效电平信号传输至第一节点N1,使得输出模块130会根据第一节点N1的有效电平将第二时钟信号端SCK2的信号输出至移位寄存器的输出端,因第二时钟信号端SCK2的信号的有效电平脉冲和第一时钟信号端SCK1的信号的有效电平脉冲存在交叠,则此时输出模块130会将第二时钟信号端SCK2的信号的有效电平输出至移位寄存器的输出端,因此移位寄存器输出端OUT的输出信号中,有效电平信号会与起始信号SIN中的有效电平信号产生交叠,而对于栅极驱动电路来说,起始信号SIN为上一级移位寄存器的输出信号,因此,本实施例的移位寄存器,可以实现相邻两级移位寄存输出的有效电平信号存在交叠。可选的,第三时钟信号端SCK3的信号的有效电平脉冲与第二时钟信号端SCK2的信号的有效电平脉冲无交叠,则在第一时钟信号端SCK1的信号为有效电平信号、起始信号SIN、第二时钟信号端SCK2的信号为有效电平信号时,第三时钟信号端SCK3的信号为无效电平信号,第一控制模块110根据起始信号SIN的有效电平信号将第三时钟信号端SCK3的信号的无效电平信号传输至第二节点N2,使得输出模块130不会输出第一电平信号VGH,使得第二时钟信号端SCK2的信号的有效电平信号输出不会受到影响。通过如上分析可知,包括本实施例的移位寄存器的栅极驱动电路,当第二时钟信号端SCK2的信号的有效电平脉冲和第一时钟信号端SCK1的信号的有效电平脉冲存在交叠时,相邻两级移位寄存器输出的有效电平信号可以存在交叠。当相邻两级移位寄存器输出的有效电平信号可以存在交叠时,将移位寄存器应用于奇偶行像素电路连接不同数据线的显示面板,则显示面板中设置一组栅极驱动电路即可,占用边框的面积小,减小信号延迟,可以满足显示面板的应用需求。
当第二时钟信号端SCK2的信号的有效电平脉冲和第一时钟信号端SCK1的信号的有效电平脉冲不存在交叠时,在第一时钟信号端SCK1的信号为有效电平信号且起始信号SIN为有效电平信号时,第一控制模块110会将起始信号SIN的有效电平信号传输至第一节点N1,使得输出模块130会根据第一节点N1的有效电平将第二时钟信号端SCK2的信号输出至移位寄存器的输出端,因第二时钟信号端SCK2的信号的有效电平脉冲和第一时钟信号端SCK1的信号的有效电平脉冲不存在交叠,则此时第二时钟信号端SCK2的信号为无效电平信号,移位寄存器输出为无效电平信号。即在第一时钟信号端SCK1的信号为有效电平信号且起始信号SIN为有效电平信号时,移位寄存器输出的信号为无效电平信号;而移位寄存器的有效电平信号需要在第二时钟信号端SCK2的信号跳变为有效电平信号时输出,第二时钟信号端SCK2的信号跳变为有效电平时,第一时钟信号端SCK1的信号为无效电平,起始信号SIN的有效电平脉冲与第一时钟信号端SCK1的信号的一个有效电平脉冲重叠(即起始信号SIN的有效电平脉冲与第一时钟信号端SCK1的信号的一个有效电平脉冲完全交叠),相应的,起始信号SIN为无效电平。因此移位寄存器输出有效电平脉冲时,起始信号SIN为无效电平,而对于栅极驱动电路来说,起始信号SIN为上一级移位寄存器的输出信号,因此,本实施例的移位寄存器,可以实现相邻两级移位寄存输出的有效电平信号不存在交叠。
其中,本实施例移位寄存器可以应用的栅极驱动电路可以是扫描电路或者发光控制电路,以增加扫描电路和发光控制电路所输出信号的灵活性。
本实施例的移位寄存器,通过引入更多的时钟信号,设置第一控制模块根据第一时钟信号端的信号、第二时钟信号端的信号和第二节点的电平控制起始信号和第一电平信号向第一节点传输;第二控制模块根据起始信号和第三时钟信号端的信号控制第二电平信号和第三时钟信号端的信号向第二节点传输;输出模块根据第一节点的电平控制第二时钟信号端的信号向移位寄存器输出端传输;并配合第二时钟信号端的信号相对于第一时钟信号端的信号存在延迟,且延迟时间大于或等于所述有效电平脉冲对应时间的1/2;第三时钟信号端的信号相对于第二时钟信号端的信号存在延迟;起始信号的有效电平脉冲与第一时钟信号端的信号的一个有效电平脉冲重叠的时序,并可以通过控制第一时钟信号端的信号和第二时钟信号端的信号存在交叠或不存在交叠来控制相邻两级移位寄存器输出的有效电平信号存在交叠或不存在交叠,进而增加包括本实施例的移位寄存器的栅极驱动电路输出的灵活性,满足显示面板的应用需求。
在上述技术方案的基础上,可选的,第三时钟信号端SCK3的信号的有效电平脉冲与第二时钟信号端SCK2的信号的有效电平脉冲不交叠;第二控制模块120具体用于在第一节点N1的电平跳变为有效电平后,且第二时钟信号端SCK2的信号的有效电平脉冲到来之前,根据第三时钟信号端SCK3的信号和起始信号SIN将第二节点N2的电平置为无效电平。
具体的,在第一节点N1的电平跳变为有效电平后,输出模块130可以根据第一节点N1的有效电平将第二时钟信号端SCK2的信号传输至移位寄存器的输出端。则在第二时钟信号端SCK2的信号的有效电平脉冲到来时,输出模块130会将有效电平向移位寄存器的输出端传输。通过配置第三时钟信号端SCK3的信号的有效电平脉冲与第二时钟信号端SCK2的信号的有效电平脉冲不交叠,在第二时钟信号端SCK2的有效电平脉冲到来之前,第三时钟信号端SCK3的信号跳变为无效电平信号,使得在第二时钟信号端SCK2的信号的有效电平脉冲到来之前,第二控制模块120根据第三时钟信号端SCK3的信号的无效电平信号和起始信号SIN的有效电平信号将第二节点N2的电平置为无效电平,使得输出模块130无法将第一电平信号VGH向移位寄存器的输出端传输,进而保证第二时钟信号端SCK2的信号中有效电平脉冲向移位寄存器的输出端输出的稳定性。
图2是本发明实施例提供的另一种移位寄存器的结构示意图,参考图2,可选的,第二控制模块120包括第一控制单元121和第二控制单元122,第一控制单元121用于根据起始信号SIN控制第三时钟信号端SCK3的信号向第二节点N2传输,第二控制单元122用于根据第三时钟信号端SCK3的信号控制第二电平信号VGL向第二节点N2传输。
具体的,在起始信号SIN为有效电平信号时,第一控制单元121导通,将第三时钟信号端SCK3的信号向第二节点N2传输;在第三时钟信号端SCK3的信号为有效电平信号时,第二控制单元122导通,将第二电平信号VGL向第二节点N2传输。因第三时钟信号端SCK3的信号相对于第二时钟信号端SCK2的信号存在延迟,第三时钟信号端SCK3的信号与第二时钟信号端SCK2的信号的有效电平脉冲不交叠,因此在第二时钟信号端SCK2的信号由无效电平跳变为有效电平时,第三时钟信号端SCK3的信号仍为无效电平,则在第二时钟信号端SCK2的信号由无效电平跳变为有效电平前,且第三时钟信号端SCK3的信号为无效电平时,通过控制起始信号SIN为有效电平,会使得第一控制单元121导通,将无效电平的第三时钟信号端SCK3的信号传输至第二节点N2,使得第二时钟信号端SCK2的信号的有效电平脉冲到来之前,根据第三时钟信号端SCK3的信号和起始信号SIN将第二节点N2的电平置为无效电平。
继续参考图2,可选的,第一控制单元121包括第一晶体管T1,第一晶体管T1的栅极接入起始信号SIN,第一晶体管T1的第一极接入第三时钟信号端SCK3的信号,第一晶体管T1的第二极与第二节点N2电连接;第二控制单元122包括第二晶体管T2,第二晶体管T2的栅极接入第三时钟信号端SCK3的信号,第二晶体管T2的第一极接入第二电平信号VGL,第二晶体管T2的第二极与第二节点N2电连接。
图3是本发明实施例提供的另一种移位寄存器的结构示意图,参考图3,可选的,输出模块130包括第一输出单元131和第二输出单元132,第一输出单元131的控制端与第一节点N1电连接,第一输出单元131的第一端接入第二时钟信号端SCK2的信号,第一输出单元131的第二端与移位寄存器的输出端电连接;第二输出单元132的控制端与第二节点N2电连接,第二输出单元132的第一端接入第一电平信号VGH,第二输出单元132的第二端与移位寄存器的输出端电连接。
具体的,在第一节点N1的电平为有效电平时,第一输出单元131导通,将第二时钟信号端SCK2的信号向移位寄存器的输出端传输;在第二节点N2的电平为有效电平时,第二输出单元132导通,将第一电平信号VGH向移位寄存器的输出端传输。可选的,第一输出单元131包括第一输出晶体管T10,第一输出单元131还包括存储电容C2。第二输出单元132包括第二输出晶体管T20。
继续参考图3,可选的,输出模块130还包括自举单元133,在本发明部分可选实施例中,自举单元133用于根据第二时钟信号端SCK2的信号的电压变化耦合第一节点N1的电平。
具体的,输出模块130的第一输出单元131在第一节点N1为有效电平时,可以将第二时钟信号端SCK2的信号向移位寄存器的输出端传输。但是因第一节点N1的有效电平是通过起始信号SIN的有效电平传输得到,在第一节点N1和第二时钟信号端SCK2的信号均为有效电平时,第一节点N1的电压值和第二时钟信号端SCK2的信号的电压值几乎相等(例如均为-7V),使得第一输出单元131的第一输出晶体管T10仅在临界导通状态,无法将第二时钟信号端SCK2的信号的有效电平完全传输至移位寄存器的输出端,使得移位寄存器输出端OUT所输出的信号无法达到第二时钟信号端SCK2的信号的有效电平对应的电压幅值。本实施例中,通过设置输出模块130还包括耦合单元,使得第二时钟信号端SCK2的信号的电压发生变化时,第一节点N1的电位也会被耦合发生相应的变化。以第一输出晶体管T10为P型晶体管,相应的有效电平为低电平为例,当第一节点N1为有效电平,第二时钟信号端SCK2的信号由高电平跳变为低电平时,第一节点N1的电平被耦合拉至更低,使得第一输出晶体管T10可以完全打开,保证第二时钟信号端SCK2的信号的低电平可以正常传输至移位寄存器的输出端,移位寄存器的输出端的输出信号可以达到第二时钟信号端SCK2的信号的低电平对应的电压幅值,例如-7V。
继续参考图3,可选的,自举单元133包括第三晶体管T3和自举电容C1,第三晶体管T3的栅极与第一节点N1电连接,第三晶体管T3的第一极接入第二时钟信号端SCK2的信号,第三晶体管T3的第二极连接自举电容C1的第一端,自举电容C1的第二端与第一节点N1电连接。
具体的,在第一节点N1为有效电平时,第三晶体管T3导通,在此阶段若第二时钟信号端SCK2的信号发生跳变,则会使得自举电容C1的第一端发生电位变化,使得自举电容C1的第二端也会发生相应的电位变化,达到通过第二时钟信号端SCK2的信号的电压变化耦合第一节点N1的电位的作用。
图4是本发明实施例提供的另一种移位寄存器的结构示意图,参考图4,在本发明另一部分可选实施例中,自举模块可以仅包括自举电容C1,自举电容C1的第一端连接移位寄存器的输出端,自举电容C1的第二端连接第一节点N1,进而通过移位寄存器的输出端的电位变化耦合第一节点N1的电位。
需要说明的是,因移位寄存器的输出端需要连接显示面板中的扫描线,扫描线连接多个像素电路,使得移位寄存器输出端OUT的负载较大,相应的,移位寄存器的输出端的电位变化相对第二时钟信号端SCK2的信号的电位变化的幅值会减小,且移位寄存器的输出端的电位变化需要在第二时钟信号端SCK2的信号发生电位跳变,通过第一控制单元输出后才能体现,因此移位寄存器的输出端的电位变化相对第二时钟信号端SCK2的信号的电位变化来说较为迟缓。因此,本实施例中自举单元133直接接入第二时钟信号端SCK2的信号,并根据第二时钟信号端SCK2的信号的电压变化耦合第一节点N1的电平的方案,一方面可以使得第一节点N1的电位被耦合发生电压变化的幅值较大,另一方面可以使得第一节点N1可以快速根据第二时钟信号端SCK2的信号的电平跳变而被耦合发生变化,使得第二时钟信号端SCK2的信号从无效电平跳变为有效电平时,移位寄存器的输出端也可以快速输出对应于第二时钟信号端SCK2的信号的有效电平信号的电压幅值,保证输出信号的快速性和稳定性。
图5是本发明实施例提供的另一种移位寄存器的结构示意图,参考图5,在本发明部分可选实施例中,第一控制模块110包括输入单元111和第三控制单元112,输入单元111用于根据自身控制端接入的第一时钟信号端SCK1的信号控制起始信号SIN向第一节点N1传输;第三控制单元112用于根据第二节点N2的电平和第二时钟信号端SCK2的信号控制第一电平信号VGH向第一节点N1传输。
具体的,在第一时钟信号端SCK1的信号为有效电平信号时,输入单元111导通,将起始信号SIN向第一节点N1传输;在第二节点N2的电平为有效电平,且第二时钟信号端SCK2的信号为有效电平信号时,第三控制单元112将第一电平信号VGH向第一节点N1传输。
继续参考图5,在上述技术方案的基础上,可选的,输入单元111包括第四晶体管T4,第四晶体管T4的栅极接入第一时钟信号端SCK1的信号,第四晶体管T4的第一极接入起始信号SIN,第四晶体管T4的第二极与第一节点N1电连接。
可选的,第三控制单元112包括第五晶体管T5和第六晶体管T6,第五晶体管T5的栅极与第二节点N2电连接,第五晶体管T5的第一极接入第一电平信号VGH,第五晶体管T5的第二极与第六晶体管T6的第一极电连接;第六晶体管T6的栅极接入第二时钟信号端SCK2的信号,第六晶体管T6的第二极与第一节点N1电连接。
可选的,第一控制模块110还包括第七晶体管T7,第七晶体管T7的栅极接入第二电平信号VGL,第四晶体管T4的第二极、第六晶体管T6的第二极均通过第七晶体管T7与第一节点N1电连接。以第七晶体管T7为P型晶体管为例,第七晶体管T7的设置,可以使得第一节点N1的电平为被输出模块130的自举单元耦合至极低电平时,该极低电平被第七晶体管T7隔断,不会传输至第三节点N3,进而保护第四晶体管T4和第六晶体管T6不会因承受压差过大而损坏,提高移位寄存器的可靠性。
图6是本发明实施例提供的另一种移位寄存器的结构示意图,参考图6,在上述各实施例的基础上,在本发明部分可选实施例中,第一控制模块110还包括第四控制单元113,第四控制单元113用于根据第一节点N1的电位、第二时钟信号端SCK2的信号控制第一电平信号VGH向第二节点N2的传输。
其中,第四控制单元113用于根据第一节点N1的电位、第二时钟信号端SCK2的信号控制第一电平信号VGH向第二节点N2的传输具体指,在第一节点N1的电位为有效电位信号且第二时钟信号端SCK2的信号为有效电位信号时,第四控制单元113将第一电平信号VGH传输至第二节点N2。
可选的,第四控制单元113包括第八晶体管T8和第九晶体管T9,第八晶体管T8的栅极与第一节点N1电连接,第八晶体管T8的第一极接入第一电平信号VGH,第八晶体管T8的第二极与第九晶体管T9的第一极电连接;第九晶体管T9的栅极连接第二时钟信号端SCK2,第九晶体管T9的第二极与第二节点N2电连接。
具体的,在第一节点N1为的电位有效电位时,第八晶体管T8导通,在第二时钟信号为有效电平信号时,第九晶体管T9导通。第八晶体管T8和第九晶体管T9均导通时,第一电平信号VGH通过第八晶体管T8和第九晶体管T9到达第二节点N2。
图7是本发明实施例提供的另一种移位寄存器的结构示意图,参考图7,该移位寄存器包括第一控制模块110、第二控制模块120和输出模块130;第二控制模块120包括第一控制单元121和第二控制单元122,第一控制单元121包括第一晶体管T1,第二控制单元122包括第二晶体管T2。输出模块130包括第一输出单元131和第二输出单元132,第一输出单元131包括第一输出晶体管T10,第二输出单元132包括第二输出晶体管T20。输出模块130还包括自举单元133,自举单元133包括第三晶体管T3和自举电容C1,第一控制模块110包括输入单元111和第三控制单元112,输入单元111包括第四晶体管T4,第三控制单元112包括第五晶体管T5和第六晶体管T6,第一控制模块110还包括第七晶体管T7。图8是本发明实施例提供的一种移位寄存器的工作时序图,该工作时序适用于图7所示移位寄存器,以图7所示移位寄存器均为P型晶体管为例,则第一电平信号VGH为高电平信号,第二电平信号VGL为低电平信号。参考图7和图8,该移位寄存器的工作过程包括以下几个阶段。
在第一阶段t1,起始信号SIN一直为高电平,在第一时钟信号端SCK1的信号为低电平时,第四晶体管T4导通,将高电平的起始信号SIN传输至第三节点N3,并通过第七晶体管T7传输至第一节点N1,使得第一输出晶体管T10关断。在第三时钟信号端SCK3的信号为低电平时,第二晶体管T2导通,将第二电平信号VGL(低电平信号)传输至第二节点N2,第二输出晶体管T20响应第二节点N2的低电平信号导通,将第一电平信号VGH(高电平信号)传输至移位寄存器的输出端,即在第一阶段t1,移位寄存器的输出端输出的信号为高电平信号。
在第二阶段t2,起始信号SIN和第一时钟信号端SCK1的信号均为低电平,第二时钟信号端SCK2的信号均为高电平,第三时钟信号端SCK3的信号为低电平。第一晶体管T1响应低电平的起始信号SIN导通,将低电平的第三时钟信号端SCK3的信号向第二节点N2传输。第二晶体管T2响应低电平的第三时钟信号端SCK3的信号导通,将第二电平信号VGL(低电平信号)向第二节点N2传输。同时,第四晶体管T4响应低电平的第一时钟信号端SCK1的信号导通,将低电平的起始信号SIN向第一节点N1传输。第一输出晶体管T10响应第一节点N1的低电平导通,将高电平的第二时钟信号端SCK2的信号向移位寄存器的输出端传输。第二输出晶体管T20响应第二节点N2的低电平导通,将第一电平信号VGH(高电平信号)向移位寄存器的输出端传输。因此,在第二阶段t2,移位寄存器的输出端输出信号为高电平信号。
在第三阶段t3,起始信号SIN和第一时钟信号端SCK1的信号保持低电平不变,第二时钟信号端SCK2的信号均保持高电平不变,第三时钟信号端SCK3的信号从低电平跳变为高电平。第一晶体管T1响应低电平的起始信号SIN导通,将高电平的第三时钟信号端SCK3的信号传输至第二节点N2,使得第二输出晶体管T20关断,同时使得第五晶体管T5关断。而此阶段,第四晶体管T4仍响应低电平的第一时钟信号端SCK1的信号导通,将低电平的起始信号SIN向第一节点N1传输,使得第一输出晶体管T10导通,将高电平的第二时钟信号端SCK2的信号传输至移位寄存器的输出端。因此,在第三阶段t3,移位寄存器的输出端输出信号为高电平信号。通过对第三阶段t3的工作过程分析可知,在第一时钟信号端SCK1的信号和第二时钟信号端SCK2的信号的有效电平脉冲存在交叠,且第三时钟信号端SCK3的信号的有效电平脉冲与第二时钟信号端SCK2的信号不存在交叠时,可以通过第三时钟的跳变将第二节点N2拉至高电平,无需现有技术中第一时钟信号端SCK1的信号从低电平跳变为高电平后,第二时钟信号端SCK2的信号仍需保持高电平的中间态过程来将第二节点N2拉至无效电平。
在第四阶段t4,第二时钟信号端SCK2的信号由高电平跳变为低电平。在起始信号SIN和第一时钟信号端SCK1的信号保持低电平的时段内,第四晶体管T4仍响应低电平的第一时钟信号端SCK1的信号导通,将低电平的起始信号SIN向第一节点N1传输,使得第一输出晶体管T10导通,将低电平的第二时钟信号端SCK2的信号传输至移位寄存器的输出端。即移位寄存器输出端OUT的输出信号随着第二时钟信号端SCK2的信号下跳为低电平。由于第三晶体管T3也根据第一节点N1的电位导通,因此第二时钟信号端SCK2的信号的下跳使得第一节点N1的电位被耦合电容耦合至比起始信号SIN的低电平信号更低的电平,其中第二时钟信号端SCK2的信号的低电平和起始信号SIN的低电平的幅值相等,使得第一输出晶体管T10可以完全打开,保证移位寄存器输出端OUT的输出信号可以达到第二时钟信号端SCK2的信号的低电平对应的电压幅值。并且在起始信号SIN和第一时钟信号端SCK1的信号保持低电平的时段内,第三时钟信号端SCK3的信号为高电平,因此第一晶体管T1仍导通将高电平的第三时钟信号端SCK3的信号传输至第二节点N2,第二输出晶体管T20关断。在起始信号SIN和第一时钟信号端SCK1的信号跳变为高电平的时段内,第一晶体管T1根据高电平的起始信号SIN关断;起始信号SIN和第一时钟信号端SCK1的信号为高电平时,第三时钟信号端SCK3的信号也为高电平,因此第二晶体管T2关断。输出模块130包括用于对第二节点N2电位进行保持的存储电容,使得在第二控制单元不向第二节点N2传输电位时(也即在第一晶体管T1和第二晶体管T2均关断时),存储电容可以对第二节点N2的电位进行保持,因此第二节点N2保持为高电平。因此第五晶体管T5和第二输出晶体管T20均响应第二节点N2的高电平关断。第四晶体管T4响应高电平的第一时钟信号端SCK1的信号关断,由于第二时钟信号端SCK2的信号一直为低电平,因此第一节点N1的电位被自举电容C1保持为低电平,第一输出晶体管T10保持导通,持续将低电平的第二时钟信号端SCK2的信号传输至移位寄存器的输出端。并且在第三时钟信号端SCK3的信号跳变为低电平之前,移位寄存器保持与第二时钟信号端SCK2的信号相同的电平。因此在第四阶段t4,移位寄存器的输出端输出信号为低电平信号。
在第四阶段t4和第五阶段t5之间,存在一个过渡阶段t0,这是由于时钟周期的设置所引起的,因为t3阶段后,第三时钟信号端SCK3的信号的低电平没有立刻到来。在过渡阶段t0,第二时钟信号端SCK2的信号相对第四阶段t0向上跳变,即第二时钟信号端SCK2的信号跳变为高电平,其他控制信号(包括第一时钟信号端SCK1的信号、第三时钟信号端SCK3的信号和起始信号SIN)相对于第四阶段t4均未发生改变,因此第二节点N2仍保持第四阶段t4的高电平不变,第二输出晶体管T20仍关断。由于第二时钟信号端SCK2的信号相对第四阶段t0向上跳变,因此第一节点N1的电平会被向上耦合,但第一节点N1的电平被耦合的幅值有限,因此仍可以使得第一输出晶体管T10导通,将高电平的第二时钟信号端SCK2的信号输出至移位寄存器输出端OUT。
在第五阶段t5,第三时钟信号端SCK3的信号下跳为低电平,第二晶体管T2响应低电平的第三时钟信号端SCK3的信号导通,将第二电平信号VGL(低电平信号)传输至移位寄存器的第二节点N2,使得第五晶体管T5和第二输出晶体管T20导通,第二输出晶体管T20将第一电平信号VGH(高电平信号)传输至移位寄存器的输出端。而在此阶段第一时钟信号端SCK1的信号和第二时钟信号端SCK2的信号均为高电平,因此第四晶体管T4关断,第六晶体管T6也关断,第一节点N1保持为低电平,第一输出晶体管T10导通,将高电平的第二时钟信号端SCK2的信号传输至移位寄存器的输出端。因此在第五阶段t5,移位寄存器的输出端的输出信号为高电平信号。
在第六阶段t6,第一时钟信号端SCK1的信号下跳为低电平,起始信号SIN为高电平,第四晶体管T4响应低电平的第一时钟信号端SCK1的信号导通,将高电平的起始信号SIN传输至第一节点N1,使得第三晶体管T3和第一输出晶体管T10关闭。第二节点N2仍为低电平,第二输出晶体管T20导通,移位寄存器的输出端保持第一电平信号VGH(高电平信号)输出。因此在第六阶段t6,移位寄存器的输出端的输出信号为高电平信号。
需要说明的是,图8所时序工作时序为第一时钟信号端SCK1的信号的有效电平脉冲与第二时钟信号端SCK2的信号的有效电平脉冲存在交叠的情况,从图8所示工作时序可知,由于第一时钟信号端SCK1的信号与第二时钟信号端SCK2的信号存在交叠,使得移位寄存器的输出信号与起始信号SIN存在交叠,而在栅极驱动电路中,起始信号SIN为上级移位寄存器的输出信号。即本实施例中,通过设置第一时钟信号端SCK1的信号与第二时钟信号端SCK2的信号存在交叠,可以实现相邻两级移位寄存器的输出信号的有效电平脉冲存在交叠。
图9是本发明实施例提供的另一种移位寄存器的结构示意图。参考图9和图7,与图7相同的是,图9所示移位寄存器包括第一控制模块110、第二控制模块120和输出模块130;第二控制模块120包括第一控制单元121和第二控制单元122,第一控制单元121包括第一晶体管T1,第二控制单元122包括第二晶体管T2。输出模块130包括第一输出单元131和第二输出单元132,第一输出单元131包括第一输出晶体管T10,第二输出单元132包括第二输出晶体管T20。输出模块130还包括自举单元133,自举单元133包括第三晶体管T3和自举电容C1,第一控制模块110包括输入单元111和第三控制单元112,输入单元111包括第四晶体管T4,第三控制单元112包括第五晶体管T5和第六晶体管T6,第一控制模块110还包括第七晶体管T7。与图7不同的是,图9所示移位寄存器中第一控制模块110还包括第四控制单元113,第四控制单元113包括第八晶体管T8和第九晶体管T9。
其中,对于图9所示移位寄存器与图7所示移位寄存器结构相同的部分,在各阶段的工作过程与图7所示移位寄存器的工作过程均相同,在此不再赘述。以下仅对图9所示移位寄存器与图7所示移位寄存器结构不同的部分的工作过程进行说明,也即对第四控制单元113所包括第八晶体管T8和第九晶体管T9在各阶段的工作过程进行说明。仍以图9中各晶体管均为P型晶体管为例,参考图8和图9,移位寄存器的工作过程包括第一阶段t1、第二阶段t2、第三阶段t3、第四阶段t4、过渡阶段t0、第五阶段t5和第六阶段t6。
在第一阶段t1,第三节点N3和第一节点N1的电位为高电平,因此第八晶体管T8关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
在第二阶段t2,第三节点N3和第一节点N1的电位为低电平,因此第八晶体管T8导通;第二时钟信号端SCK2的信号为高电平,第九晶体管T9关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
在第三阶段t3,第三节点N3和第一节点N1的电位为低电平,因此第八晶体管T8导通;第二时钟信号端SCK2的信号为高电平,第九晶体管T9关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
在第四阶段t4,第三节点N3和第一节点N1的电位为低电平,因此第八晶体管T8导通;第二时钟信号端SCK2为低电平,第九晶体管T9导通,第一电平信号VGH通过第八晶体管T8和第九晶体管T9向第二节点N2传输,进而可以实现在第一节点N1电位为低电平时,通过第四控制单元113(第八晶体管T8和第九晶体管T9)将第二节点N2置为高电平,实现第一节点N1和第二节点N2电位信号互控,保持内部节点的电位稳定。
在过渡阶段t0,第三节点N3和第一节点N1的电位为低电平,因此第八晶体管T8导通;第二时钟信号为高电平,第九晶体管T9关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
在第五阶段t5,第三节点N3和第一节点N1的电位为低电平,因此第八晶体管T8导通;第二时钟信号端SCK2的信号为高电平,第九晶体管T9关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
在第六阶段t6,第三节点N3和第一节点N1的电位为高电平,因此第八晶体管T8关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
可选的,当第一时钟信号端SCK1的信号和第二时钟信号端SCK2的信号的有效电平脉冲存在交叠时,第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号的时钟周期相等,且一个时钟周期内,有效电平脉冲的时间大于行周期,其中行周期等于1与刷新频率的商,除以显示面板中像素电路的总行数。
具体的,行周期的计算公式如下:
其中h表示行周期,f表示刷新频率,w表示显示面板中像素电路的总行数。其中,显示面板中像素电路的总行数等于显示面板中实际设置的像素电路行数与空白行的行数之和,其中空白行在显示面板中非真实存在。图10是本发明实施例提供的一种显示面板的结构示意图,参考图10,该显示面板中,一列像素电路连接两条数据线(分别为第一数据线D1和第二数据线D2),示例性的,奇数行像素电路10连接第一数据线D1,偶数行像素电路10连接第二数据线D2。每行像素电路1连接通过一条扫描线连接一个移位寄存器100的输出端。以下将图10所示显示面板结构简称为Dual Data面板。当第一时钟信号端SCK1的信号和第二时钟信号端SCK2的信号的有效电平脉冲存在交叠时,一个时钟周期内,各时钟信号(包括第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号)的有效电平脉冲的时间大于行周期,则可以使得第二行像素电路写入数据时,第一行像素电路也可以写入数据,进而增加每行像素电路的数据写入时间,进而可以满足显示面板应用性的需求,例如Dual Data面板。
可选的,第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号的周期等于4倍行周期,第二时钟信号端SCK2的信号相对第一时钟信号端SCK1的信号延迟一倍行周期,第三时钟信号端SCK3的信号相对第二时钟信号端SCK2的信号延迟二倍行周期;一个时钟周期内,第一时钟信号端SCK1的信号和第二时钟信号端SCK2的信号的有效电平脉冲时长大于一倍行周期,且小于2倍行周期。
在一个时钟周期内,各时钟信号(包括第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号)的有效电平脉冲的时间大于行周期,且第二时钟信号端SCK2的信号相对第一时钟信号端SCK1的信号延迟一倍行周期,可以使得第二时钟信号端SCK2的信号的有效电平脉冲与第一时钟信号端SCK1的信号的有效电平脉冲存在交叠,进而实现栅极驱动电路中相邻两级移位寄存器输出的有效电平脉冲存在交叠。
第一时钟信号端SCK1的信号和第二时钟信号端SCK2的信号的有效电平脉冲时长大于一倍行周期,且小于2倍行周期,则将移位寄存器应用于扫描电路,并应用于Dual Data面板时,扫描电路输出的扫描信号中的有效电平脉冲的时长大于一倍行周期,可以使得每行像素电路的数据写入时间较现有显示面板的小于一倍行周期的时间长;扫描电路输出的扫描信号中的有效电平脉冲的时长小于2倍行周期,可以为时钟信号等控制信号的切换预留时间,保证扫描信的正常输出。
图11是是本发明实施例提供的另一种移位寄存器的工作时序图,该工作时序适用于图7所示移位寄存器,仍以图7所示移位寄存器均为P型晶体管为例,则第一电平信号VGH为高电平信号,第二电平信号VGL为低电平信号。参考图7和图11,该移位寄存器的工作过程包括以下几个阶段。
在第一阶段t1,起始信号SIN一直为高电平。在第三时钟信号端SCK3的信号为低电平时,第二晶体管T2导通,将第二电平信号VGL(低电平信号)传输至第二节点N2,第二输出晶体管T20响应第二节点N2的低电平信号导通,将第一电平信号VGH(高电平信号)传输至移位寄存器的输出端,即在第一阶段t1,移位寄存器的输出端输出的信号为高电平信号。
在第二阶段t2,起始信号SIN和第一时钟信号端SCK1的信号均为低电平,第二时钟信号端SCK2的信号均为高电平,第三时钟信号端SCK3的信号为高电平。第一晶体管T1响应低电平的起始信号SIN导通,将高电平的第三时钟信号端SCK3的信号向第二节点N2传输。第二晶体管T2响应高电平的第三时钟信号端SCK3的信号关断。同时,第四晶体管T4响应低电平的第一时钟信号端SCK1的信号导通,将低电平的起始信号SIN向第一节点N1传输。第一输出晶体管T10响应第一节点N1的低电平导通,将高电平的第二时钟信号端SCK2的信号向移位寄存器的输出端传输。因此,在第二阶段t2,移位寄存器的输出端输出信号为高电平信号。
在第三阶段t3,起始信号SIN和第一时钟信号端SCK1的信号由低电平跳变为高电平,第二时钟信号端SCK2的信号由高电平跳变为低电平,第三时钟信号端SCK3的信号保持高电平。第一晶体管T1根据高电平的起始信号SIN关断;第二晶体管T2根据高电平的第三时钟信号端SCK3的信号关断。输出模块130包括用于对第二节点N2电位进行保持的存储电容C2,使得在第二控制单元不向第二节点N2传输电位时(也即在第一晶体管T1和第二晶体管T2均关断时),存储电容可以对第二节点N2的电位进行保持,因此第二节点N2保持为高电平。因此第五晶体管T5和第二输出晶体管T20均响应第二节点N2的高电平关断。第四晶体管T4响应高电平的第一时钟信号端SCK1的信号关断,由于第二时钟信号端SCK2的信号一直为低电平,因此第一节点N1的电位被自举电容C1保持为低电平,第一输出晶体管T10保持导通,将低电平的第二时钟信号端SCK2的信号传输至移位寄存器的输出端。并且在第三时钟信号端SCK3的信号跳变为低电平之前,移位寄存器保持与第二时钟信号端SCK2的信号相同的电平。因此在第三阶段t3,移位寄存器的输出端输出信号为低电平信号。
在第四阶段t4,第三时钟信号端SCK3的信号下跳为低电平,第二晶体管T2响应低电平的第三时钟信号端SCK3的信号导通,将第二电平信号VGL(低电平信号)传输至移位寄存器的第二节点N2,使得第五晶体管T5和第二输出晶体管T20导通,第二输出晶体管T20将第一电平信号VGH(高电平信号)传输至移位寄存器的输出端。而在此阶段第一时钟信号端SCK1的信号和第二时钟信号端SCK2的信号均为高电平,因此第四晶体管T4关断,第六晶体管T6也关断,第一节点N1保持为低电平,第一输出晶体管T10导通,将高电平的第二时钟信号端SCK2的信号传输至移位寄存器的输出端。因此在第四阶段t4,移位寄存器的输出端的输出信号为高电平信号。
在第五阶段t5,第一时钟信号端SCK1的信号下跳为低电平,起始信号SIN为高电平,第三时钟信号端SCK3的信号跳变为高电平,第二晶体管T2根据高电平的第三时钟信号端SCK3的信号关断,第一晶体管T1根据高电平的起始信号SIN关断,因此第二节点N2保持上一阶段的高电平,第二输出晶体管T20关断。第四晶体管T4响应低电平的第一时钟信号端SCK1的信号导通,将高电平的起始信号SIN传输至第一节点N1,使得第三晶体管T3和第一输出晶体管T10关闭。第二节点N2仍保持为低电平,第二输出晶体管T20导通,移位寄存器的输出端保持第一电平信号VGH(高电平信号)输出。因此在第五阶段t5,移位寄存器的输出端的输出信号为高电平信号。
需要说明的是,图11所示出工作时序为第一时钟信号端SCK1的信号的有效电平脉冲与第二时钟信号端SCK2的信号的有效电平脉冲不存在交叠的情况,从图11所示工作时序可知,由于第一时钟信号端SCK1的信号与第二时钟信号端SCK2的信号不存在交叠,使得移位寄存器的输出信号与起始信号SIN不存在交叠,而在栅极驱动电路中,起始信号SIN为上级移位寄存器的输出信号。即本实施例中,通过设置第一时钟信号端SCK1的信号与第二时钟信号端SCK2的信号不存在交叠,可以实现相邻两级移位寄存器的输出信号的有效电平脉冲不存在交叠。
还需说明的是,对于图11所示驱动时序,在第二阶段t2和第三阶段t3之间,以及第三节点t3与第四阶段t4之间均存在过渡阶段,该过渡阶段的工作原理与图8所示工作时序的工作原理类似,在此不再赘述。
图11所示工作时序同样适用于图9所示移位寄存器。其中,对于图9所示移位寄存器与图7所示移位寄存器结构相同的部分,在各阶段的工作过程与图7所示移位寄存器的工作过程均相同,在此不再赘述。以下仅对图9所示移位寄存器与图7所示移位寄存器结构不同的部分的工作过程进行说明,也即对第四控制单元113所包括第八晶体管T8和第九晶体管T9在各阶段的工作过程进行说明。仍以图9中各晶体管均为P型晶体管为例,参考图9和图11,移位寄存器的工作过程包括第一阶段t1、第二阶段t2、第三阶段t3、第四阶段t4、第五阶段t5。
在第一阶段t1,第三节点N3和第一节点N1的电位为高电平,因此第八晶体管T8关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
在第二阶段t2,第三节点N3和第一节点N1的电位为低电平,因此第八晶体管T8导通;第二时钟信号端SCK2的信号为高电平,第九晶体管T9关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
在第三阶段t3,第三节点N3和第一节点N1的电位为低电平,因此第八晶体管T8导通;第二时钟信号端SCK2的信号为低电平,第九晶体管T9导通,第一电平信号VGH通过第八晶体管T8和第九晶体管T9向第二节点N2传输,进而可以实现在第一节点N1电位为低电平时,通过第四控制单元113(第八晶体管T8和第九晶体管T9)将第二节点N2置为高电平,实现第一节点N1和第二节点N2电位信号互控,保持内部节点的电位稳定。
在第四阶段t4,第三节点N3和第一节点N1的电位为低电平,因此第八晶体管T8导通;第二时钟信号端SCK2的信号为高电平,第九晶体管T9关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
在第五阶段t5,第三节点N3和第一节点N1的电位为高电平,因此第八晶体管T8关断,第一电平信号VGH无法通过第八晶体管T8和第九晶体管T9向第二节点N2传输。
可选的,在第一时钟信号端SCK1的信号和第二时钟信号端SCK2的信号的有效电平脉冲不存在交叠,第三时钟信号端SCK3的信号相对于第二时钟信号端SCK2的信号的延迟时间,等于第二时钟信号端SCK2的信号相对于第一时钟信号端SCK1的信号的延迟时间的m倍,m为正整数。
其中,m等于1时,第三时钟信号端SCK3的信号相对于第二时钟信号端SCK2的信号的延迟时间,等于第二时钟信号端SCK2的信号相对于第一时钟信号端SCK1的信号的延迟时间。在部分可选实施例中,第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号的时钟周期为3倍行周期,第三时钟信号端SCK3的信号相对于第二时钟信号端SCK2的信号的延迟时间等于1倍行周期,第二时钟信号端SCK2的信号相对于第一时钟信号端SCK1的信号的延迟时间也等于1倍行周期,一个时钟周期内,时钟信号的有效电平脉冲的时长小于1倍行周期。在部分可选实施例中,第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号的时钟周期为4倍行周期,第三时钟信号端SCK3的信号相对于第二时钟信号端SCK2的信号的延迟时间等于2倍行周期,第二时钟信号端SCK2的信号相对于第一时钟信号端SCK1的信号的延迟时间等于1倍行周期,一个时钟周期内,时钟信号的有效电平脉冲的时长小于1倍行周期。在本发明其他可选实施例中,还可设置第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号的时钟周期为n(n为大于或等于4的整数)倍行周期,本实施例在此不做具体限定。其中,图11中所示工作时序对应第一时钟信号端SCK1的信号、第二时钟信号端SCK2的信号和第三时钟信号端SCK3的信号的时钟周期为4倍行周期,且第三时钟信号端SCK3的信号相对于第二时钟信号端SCK2的信号的延迟时间等于2倍行周期的情况。
通过对图8和图11所示移位寄存器的工作时序的分析过程可知,本实施例的移位寄存器,通过控制第一时钟信号端SCK1的信号和第二时序信号的有效电平脉冲交叠或不交叠,可以控制栅极移位寄存器的相邻两级移位寄存器的输出信号的有效电平脉冲有无交叠,进而提高栅极驱动电路所输出栅极驱动信号的灵活性。
还需说明的是,图8和图11所示工作时序示出了中间时钟信号SCK0,该中间时钟信号SCK0相对于第二时钟信号端SCK2的信号的延迟时间,等于第三时钟信号端SCK3的信号相对于第二时钟信号端SCK2的信号的延迟时间。图12是本发明实施例提供的另一种移位寄存器的工作时序图,图13是本发明实施例提供的另一种移位寄存器的工作时序图,二者均适用于驱动本发明上述任意实施例的移位寄存器工作。参见图12和图13,当起始信号SIN的低电平的时间区间,覆盖第一时钟信号端SCK1、第三时钟信号端SCK3或第二时钟信号端SCK2中的两个连续的低电平的时间区间时,扫描信号输出端OUT输出的信号包括2个低电平。
由上述分析可知,移位寄存器输出端OUT输出的信号中的脉冲数量,由起始信号SIN的脉冲宽度所覆盖的第一时钟信号端SCK1、第二时钟信号端SCK2或第三时钟信号端SCK3中的连续脉冲数量所决定,通过调节起始信号SIN的信号脉宽,可以调节移位寄存器输出的扫描信号中的脉冲数量,使得本发明实施例所提供的移位寄存器,能够提供多种脉冲数量的扫描信号,进一步提高了移位寄存器应用的灵活性。
本发明实施例还提供了一种栅极驱动电路,图14是本发明实施例提供的一种栅极驱动电路的结构示意图,参考图14,该栅极驱动电路包括多级级联的移位寄存器,移位寄存器可以是本发明上述任意实施例的移位寄存器50。
参考图14,栅极驱动电路还包括起始信号线50(起始信号线50用于向第一级移位寄存器传输起始信号SIN,其他级移位寄存器的起始信号为前一级的移位寄存器的输出信号)和多条时钟信号线,多条时钟信号线包括第一时钟信号线710、第二时钟信号线720、第三时钟信号线730和第四时钟信号线740,第一时钟信号线710、第二时钟信号线720、第三时钟信号线730和第四时钟信号线740被配置为传输时序依次延迟的时钟信号。
图15是本发明实施例提供的一种栅极驱动电路的驱动时序示意图。结合图14和图15,第一时钟信号线710用于传输第一时钟信号CLK1,第二时钟信号线720用于传输第二时钟信号CLK2,第三时钟信号线730用于传输第三时钟信号CLK3,第四时钟信号线740用于传输第四时钟信号CLK4,且第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3和第四时钟信号CLK4的脉冲时序依次延迟。
进一步地,第4n-3级移位寄存器50的第一时钟信号端SCK1连接第一时钟信号线710,第4n-3级移位寄存器50的第二时钟信号端SCK2连接第二时钟信号线720,第4n-3级移位寄存器50的第三时钟信号端SCK3连接第四时钟信号线740。
第4n-2级移位寄存器50的第一时钟信号端SCK1连接第二时钟信号线720,第4n-2级移位寄存器50的第二时钟信号端SCK2连接第三时钟信号线730,第4n-2级移位寄存器50的第三时钟信号端SCK3连接第一时钟信号线710。
第4n-1级移位寄存器50的第一时钟信号端SCK1连接第三时钟信号线730,第4n-1级移位寄存器50的第二时钟信号端SCK2连接第四时钟信号线740,第4n-1级移位寄存器50的第三时钟信号端SCK3连接第二时钟信号线720。
第4n级移位寄存器50的第一时钟信号端SCK1连接第四时钟信号线740,第4n级移位寄存器50的第二时钟信号端SCK2连接第一时钟信号线710,第4n级移位寄存器50的第三时钟信号端SCK3连接第三时钟信号线730;
其中,n为大于或等于1的整数,且4n小于或等于移位寄存器50的总数。
图14中仅示出了显示面板中的第1级至第4级移位寄存器50,满足n=1的情况。在实际应用中,显示面板可包括多级移位寄存器50,且每4级移位寄存器50构成一个循环,以使每一级移位寄存器50的第一时钟信号端SCK1、第三时钟信号端SCK3和第二时钟信号端SCK2的导通电平的时序依次延迟,且相邻两级移位寄存器50中,后一级移位寄存器50的第一时钟信号端SCK1的导通电平的到来时间,晚于前一级移位寄存器50的第一时钟信号端SCK1的导通电平的到来时间,后一级移位寄存器50的第二时钟信号端SCK2的导通电平的到来时间,晚于前一级移位寄存器50的第二时钟信号端SCK2的导通电平的到来时间,后一级移位寄存器50的第三时钟信号端SCK3的导通电平的到来时间,晚于前一级移位寄存器50的第三时钟信号端SCK3的导通电平的到来时间。图15中示意性地示出了显示面板中的第1级至第12级移位寄存器50输出的扫描信号S1至S12的波形,可见,本发明实施例中多个级联的移位寄存器50,实现了逐级输出时序依次后移的扫描信号。
结合图14和图15,进一步地,第一时钟信号线710、第二时钟信号线720、第三时钟信号线730和第四时钟信号线740被配置为传输时序依次延迟预设单位时长的时钟信号,预设时长大于或等于时钟信号的有效电平脉冲对应时长的1/2。
示例性地,以预设时长等于行周期h为例,则第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3和第四时钟信号CLK4的周期均为4h,第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3和第四时钟信号CLK4的脉冲时序依次延迟h,第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3和第四时钟信号CLK4的有效电平脉冲的持续时长为W,且0<W<2h。优选地,设置h<W<2h。这样能够满足每一级扫描电路50的第一时钟信号端SCK1、第二时钟信号端SCK2和第三时钟信号端SCK3的时钟信号需求。
本发明实施例的技术方案,通过调节起始信号线60提供至第1级扫描电路50的起始信号SIN的有效电平脉冲的持续时间,以及第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3和第四时钟信号CLK4的时序,能够使显示面板中的扫描电路50提供多样化的扫描信号。
图16是本发明实施例提供的另一种显示面板的驱动时序图;图17是本发明实施例提供的另一种显示面板的驱动时序图;图18是本发明实施例提供的另一种显示面板的驱动时序图。
其中,图15和图16均示出了第1级移位寄存器50的起始信号SIN的有效电平脉冲的时间区间,覆盖第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3和第四时钟信号CLK4中一个有效电平脉冲的时间区间的情况。结合图14和图15,在第一时钟信号CLK1和第二时钟信号CLK2的脉冲时序相交叠,第二时钟信号CLK2和第三时钟信号CLK3的脉冲时序相交叠,且第三时钟信号CLK3和第四时钟信号CLK4的脉冲时序相交叠的情况下,相邻两级移位寄存器50输出的扫描信号的脉冲时序存在交叠。结合图14和图16,在第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3和第四时钟信号CLK4的脉冲时序无交叠的情况下,相邻两级移位寄存器50输出的扫描信号的脉冲时序无交叠。
图17和图18均示出了第1级移位寄存器50的起始信号SIN的有效电平脉冲的时间区间,覆盖第一时钟信号CLK1中的相邻两个有效电平脉冲的时间区间的情况,使得每一级移位寄存器50输出的扫描信号均包括两个有效电平脉冲。当第1级移位寄存器50的起始信号SIN的有效电平脉冲的时间区间,覆盖第一时钟信号CLK1中m个连续的有效电平脉冲的时间区间时,每一级移位寄存器50输出的扫描信号均包括p个有效电平脉冲。优选地,1≤p≤4。
结合图14和图17,在第一时钟信号CLK1和第二时钟信号CLK2的脉冲时序相交叠,第二时钟信号CLK2和第三时钟信号CLK3的脉冲时序相交叠,且第三时钟信号CLK3和第四时钟信号CLK4的脉冲时序相交叠的情况下,相邻两级移位寄存器50输出的扫描信号的脉冲时序存在交叠。结合图14和图18,在第一时钟信号CLK1、第二时钟信号CLK2、第三时钟信号CLK3和第四时钟信号CLK4的脉冲时序无交叠的情况下,相邻两级移位寄存器50输出的扫描信号的脉冲时序无交叠。
但需要说明的是,当向各级移位寄存器输入的第一时钟信号和第二时钟信号的有效电平脉冲不存在交叠时,也可设置三条时钟信号线。图19是本发明实施例提供的另一种栅极驱动电路的结构示意图,参考图19,当向各级移位寄存器输入的第一时钟信号端SCK1的信号和第二时钟信号端SCK2的信号的有效电平脉冲不存在交叠时,栅极驱动电路可以包括起始信号线50、第一时钟信号线710、第二时钟信号线720、第三时钟信号线730。其中从第一级移位寄存器开始,每三级级联的移位寄存器构成一个寄存器组,在每个寄存器组内,第一级移位寄存器的第一时钟信号端SCK1的信号由第一时钟信号线710提供,第二时钟信号端SCK2的信号由第二时钟信号线720提供,第三时钟信号端SCK3的信号由第三时钟信号线730提供;第二级移位寄存器的第一时钟信号端SCK1的信号由第二时钟信号线720提供,第二时钟信号端SCK2的信号由第三时钟信号线730提供,第三时钟信号端SCK3的信号由第一时钟信号线710提供;第三级移位寄存器的第一时钟信号端SCK1的信号由第三时钟信号线730提供,第二时钟信号端SCK2的信号由第一时钟信号线710提供,第三时钟信号端SCK3的信号由第二时钟信号线720提供。
本发明实施例还提供了一种栅极驱动电路的驱动方法,该栅极驱动电路的驱动方法用于驱动本发明上述实施例的栅极驱动电路,图20是本发明实施例提供的一种栅极驱动电路的驱动方法的流程图,参考图20,该栅极驱动电路的驱动方法包括:
步骤210、向第一控制模块输入起始信号,并向第一时钟信号端、第二时钟信号端输入对应的信号,以使第一控制模块根据第一时钟信号端的信号、第二时钟信号端的信号和第二节点的电平控制起始信号和第一电平信号向第一节点传输;
步骤220、向第二控制模块输入起始信号,并向第三时钟信号端输入对应的信号,以使第二控制模块根据起始信号和第三时钟信号端的信号控制第二电平信号和第三时钟信号端的信号向第二节点传输;
步骤230、输出模块根据第一节点的电平控制第二时钟信号端的信号向移位寄存器输出端传输,以及根据第二节点的电平控制第一电平信号向移位寄存器输出端传输。
其中,第二时钟信号端的有效电平脉冲相对于第一时钟信号端的有效电平脉冲存在延迟,且延迟时间大于或等于有效电平脉冲对应时间的1/2;第三时钟信号端的的有效电平脉冲相对于第二时钟信号端的的有效电平脉冲存在延迟;起始信号的有效电平脉冲与第一时钟信号端的信号的一个有效电平脉冲重叠。
可选的,第一时钟信号、第二时钟信号和第三时钟信号的周期等于4倍行周期,第二时钟信号相对第一时钟信号延迟一倍行周期,第三时钟信号相对第二时钟信号延迟二倍行周期;一个时钟周期内,第一时钟信号和第二时钟信号的有效电平脉冲时长大于一倍行周期,且小于2倍行周期。
可选的,第一时钟信号和第二时钟信号的有效电平脉冲不存在交叠;第三时钟信号相对于第二时钟信号的延迟时间,等于第二时钟信号相对于第一时钟信号的延迟时间的m倍,m为正整数。
本发明实施例还提供的栅极驱动电路的驱动方法,该栅极驱动电路的驱动方法用于驱动本发明上述实施例的栅极驱动电路,具备本发明上述任意实施例的栅极驱动电路的有益效果。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (10)
1.一种移位寄存器,其特征在于,包括:第一控制模块、第二控制模块和输出模块;其中所述第一控制模块的输出端连接第一节点、所述第二控制模块的输出端连接第二节点;
所述第一控制模块用于根据第一时钟信号端的信号、第二时钟信号端的信号和所述第二节点的电平控制起始信号和第一电平信号向所述第一节点传输;
所述第二控制模块用于根据所述起始信号和第三时钟信号端的信号控制第二电平信号和所述第三时钟信号端的信号向所述第二节点传输;
所述输出模块用于根据第一节点的电平控制所述第二时钟信号端的信号向所述移位寄存器输出端传输,以及根据所述第二节点的电平控制所述第一电平信号向所述移位寄存器输出端传输;
其中,所述第二时钟信号端的有效电平脉冲相对于所述第一时钟信号端的有效电平脉冲存在延迟,且延迟时间大于或等于所述有效电平脉冲对应时间的1/2;所述第三时钟信号端的的有效电平脉冲相对于所述第二时钟信号端的的有效电平脉冲存在延迟;所述起始信号的有效电平脉冲与所述第一时钟信号端的信号的一个有效电平脉冲重叠。
2.根据权利要求1所述的移位寄存器,其特征在于,所述第三时钟信号端的信号的有效电平脉冲与所述第二时钟信号端的信号的有效电平脉冲不交叠;
所述第二控制模块具体用于在所述第一节点的电平跳变为有效电平后,且所述第二时钟信号端的信号的有效电平脉冲到来之前,根据所述第三时钟信号端的信号和所述起始信号将所述第二节点的电平置为无效电平。
3.根据权利要求2所述的移位寄存器,其特征在于,所述第二控制模块包括第一控制单元和第二控制单元,所述第一控制单元用于根据所述起始信号控制所述第三时钟信号端的信号向所述第二节点传输,所述第二控制单元用于根据所述第三时钟信号端的信号控制所述第二电平信号向所述第二节点传输;
优选的,所述第一控制单元包括第一晶体管,所述第一晶体管的栅极接入所述起始信号,所述第一晶体管的第一极接入所述第三时钟信号端的信号,所述第一晶体管的第二极与所述第二节点电连接;所述第二控制单元包括第二晶体管,所述第二晶体管的栅极接入所述第三时钟信号端的信号,所述第二晶体管的第一极接入第二电平信号,所述第二晶体管的第二极与所述第二节点电连接。
4.根据权利要求1所述的移位寄存器,其特征在于,所述输出模块包括第一输出单元和第二输出单元,所述第一输出单元的控制端与所述第一节点电连接,所述第一输出单元的第一端接入所述第二时钟信号端的信号,所述第一输出单元的第二端与所述移位寄存器的输出端电连接;
所述第二输出单元的控制端与所述第二节点电连接,所述第二输出单元的第一端接入所述第一电平信号,所述第二输出单元的第二端与所述移位寄存器的输出端电连接。
5.根据权利要求4所述的移位寄存器,其特征在于,所述输出模块还包括自举单元,所述自举单元用于根据所述第二时钟信号端的信号的电压变化耦合所述第一节点的电平;
优选的,所述自举单元包括第三晶体管和自举电容,所述第三晶体管的栅极与所述第一节点电连接,所述第三晶体管的第一极接入所述第二时钟信号端的信号,所述第三晶体管的第二极连接所述自举电容的第一端,所述自举电容的第二端与所述第一节点电连接。
6.根据权利要求1所述的移位寄存器,其特征在于,所述第一控制模块包括输入单元和第三控制单元,所述输入单元用于根据自身控制端接入的所述第一时钟信号端的信号控制所述起始信号向所述第一节点传输;
所述第三控制单元用于根据所述第二节点的电平和所述第二时钟信号端的信号控制所述第一电平信号向所述第一节点传输;
优选的,所述输入单元包括第四晶体管,所述第四晶体管的栅极接入所述第一时钟信号端的信号,所述第四晶体管的第一极接入所述起始信号,所述第四晶体管的第二极与所述第一节点电连接;
优选的,所述第三控制单元包括第五晶体管和第六晶体管,所述第五晶体管的栅极与所述第二节点电连接,所述第五晶体管的第一极接入所述第一电平信号,所述第五晶体管的第二极与所述第六晶体管的第一极电连接;
所述第六晶体管的栅极接入所述第二时钟信号端的信号,所述第六晶体管的第二极与所述第一节点电连接;
优选的,所述第一控制模块还包括第七晶体管,所述第七晶体管的栅极接入第二电平信号,所述第四晶体管的第二极、所述第六晶体管的第二极均通过所述第七晶体管与所述第一节点电连接。
7.根据权利要求6所述的移位寄存器,其特征在于,所述第一控制模块还包括第四控制单元,所述第四控制单元用于根据所述第一节点的电位、所述第二时钟信号端的信号控制所述第一电平信号向所述第二节点的传输;
优选的,所述第四控制单元包括第八晶体管和第九晶体管,所述第八晶体管的栅极与所述第一节点电连接,所述第八晶体管的第一极接入所述第一电平信号,所述第八晶体管的第二极与所述第九晶体管的第一极电连接;
所述第九晶体管的栅极连接所述第二时钟信号端,所述第九晶体管的第二极与所述第二节点电连接。
8.一种栅极驱动电路,其特征在于,包括权利要求1-7任一项的多级级联的移位寄存器;
所述栅极驱动电路还包括:第一时钟信号线、第二时钟信号线、第三时钟信号线和第四时钟信号线,所述第一时钟信号线、所述第二时钟信号线、所述第三时钟信号线和所述第四时钟信号线被配置为传输时序依次延迟的时钟信号;
第4n-3级所述移位寄存器的第一时钟信号端连接所述第一时钟信号线,第4n-3级所述移位寄存器的第二时钟信号端连接所述第二时钟信号线,第4n-3级所述移位寄存器的第三时钟信号端连接所述第四时钟信号线;
第4n-2级所述移位寄存器的第一时钟信号端连接所述第二时钟信号线,第4n-2级所述移位寄存器的第二时钟信号端连接所述第三时钟信号线,第4n-2级所述移位寄存器的第三时钟信号端连接所述第一时钟信号线;
第4n-1级所述移位寄存器的第一时钟信号端连接所述第三时钟信号线,第4n-1级所述移位寄存器的第二时钟信号端连接所述第四时钟信号线,第4n-1级所述移位寄存器的第三时钟信号端连接所述第二时钟信号线;
第4n级所述移位寄存器的第一时钟信号端连接所述第四时钟信号线,第4n级所述移位寄存器的第二时钟信号端连接所述第一时钟信号线,第4n级所述移位寄存器的第三时钟信号端连接所述第三时钟信号线;
其中,n为大于或等于1的整数,且4n小于或等于所述移位寄存器的总数;
所述第一时钟信号线、所述第二时钟信号线、所述第三时钟信号线和所述第四时钟信号线被配置为传输时序依次延迟预设时长的时钟信号,所述预设时长大于或等于所述时钟信号的有效电平脉冲对应时长的1/2。
9.一种栅极驱动电路的驱动方法,其特征在于,包括:
向第一控制模块输入起始信号,并向第一时钟信号端、第二时钟信号端输入对应的信号,以使所述第一控制模块根据第一时钟信号端的信号、第二时钟信号端的信号和第二节点的电平控制起始信号和第一电平信号向第一节点传输;
向第二控制模块输入所述起始信号,并向第三时钟信号端输入对应的信号,以使所述第二控制模块根据所述起始信号和第三时钟信号端的信号控制第二电平信号和所述第三时钟信号端的信号向所述第二节点传输;
输出模块根据第一节点的电平控制所述第二时钟信号端的信号向移位寄存器输出端传输,以及根据所述第二节点的电平控制所述第一电平信号向移位寄存器输出端传输;
其中,所述第二时钟信号端的有效电平脉冲相对于所述第一时钟信号端的有效电平脉冲存在延迟,且延迟时间大于或等于所述有效电平脉冲对应时间的1/2;所述第三时钟信号端的的有效电平脉冲相对于所述第二时钟信号端的的有效电平脉冲存在延迟;所述起始信号的有效电平脉冲与所述第一时钟信号端的信号的一个有效电平脉冲重叠。
10.根据权利要求9所述的栅极驱动电路的驱动方法,其特征在于,所述第一时钟信号端的信号和所述第二时钟信号端的信号的有效电平脉冲存在交叠;
优选的,所述第一时钟信号端的信号、所述第二时钟信号端的信号和所述第三时钟信号端的信号的时钟周期相等,且一个所述时钟周期内,所述有效电平脉冲的时间大于行周期,其中所述行周期等于1与刷新频率的商,除以显示面板中像素电路的总行数;
优选的,所述第一时钟信号端的信号、所述第二时钟信号端的信号和所述第三时钟信号端的信号的周期等于4倍行周期,所述第二时钟信号端的信号相对所述第一时钟信号端的信号延迟一倍行周期,所述第三时钟信号端的信号相对所述第二时钟信号端的信号延迟二倍行周期;一个所述时钟周期内,所述第一时钟信号端的信号和所述第二时钟信号端的信号的有效电平脉冲时长大于一倍行周期,且小于2倍行周期;
或者,所述第一时钟信号端的信号和所述第二时钟信号端的信号的有效电平脉冲不存在交叠;所述第三时钟信号端的信号相对于所述第二时钟信号端的信号的延迟时间,等于所述第二时钟信号端的信号相对于所述第一时钟信号端的信号的延迟时间的m倍,m为正整数。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202310238287.0A CN116798330A (zh) | 2023-03-13 | 2023-03-13 | 移位寄存器、栅极驱动电路及其驱动方法 |
| PCT/CN2023/108510 WO2024187654A1 (zh) | 2023-03-13 | 2023-07-21 | 移位寄存器、栅极驱动电路及其驱动方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202310238287.0A CN116798330A (zh) | 2023-03-13 | 2023-03-13 | 移位寄存器、栅极驱动电路及其驱动方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN116798330A true CN116798330A (zh) | 2023-09-22 |
Family
ID=88041001
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN202310238287.0A Pending CN116798330A (zh) | 2023-03-13 | 2023-03-13 | 移位寄存器、栅极驱动电路及其驱动方法 |
Country Status (2)
| Country | Link |
|---|---|
| CN (1) | CN116798330A (zh) |
| WO (1) | WO2024187654A1 (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN119649737A (zh) * | 2025-02-06 | 2025-03-18 | 合肥维信诺科技有限公司 | 移位寄存器、栅极驱动电路和显示面板 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2014127218A (ja) * | 2012-12-27 | 2014-07-07 | Kyocera Corp | シフトレジスタ回路および画像表示装置 |
| CN107731150B (zh) * | 2017-11-30 | 2021-06-22 | 武汉天马微电子有限公司 | 扫描电路、及其驱动方法和显示面板 |
| CN111210752A (zh) * | 2020-01-20 | 2020-05-29 | 合肥京东方光电科技有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
| KR102800190B1 (ko) * | 2020-09-18 | 2025-04-23 | 엘지디스플레이 주식회사 | 게이트 드라이버를 갖는 디스플레이 장치 |
| CN114255701B (zh) * | 2020-09-25 | 2022-12-20 | 京东方科技集团股份有限公司 | 移位寄存器单元及驱动方法、驱动电路和显示装置 |
| CN112802422B (zh) * | 2021-01-29 | 2022-06-10 | 云谷(固安)科技有限公司 | 移位寄存器、栅极驱动电路和显示面板 |
| CN112687229B (zh) * | 2021-01-29 | 2022-10-14 | 云谷(固安)科技有限公司 | 移位寄存器和栅极驱动电路 |
| CN114333684A (zh) * | 2021-12-28 | 2022-04-12 | 昆山国显光电有限公司 | 移位寄存器、栅极驱动电路及移位寄存器的驱动方法 |
-
2023
- 2023-03-13 CN CN202310238287.0A patent/CN116798330A/zh active Pending
- 2023-07-21 WO PCT/CN2023/108510 patent/WO2024187654A1/zh active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN119649737A (zh) * | 2025-02-06 | 2025-03-18 | 合肥维信诺科技有限公司 | 移位寄存器、栅极驱动电路和显示面板 |
Also Published As
| Publication number | Publication date |
|---|---|
| WO2024187654A1 (zh) | 2024-09-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11735119B2 (en) | Shift register unit, gate driving circuit and control method thereof and display apparatus | |
| EP1901274B1 (en) | Shift register and organic light emitting display using the same | |
| US9626895B2 (en) | Gate driving circuit | |
| KR100805538B1 (ko) | 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치 | |
| EP2544186B1 (en) | Bidirectional shifter register and method of driving same | |
| CN100557718C (zh) | 移位寄存器电路 | |
| TWI460699B (zh) | 影像顯示系統與雙向移位暫存器電路 | |
| CN116363981A (zh) | 扫描驱动电路和显示装置 | |
| CN110322847B (zh) | 栅极驱动电路、显示装置及驱动方法 | |
| US6963327B2 (en) | Shift register circuit including first shift register having plurality of stages connected in cascade and second shift register having more stages | |
| US20120200544A1 (en) | Shift register, scanning signal line drive circuit provided with same, and display device | |
| CN110176217A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
| JP2013140665A (ja) | ゲート駆動回路及びシフトレジスタ | |
| KR101407740B1 (ko) | 쉬프트 레지스터 및 이를 이용한 게이트 구동회로 | |
| JP2010130688A (ja) | クロック信号発生方法及びクロック信号発生回路 | |
| CN111883041B (zh) | 驱动电路、显示面板及电子设备 | |
| JP4468319B2 (ja) | 走査駆動回路とこれを利用した有機電界発光装置 | |
| TWI529731B (zh) | 顯示器面板與雙向移位暫存器電路 | |
| KR20130110306A (ko) | 쉬프트 레지스터 | |
| CN104064136B (zh) | 栅极驱动电路及其移位寄存器 | |
| CN117995087A (zh) | 栅极驱动电路和显示装置 | |
| CN116798330A (zh) | 移位寄存器、栅极驱动电路及其驱动方法 | |
| KR101926522B1 (ko) | 게이트 쉬프트 레지스터 및 이를 이용한 표시 장치 | |
| CN119007608B (zh) | 扫描电路和显示面板 | |
| KR101920871B1 (ko) | 지문 인식 센서 및 그 구동 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| PB01 | Publication | ||
| PB01 | Publication | ||
| SE01 | Entry into force of request for substantive examination | ||
| SE01 | Entry into force of request for substantive examination |