CN100578812C - 半导体器件以及半导体器件的制造方法 - Google Patents
半导体器件以及半导体器件的制造方法 Download PDFInfo
- Publication number
- CN100578812C CN100578812C CN200610132154A CN200610132154A CN100578812C CN 100578812 C CN100578812 C CN 100578812C CN 200610132154 A CN200610132154 A CN 200610132154A CN 200610132154 A CN200610132154 A CN 200610132154A CN 100578812 C CN100578812 C CN 100578812C
- Authority
- CN
- China
- Prior art keywords
- silicon
- layer
- silicon layer
- semiconductor device
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0321—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
- H10D30/0323—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon comprising monocrystalline silicon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0223—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
- H10D30/0227—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate having both lightly-doped source and drain extensions and source and drain regions self-aligned to the sides of the gate, e.g. lightly-doped drain [LDD] MOSFET or double-diffused drain [DDD] MOSFET
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/027—Manufacture or treatment of FETs having insulated gates [IGFET] of lateral single-gate IGFETs
- H10D30/0278—Manufacture or treatment of FETs having insulated gates [IGFET] of lateral single-gate IGFETs forming single crystalline channels on wafers after forming insulating device isolations
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6748—Group IV materials, e.g. germanium or silicon carbide having a multilayer structure or superlattice structure
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/751—Insulated-gate field-effect transistors [IGFET] having composition variations in the channel regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/30625—With simultaneous mechanical treatment, e.g. mechanico-chemical polishing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Thin Film Transistor (AREA)
Abstract
一种半导体器件,包括形成在半导体衬底上方的第一和第二硅层。在第一与第二硅层之间形成有绝缘层。在第二硅层上方形成有栅绝缘层、栅电极和间隔层。在栅电极两侧的第二硅层上方形成有源极/漏极杂质区。
Description
本申请要求韩国专利申请No.10-2005-0095897(申请日为2005年10月12日)的优先权,该申请的全部内容通过参考援引于此。
技术领域
本发明涉及半导体器件以及半导体器件的制造方法,尤其涉及在沟道区的下部形成绝缘层的半导体器件以及半导体器件的制造方法。
背景技术
半导体工业一直稳定发展。半导体工业在数量上和质量上不断提高以满足市场和技术的需求。半导体工业的发展方向集中于半导体晶体管的最小化和集成化。通过将包含在半导体器件中的元件的尺寸降至最小可以实现半导体晶体管的最小化和集成化。
制造的半导体器件的尺寸越小,在单个芯片上可集成的器件越多。因此,电子能够更快地通过器件,从而提高了半导体器件的处理速度。另外,当半导体器件的尺寸降低时,通过半导体的电子数减少,从而降低了功耗。
半导体器件的高集成化、高速度和低功耗通常表明随着时间的推移半导体器件的历史性能提高。在1971年晶体管的最小线宽为10μm。然而,在1997年晶体管的最小线宽提高至0.25μm,并且在2003年提高至90nm。
在过去的30年中,半导体器件在尺寸、集成度和芯片速度方面得到提高。例如,半导体器件尺寸的减小系数一般为大约50,集成度的增加系数一般为大约10000倍,而芯片速度的提高系数为大约1000。已经研究出具有大约90nm线宽的晶体管。此外,具有大约65nm线宽的晶体管正处于开发中。
在0.13微米的半导体制造工艺中,在尺寸大约为200mm的晶片中形成宽度大约为70nm的栅极。在90nm的半导体制造工艺中,在尺寸大约为300mm的晶片中能形成宽度大约为50nm的栅极。将来,有可能通过65nm的半导体制造工艺在至少300mm的晶片中形成宽度大约为35nm的栅极。
与0.13微米的半导体制造工艺相比,90nm的半导体制造工艺表现出许多优点。例如,通过90nm的半导体制造工艺可以制造1.2nm的栅极氧化物层、50nm的栅极层和50nm的应变硅层,从而可以制造高速度和低功耗的晶体管。另外,由于90nm的半导体制造工艺可以使用300nm的晶片,因此能够降低制造成本。半导体工艺的这些发展在将来能够继续。
晶体管的一种结构是MOSFET晶体管(金属氧化物硅场效应晶体管)。晶体管的基本工作原理是基于漂移-扩散方程。即使随着时间的推移半导体器件尺寸的减小系数为至少50时,这种基本工作原理也不会改变。因此在半导体器件最小化的开发过程中,MOSFET技术的基本原理保持不变。然而,在线宽为0.1μm或更小的半导体器件(例如纳米级的半导体器件)的制造过程中,MOSFET器件面临着挑战。
已经开发出生长应变硅的技术。在生长应变硅时,将锗样品放置在硅衬底上并进行加热以从硅衬底生长锗(Ge)。从而,将硅(Si)与锗(Ge)接合并进行加热以生长应变硅。该应变硅可具有大体上与锗(Ge)相同的晶粒尺寸。
使用应变硅的半导体器件的尺寸比较小。然而,电子和空穴的迁移率可能降低。因此,需要具有足够电子和空穴迁移率的应变硅MOSFET器件。
在应变硅MOSFET器件的制造过程中,可以从硅(Si)上生长锗(Ge),从而使硅原子之间的距离增大以对应于锗原子之间的距离。然后生长硅(Si)以形成应变硅。该应变硅可用于形成应变硅MOSFET以使其晶格(grid)结构的间距大于硅(Si)。
图1为示出在使用应变硅的半导体器件中电子迁移率提高的典型曲线图。Y轴表示电子的有效迁移率,X轴表示垂直有效场。与没有应变硅的半导体器件(例如,标号10)相比,应变硅半导体器件(例如,标号15)具有更高的有效迁移率,该应变硅半导体器件包含使用具有大约15%的锗原子密度的硅锗而发生应变的硅。同样,包含使用具有大约16%的锗原子密度的硅锗而发生应变的硅的半导体器件(参见标号16)具有更大的有效迁移率。
通常,用于半导体器件的垂直有效场的范围为500至600K(V/cm)。例如,没有应变硅的硅半导体器件(例如用标号10表示)可表现大约270Cm2/V0s的电子迁移率。包含使用具有大约15%的锗原子密度的硅锗而发生应变的硅的半导体器件(例如参见标号15)可表现大约450Cm2/V0s的电子迁移率。同样,包含使用具有大约16%的锗原子密度的硅锗而发生应变的硅的半导体器件(例如,参见标号16)可表现大约480Cm2/V0s的电子迁移率。因此,当有源硅层使用具有大约16%的锗原子密度的硅锗外延层而发生应变时,电子迁移率可以提高大约70%或更多。
虽然使用应变硅的半导体器件可以通过增加电子和空穴的迁移率来提高性能,但是它不能降低DIBL(漏感应势垒下降效应)。纳米级半导体器件中的DIBL是由漏电流和/或结击穿电压引起的。
发明内容
本发明的实施例涉及半导体器件以及半导体器件的制造方法。在本发明的实施例中,在沟道区的下部形成绝缘层。在本发明的实施例中,绝缘层可以减小沟道尺寸并可以充分防止漏电流,因此能够减小半导体器件的尺寸。同样,在本发明的实施例中,绝缘层可以降低结击穿电压并可以使MOSFET以较高的工作电压工作。
在本发明的实施例中,半导体器件包括:第一硅层和第二硅层,形成在半导体衬底上;第一绝缘层,形成在该第一硅层与该第二硅层之间;栅绝缘层、栅电极和间隔层,顺序形成在该第二硅层上;以及源极/漏极杂质区,形成在该栅电极两侧的第二硅层上,其中,所述第一绝缘层的下表面和侧表面与所述第一硅层相接触,所述第一绝缘层的上表面与所述第二硅层相接触。
本发明的实施例还涉及一种半导体器件的制造方法,该方法包括以下步骤:在半导体衬底上形成第一硅层;在该第一硅层中形成沟槽;用绝缘层填充该沟槽;在该第一硅层和该绝缘层上形成第二硅层;以及在该第二硅层上形成MOSFET晶体管。
附图说明
图1为示出使用应变硅的半导体器件中电子迁移率提高的典型曲线图。
图2为根据本发明实施例的半导体器件的典型横截面图。
图3A至图3F为示出根据本发明实施例的典型半导体器件制造工艺和典型半导体器件结构的典型横截面图。
具体实施方式
图2为示出根据本发明实施例的半导体器件的典型横截面图。半导体器件包括硅衬底101,在硅衬底101上定义绝缘区和有源区。隔离层108形成在硅衬底101的隔离层中。第一硅层102和第二硅层107顺序形成在硅衬底101上方。第二绝缘层106形成在第一硅层102与第二硅层107之间的有源区中心。
栅电极110形成在第二硅层107上方。栅绝缘层109形成在栅电极110与第二硅层107之间。间隔层112形成在栅电极110的侧面上。LDD(轻掺杂漏极)区111和源极/漏极杂质区113形成在栅电极110两侧的第二硅层107上方。根据本发明的实施例,在处理过程中第二绝缘层106形成在具有预定深度的沟槽中。第二绝缘层106形成在第一硅层102中。第二绝缘层106包括氧化物层和/或氮化物层。
图3A至图3F为示出根据本发明实施例的半导体器件制造工艺的典型横截面图。如图3A所示,通过外延工艺从硅衬底101生长锗样品(specimen)以形成第一硅层102。第一绝缘层103(例如包括氧化物层和/或氮化物层)形成在第一硅层102上方。光致抗蚀剂层104形成在第一绝缘层103上方。通过处理(例如曝光和显影工艺)选择性地图案化光致抗蚀剂层104。
在本发明的实施例中,可省略第一绝缘层103。光致抗蚀剂层104可直接形成在第一硅层102的上方,然后被图案化。
如图3B所示,使用光致抗蚀剂层104选择性地蚀刻第一绝缘层103和第一硅层102以形成沟槽105。光致抗蚀剂层104具有作为掩模的掩模图案。沟槽105具有进入到第一硅层102中的预定深度。
如图3C所示,在去除光致抗蚀剂层104和第一绝缘层103之后,第二绝缘层106形成在包括沟槽105的硅衬底101的整个表面上方。
如图3D所示,在第二绝缘层106的整个表面和第一硅层102上进行化学机械抛光处理,直到在沟槽105中形成的第二绝缘层106的表面为外部表面为止。在本发明的实施例中,第一硅层102和第二绝缘层106的表面是共面的。
如图3E所示,在硅衬底101上进行外延处理以在第一硅层102和第二绝缘层106的上方形成第二硅层107。
如图3F所示,在包括第二硅层107的硅衬底101上可选择性地进行至少一次光刻处理。进行至少一次光刻处理以选择性地去除第二硅层107、第一硅层102和硅衬底101以形成沟槽。可用绝缘材料填充该沟槽以形成隔离层108。隔离层108具有浅沟槽隔离(STI)结构。
形成栅绝缘层109和多晶硅层以形成栅电极。栅绝缘层109和多晶硅层顺序形成在硅衬底101的整个表面上。可选择性地去除(例如通过光刻处理)多晶硅层和栅绝缘层109以在第二硅层107的预定部分形成栅电极110。
低密度的n型或p型掺杂剂被注入到硅衬底101中(例如使用栅电极110作为掩模)。在栅电极110两侧的第二硅层107上形成LDD区111。
在硅衬底101(例如包括栅电极110)的整个表面上沉积绝缘层。在硅衬底101的整个表面上进行回蚀(etch back)处理以在栅电极110的侧部形成间隔层112。
高密度的n型或p型掺杂剂被注入到硅衬底101的整个表面中。栅电极110和间隔层112可用作掩模。在栅电极110两侧的第二硅层107上形成源极/漏极杂质区113。晕离子(Halo ions)能以预定的角度注入到硅衬底101中(例如使用栅电极110作为掩模)。
在本发明的实施例中,在纳米级(或者在实施例中较小的)半导体器件中电子和空穴的迁移率可得到提高。在本发明的实施例中,在沟道区(例如源极/漏极杂质区之间)的下部形成绝缘层,这样可以降低漏电流。在应变硅MOSFET中漏电流可能是导致DIBL(漏感应势垒下降效应)的问题。
在本发明的实施例中,在沟道区(例如源极/漏极杂质区之间)的下部形成绝缘层,这样可以降低结击穿电压。结击穿电压可能由较大的漏电流引起。
在本发明的实施例中,在ULSI(特大规模集成)和SOI(绝缘体上硅)MOSFET中在防止由较大漏电流引起的半导体器件的性能退化的同时,半导体器件能够提高数据的存储特性。
显然,对本领域的技术人员来说能够对本发明的实施例进行各种修改和变化。然而,本发明涵盖落入所附权利要求范围内的对本发明实施例的修改和变化。
Claims (9)
1.一种半导体器件的制造方法,包括以下步骤:
在半导体衬底上方形成第一硅层;
在该第一硅层中形成沟槽;
在该沟槽上方形成第一绝缘层;
在该第一硅层上方和该第一绝缘层上方形成第二硅层;以及
在该第二硅层上方形成MOSFET晶体管。
2.如权利要求1所述的方法,其中形成所述MOSFET晶体管的步骤包括:
在该第二硅层上方形成栅绝缘层和栅电极;
通过注入掺杂剂形成轻掺杂的漏极区;
在该栅电极的两侧形成间隔层;以及
通过注入掺杂剂形成源极/漏极区。
3.如权利要求1所述的方法,其中通过外延工艺在该半导体衬底上生长锗来形成该第一硅层。
4.如权利要求1所述的方法,其中所述形成第一绝缘层的步骤包括:
在具有该沟槽的第一硅层上方形成第一绝缘层;以及
在该第一硅层和该第一绝缘层上进行化学机械抛光处理。
5.如权利要求1所述的方法,其中该第一硅层包含应变硅,该应变硅具有不同于非应变硅的晶格间距。
6.如权利要求1所述的方法,其中该第一硅层包含使用锗而发生应变的硅。
7.如权利要求1所述的方法,其中该第一绝缘层包括氧化物层。
8.如权利要求1所述的方法,其中该第一绝缘层包括氮化物层。
9.如权利要求1所述的方法,其中该第一绝缘层形成在该栅电极下方。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020050095897A KR100741923B1 (ko) | 2005-10-12 | 2005-10-12 | 반도체 소자 및 그 제조방법 |
| KR1020050095897 | 2005-10-12 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| CN1949538A CN1949538A (zh) | 2007-04-18 |
| CN100578812C true CN100578812C (zh) | 2010-01-06 |
Family
ID=37948642
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN200610132154A Expired - Fee Related CN100578812C (zh) | 2005-10-12 | 2006-10-12 | 半导体器件以及半导体器件的制造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US7498214B2 (zh) |
| KR (1) | KR100741923B1 (zh) |
| CN (1) | CN100578812C (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8210927B2 (en) * | 2001-08-03 | 2012-07-03 | Igt | Player tracking communication mechanisms in a gaming machine |
| US8647941B2 (en) * | 2011-08-17 | 2014-02-11 | United Microelectronics Corp. | Method of forming semiconductor device |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE19720008A1 (de) * | 1997-05-13 | 1998-11-19 | Siemens Ag | Integrierte CMOS-Schaltungsanordnung und Verfahren zu deren Herstellung |
| US6524935B1 (en) * | 2000-09-29 | 2003-02-25 | International Business Machines Corporation | Preparation of strained Si/SiGe on insulator by hydrogen induced layer transfer technique |
| US6603156B2 (en) | 2001-03-31 | 2003-08-05 | International Business Machines Corporation | Strained silicon on insulator structures |
| US6703271B2 (en) * | 2001-11-30 | 2004-03-09 | Taiwan Semiconductor Manufacturing Company | Complementary metal oxide semiconductor transistor technology using selective epitaxy of a strained silicon germanium layer |
| US6492216B1 (en) * | 2002-02-07 | 2002-12-10 | Taiwan Semiconductor Manufacturing Company | Method of forming a transistor with a strained channel |
| US6846720B2 (en) * | 2003-06-18 | 2005-01-25 | Agency For Science, Technology And Research | Method to reduce junction leakage current in strained silicon on silicon-germanium devices |
| US7045401B2 (en) * | 2003-06-23 | 2006-05-16 | Sharp Laboratories Of America, Inc. | Strained silicon finFET device |
| US7169226B2 (en) * | 2003-07-01 | 2007-01-30 | International Business Machines Corporation | Defect reduction by oxidation of silicon |
| KR100607785B1 (ko) * | 2004-12-31 | 2006-08-02 | 동부일렉트로닉스 주식회사 | 스플릿 게이트 플래시 이이피롬의 제조방법 |
-
2005
- 2005-10-12 KR KR1020050095897A patent/KR100741923B1/ko not_active Expired - Fee Related
-
2006
- 2006-10-11 US US11/548,480 patent/US7498214B2/en not_active Expired - Fee Related
- 2006-10-12 CN CN200610132154A patent/CN100578812C/zh not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| CN1949538A (zh) | 2007-04-18 |
| KR20070040489A (ko) | 2007-04-17 |
| US7498214B2 (en) | 2009-03-03 |
| KR100741923B1 (ko) | 2007-07-23 |
| US20070087510A1 (en) | 2007-04-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6432754B1 (en) | Double SOI device with recess etch and epitaxy | |
| CN100456439C (zh) | 具有抬高的源极/漏极结构的mos晶体管及其制造方法 | |
| US10741453B2 (en) | FinFET device | |
| CN101572269B (zh) | 源/漏碳注入和RTA退火,预SiGe淀积 | |
| US7176092B2 (en) | Gate electrode for a semiconductor fin device | |
| US9263549B2 (en) | Fin-FET transistor with punchthrough barrier and leakage protection regions | |
| CN103545213B (zh) | 半导体器件及其制造方法 | |
| CN100401528C (zh) | 具有与应变半导体基片形成肖特基或肖特基类接触的源极和/或漏极的场效应晶体管 | |
| US8399933B2 (en) | Semiconductor device having silicon on stressed liner (SOL) | |
| US8084305B2 (en) | Isolation spacer for thin SOI devices | |
| CN103985636A (zh) | 调整多阈值电压的FinFET/三栅极沟道掺杂 | |
| TW201334184A (zh) | 半導體元件與其形成方法及p型金氧半電晶體 | |
| JP2006019727A (ja) | 勾配付き組み込みシリコン−ゲルマニウムのソース−ドレイン及び/又は延長部をもつ、歪みp型mosfetの構造及びこれを製造する方法 | |
| CN1510756A (zh) | 双栅极场效应晶体管及其制造方法 | |
| CN100490098C (zh) | 半导体结构及n型金属氧化物半导体晶体管的形成方法 | |
| US7648880B2 (en) | Nitride-encapsulated FET (NNCFET) | |
| US6657261B2 (en) | Ground-plane device with back oxide topography | |
| CN103794501B (zh) | 晶体管及其形成方法 | |
| US7964921B2 (en) | MOSFET and production method of semiconductor device | |
| CN100578812C (zh) | 半导体器件以及半导体器件的制造方法 | |
| US7135379B2 (en) | Isolation trench perimeter implant for threshold voltage control | |
| CN110176402A (zh) | 一种fdsoi pmos浅掺杂离子注入方法 | |
| CN106206316A (zh) | 一种金属氧化物半导体场效应晶体管的制造方法 | |
| CN104465752A (zh) | Nmos晶体管结构及其制造方法 | |
| KR100823451B1 (ko) | 반도체 소자 및 이의 제조 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C14 | Grant of patent or utility model | ||
| GR01 | Patent grant | ||
| C17 | Cessation of patent right | ||
| CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100106 Termination date: 20131012 |