[go: up one dir, main page]

CN100538909C - 双向移位寄存器 - Google Patents

双向移位寄存器 Download PDF

Info

Publication number
CN100538909C
CN100538909C CNB2006100071163A CN200610007116A CN100538909C CN 100538909 C CN100538909 C CN 100538909C CN B2006100071163 A CNB2006100071163 A CN B2006100071163A CN 200610007116 A CN200610007116 A CN 200610007116A CN 100538909 C CN100538909 C CN 100538909C
Authority
CN
China
Prior art keywords
transistor
coupled
switch
gate
shift register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2006100071163A
Other languages
English (en)
Other versions
CN101017709A (zh
Inventor
曾名骏
郭鸿儒
黄建翔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qijing Photoelectric Co ltd
Chi Mei Optoelectronics Corp
Original Assignee
Qijing Photoelectric Co ltd
Chi Mei Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qijing Photoelectric Co ltd, Chi Mei Optoelectronics Corp filed Critical Qijing Photoelectric Co ltd
Priority to CNB2006100071163A priority Critical patent/CN100538909C/zh
Publication of CN101017709A publication Critical patent/CN101017709A/zh
Application granted granted Critical
Publication of CN100538909C publication Critical patent/CN100538909C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Shift Register Type Memory (AREA)

Abstract

双向移位寄存器包含一前级多路复用器、一前级全振幅移位寄存器、一后级多路复用器、以及一后级全振幅移位寄存器,该前级多路复用器、该前级全振幅移位寄存器、该后级多路复用器、以及该后级全振幅移位寄存器内所包含的晶体管皆属同一型。该前级多路复用器及该后级多路复用器是用来依据一正向时钟、一反向时钟、一正向控制信号、以及一反向控制信号,选择性地输出信号,而该前级全振幅移位寄存器及该后级全振幅移位寄存器是分别用来寄存该前级多路复用器及该后级多路复用器输出的信号。

Description

双向移位寄存器
技术领域
本发明涉及一种双向移位寄存器(bidirectional shift register),特别涉及一种内含单一型晶体管的双向移位寄存器。
背景技术
请参阅图1,图1为现有一应用低温多晶硅(low temperature polysilicon,LTPS)技术实现于一玻璃基板上的互补式金属氧化物半导体晶体管(CMOS)双向移位寄存器(bidirectional shift register)10的电路图。
双向移位寄存器10包含一前级SR闩锁(latch)电路12、一对应于前级SR闩锁电路12的前级双向控制电路14、一后级SR闩锁电路16、以及一对应于后级SR闩锁电路16的后级双向控制电路18,其中,前级双向控制电路14是耦接于前级SR闩锁电路12及后级SR闩锁电路16之间,而后级双向控制电路18是耦接于后级SR闩锁电路16及接续于后级SR闩锁电路16后的其它SR闩锁电路之间,另外,前级SR闩锁电路12及后级SR闩锁电路16皆连接至一正向时钟CK及一反向时钟XCK。前级双向控制电路14包含一正向CMOS20、及一反向CMOS 22,而后级双向控制电路18亦包含一正向CMOS 24、及一反向CMOS 26,其中,正向COMS 20、24内的N型金属氧化物半导体晶体管的栅极及反向COMS 22、26内的P型金属氧化物半导体晶体管的栅极是用来接收一正向控制信号FW_control,而正向COMS 20、24内的P型金属氧化物半导体晶体管的栅极及反向COMS 22、26内的N型金属氧化物半导体晶体管的栅极是用来接收一反向控制信号BW_control。
双向移位寄存器10的运作过程略述如后:当正向控制信号FW_control为一逻辑高电压(logic high voltage)时,相应地,互补于正向控制信号FW_control的反向控制信号BW_control为一逻辑低电压(logic low voltage)时,前级双向控制电路14的正向CMOS 20及后级双向控制电路18的正向CMOS24是导通的,而前级双向控制电路14的反向CMOS 22及后级双向控制电路18的反向CMOS 26是不导通的,如图2所示,其中,为了清楚说明起见,不导通的前级双向控制电路14的反向CMOS 22及后级双向控制电路18的反向CMOS 26是省略的,如此一来,输入于双向移位寄存器10的正向输入端INPUT_FW上的信号便可依序经由前级SR闩锁电路12的输入端IN、前级SR闩锁电路12的输出端OUT、前级双向控制电路14的正向COMS 20、后级SR闩锁电路16的输入端IN、后级SR闩锁电路16的输出端OUT、以及后级双向控制电路18的正向COMS 24,到达双向移位寄存器10的正向输出端OUTPUT_FW;另一方面,当正向控制信号FW_control为该逻辑低电压时,相应地,反向控制信号BW_control为该逻辑高电压时,前级双向控制电路14的正向CMOS 20及后级双向控制电路18的正向CMOS 24是不导通的,而前级双向控制电路14的反向CMOS 22及后级双向控制电路18的反向CMOS 26是导通的,如图3所示,其中,为了清楚说明起见,不导通的前级双向控制电路14的正向CMOS 20及后级双向控制电路18的正向CMOS 24是省略的,如此一来,输入于双向移位寄存器10的反向输入端INPUT_BW上的信号便可依序经由后级双向控制电路18的反向COMS 26、后级SR闩锁电路16的输入端IN、后级SR闩锁电路16的输出端OUT、前级双向控制电路14的反向COMS 22、前级SR闩锁电路12的输入端IN、以及前级SR闩锁电路12的输出端OUT,到达双向移位寄存器10的反向输出端OUTPUT_BW。
然而,由于双向移位寄存器10内是包含CMOS,例如正向CMOS 20及反向CMOS 26等,所以,在制作双向移位寄存器10的过程中,需要使用到两组不同的光掩膜(photo mask),间接地,增加了双向移位寄存器10的制作成本。
发明内容
因此本发明的主要目的在于提供一种内含单一型晶体管的双向移位寄存器(bidirectional shift register),以解决先前技术的缺点。
本发明的内含同为P型或同为N型晶体管的双向移位寄存器是包含一前级多路复用器、一前级全振幅移位寄存器(full swing shift register)、一后级多路复用器、以及一后级全振幅移位寄存器。该前级多路复用器包含:一第一晶体管,其源极是用来输入信号,栅极是用来接收一正向时钟;一第二晶体管,其源极是耦接于该第一晶体管的漏极,栅极是用来接收一正向控制信号;一第三晶体管,其漏极是耦接于该第二晶体管的漏极,栅极是用来接收一反向控制信号;以及一第四晶体管,其漏极是耦接于该第三晶体管的源极,栅极是用来接收该正向时钟。该前级全振幅移位寄存器包含:一第五晶体管,其栅极是耦接于该第二晶体管的漏极,源极是用来接收一反向时钟;一第六晶体管,其源极是耦接于该第五晶体管的漏极,栅极是耦接于该第一晶体管的栅极,漏极是用来耦接于一第一电压源;以及一前级电容,其第一端是耦接于该第五晶体管的栅极,第二端是接地。该后级多路复用器包含:一第七晶体管,其源极是用来输入信号,栅极是用来接收该反向时钟;一第八晶体管,其源极是耦接于该第七晶体管的漏极,栅极是用来接收该反向控制信号;一第九晶体管,其漏极是耦接于该第八晶体管的漏极,栅极是用来接收该正向控制信号;以及一第十晶体管,其漏极是耦接于该第九晶体管的源极,栅极是用来接收该反向时钟,源极是耦接于该前级全振幅移位寄存器的第五晶体管的漏极。该后级全振幅移位寄存器包含:一第十一晶体管,其栅极是耦接于该第八晶体管的漏极,源极是用来接收该正向时钟,漏极是耦接于该前级多路复用器的第四晶体管的源极;一第十二晶体管,其源极是耦接于该第十一晶体管的漏极,栅极是耦接于该第七晶体管的栅极,漏极是用来耦接于该第一电压源;以及一后级电容,其第一端是耦接于该第十一晶体管的栅极,第二端是接地。
本发明的内含同为P型或同为N型晶体管的另一双向移位寄存器亦是包含一前级多路复用器、一前级全振幅移位寄存器、一后级多路复用器、以及一后级全振幅移位寄存器。该前级多路复用器包含:一第二晶体管,其源极是用来输入信号,栅极是用来接收一正向控制信号;一第三晶体管,其漏极是耦接于该第二晶体管的漏极,栅极是用来接收一反向控制信号;以及一第四晶体管,其源极是耦接于该第三晶体管的漏极,栅极是用来接收一正向时钟。该前级全振幅移位寄存器包含:一第五晶体管,其栅极是耦接于该第四晶体管的漏极,源极是用来接收一反向时钟;一第六晶体管,其源极是耦接于该第五晶体管的漏极,栅极是耦接于该第四晶体管的栅极,漏极是用来耦接于一第一电压源;以及一前级电容,其第一端是耦接于该第五晶体管的栅极,第二端是接地。该后级多路复用器包含:一第八晶体管,其源极是用来输入信号,栅极是用来接收该反向控制信号;一第九晶体管,其漏极是耦接于该第八晶体管的漏极,栅极是用来接收该正向控制信号,源极是耦接于该前级全振幅移位寄存器的第五晶体管的漏极;以及一第十晶体管,其源极是耦接于该第九晶体管的漏极,栅极是用来接收该反向时钟。该后级全振幅移位寄存器包含:一第一晶体管,其栅极是耦接于该第十晶体管的漏极,源极是用来接收该正向时钟;一第七晶体管,其源极是耦接于该第一晶体管的漏极,栅极是耦接于该第十晶体管的栅极,漏极是用来耦接于该第一电压源;以及一后级电容,其第一端是耦接于该第一晶体管的栅极,第二端是接地。
本发明的内含同为P型或同为N型晶体管的另一双向移位寄存器亦是包含一前级多路复用器、一前级全振幅移位寄存器、一后级多路复用器、以及一后级全振幅移位寄存器。该前级多路复用器包含:一第一开关,其第一端是用来输入一正向时钟,该第一开关是受控于一正向控制信号,以将输入于该第一端的正向时钟传送至该第一开关的第二端;一第二开关,其第一端是用来输入一禁止(disable)信号,第二端是耦接于该第一开关的第二端,该第二开关是受控于一反向控制信号,以将输入于该第二开关的第一端的禁止信号传送至该第二开关的第二端;一第三开关,其第一端是用来输入信号,该第三开关是受控于该第一开关在导通时所传送的正向时钟及该第二开关在导通时所传送的禁止信号,以将输入于该第三开关的第一端的信号传送至该第三开关的第二端;一第四开关,其第一端是用来输入该正向时钟,该第四开关是受控于该反向控制信号,以将输入于该第四开关的第一端的正向时钟传送至该第四开关的第二端;一第五开关,其第一端是用来输入该禁止信号,第二端是耦接于该第四开关的第二端,该第五开关是受控于该正向控制信号,以将输入于该第五开关的第一端的禁止信号传送至该第五开关的第二端;以及一第六开关,其第一端是用来输入信号,第二端是耦接于该第三开关的第二端,该第六开关是受控于该第四开关在导通时所传送的正向时钟及该第五开关在导通时所传送的禁止信号,以将输入于该第六开关的第一端的信号传送至该第六开关的第二端。该前级全振幅移位寄存器的输入端是耦接于该前级多路复用器的第三开关的第二端,用来寄存该第三开关及该第六开关在导通时所传送来的信号。该后级多路复用器包含:一第七开关,其第一端是用来输入一反向时钟,该第七开关是受控于该正向控制信号,以将输入于该第七开关的第一端的反向时钟传送至该第七开关的第二端;一第八开关,其第一端是用来输入该禁止信号,第二端是耦接于该第七开关的第二端,该第八开关是受控于该反向控制信号,以将输入于该第八开关的第一端的禁止信号传送至该第八开关的第二端;一第九开关,其第一端是耦接于该前级全振幅移位寄存器的输出端,该第九开关是受控于该第七开关在导通时所传送的反向时钟及该第八开关在导通时所传送的禁止信号,以将输入于该第九开关的第一端的信号传送至该第九开关的第二端;一第十开关,其第一端是用来输入该反向时钟,该第十开关是受控于该反向控制信号,以将输入于该第十开关的第一端的反向时钟传送至该第十开关的第二端;一第十一开关,其第一端是用来输入该禁止信号,第二端是耦接于该第十开关的第二端,该第十一开关是受控于该正向控制信号,以将输入于该第十一开关的第一端的禁止信号传送至该第十一开关的第二端;以及一第十二开关,其第一端是用来输入信号,第二端是耦接于该第九开关的第二端,该第十二开关是受控于该第十开关在导通时所传送的反向时钟及该第十一开关在导通时所传送的禁止信号,以将输入于该第十二开关的第一端的信号传送至该第十二开关的第二端。该后级全振幅移位寄存器的输入端是耦接于该后级多路复用器的第九开关的第二端,输出端是耦接于该前级多路复用器的第六开关的第一端,该后级全振幅移位寄存器是用来寄存该第九开关及该第十二开关在导通时所传送来的信号。
本发明的内含同为P型或同为N型晶体管的另一双向移位寄存器亦是包含一前级多路复用器、一前级全振幅移位寄存器、一后级多路复用器、及一后级全振幅移位寄存器。该前级多路复用器是用来接收一正向时钟、一正向控制信号、一反向控制信号、一前级正向输入信号及一前级反向输入信号,并用来依据该正向时钟、该正向控制信号及该反向控制信号选择性地输出该前级正向输入信号或该前级反向输入信号;该前级全振幅移位寄存器是用来接收该正向时钟、一反向时钟及该前级多路复用器所输出的该前级正向输入信号或该前级反向输入信号,并用来依据该正向时钟及该反向时钟输出所接收的该前级正向输入信号或该前级反向输入信号;该后级多路复用器是用来接收该正向时钟、该正向控制信号、该反向控制信号、一后级正向输入信号及一后级反向输入信号,并用来依据该正向时钟、该正向控制信号及该反向控制信号选择性地输出该后级正向输入信号或该后级反向输入信号;该后级全振幅移位寄存器是用来接收该正向时钟、该反向时钟及该后级多路复用器所输出的该后级正向输入信号或该后级反向输入信号,并用来依据该正向时钟及该反向时钟输出所接收的该后级正向输入信号或该后级反向输入信号。其中,该前级全振幅移位寄存器所输出的该前级正向输入信号或该前级反向输入信号作为该后级正向输入信号,而该后级全振幅移位寄存器所输出的该后级正向输入信号或该后级反向输入信号作为该前级反向输入信号。
附图说明
图1为现有一应用低温多晶硅(low temperature poly silicon,LTPS)技术实现于一玻璃基板上的互补式金属氧化物半导体晶体管(CMOS)双向移位寄存器(bidirectional shift register)的电路图。
图2为图1所显示的双向移位寄存器于正向传送信号时的等效电路图。
图3为图1所显示的双向移位寄存器于反向传送信号时的等效电路图。
图4为本发明的第一实施例中一内含单一型晶体管的双向移位寄存器的电路图。
图5为图4所显示的双向移位寄存器在正向传送信号时的波形图。
图6为图4所显示的双向移位寄存器在正向传送信号时的波形图。
图7为本发明的第二实施例中一内含单一型晶体管的双向移位寄存器的电路图。
图8为本发明的第三实施例中一内含单一型晶体管的双向移位寄存器的电路图。
图9为本发明的第四实施例中一内含单一型晶体管的双向移位寄存器的电路图。
图10为本发明的第五实施例中一内含单一型晶体管的双向移位寄存器的电路图。
图11为图10所显示的双向移位寄存器中一前级多路复用器的电路图。
图12为图10所显示的双向移位寄存器中一全振幅移位寄存器的多路复用器的电路图。
附图符号说明
 
10、50、250、350、450、550:         双向移位寄存器; 12: 前级闩锁电路;
14: 前级双向控制电路;           16: 后级闩锁电路;
18: 后级双向控制电路;           20、24: 正向CMOS;
 
22、26: 反向CMOS; 52、352、452: 前级多路复用器;
54、254: 前级全振幅移位寄存器;           56、356、456: 后级多路复用器;
58、258: 后级全振幅移位寄存器;           60: 第一P型金属氧化物半导体晶体管;          
62: 第二P型金属氧化物半导体晶体管; 64: 第三P型金属氧化物半导体晶体管;          
66: 第四P型金属氧化物半导体晶体管 68、74、80、86、30、36、168、174、180、186、130、136、260、266、360、366;   源极;
70、76、82、88、32、38、170、176、182、188、132、138、262、268、362、368:   栅极; 72、78、84、90、34、40、172、178、184、190、134、140、264、270、364、370:     漏极;
92: 第五P型金属氧化物半导体晶体管; 94: 第六P型金属氧化物半导体晶体管;          
96: 前级电容; 42、142: 第一端;
44、144: 第二端; 160: 第七P型金属氧化物半导体晶体管;          
162: 第八P型金属氧化 164: 第九P型金属氧
 
物半导体晶体管; 化物半导体晶体管;          
166: 第十P型金属氧化物半导体晶体管; 192: 第十一P型金属氧化物半导体晶体管;        
194: 第十二P型金属氧化物半导体晶体管;            196: 后级电容;
98: 前级输出端; 198: 后级输出端;
252: 第十三P型金属氧化物半导体晶体管;            256: 第十五P型金属氧化物半导体晶体管;        
354: 第十四P型金属氧化物半导体晶体管;            358: 第十六P型金属氧化物半导体晶体管;        
454: 第一开关; 458: 第二开关;
460: 第三开关; 462: 第四开关;
464: 第五开关; 466: 第六开关;
468; 正向输入端; 470: 反向输入端;
552: 正向多路复用器; 554: 反向多路复用器;
556、558、560、562: 全振幅移位寄存器组;             564、588: 多路复用器;
566: 全振幅移位寄存器;           568: 正向信号端;
570: 反向信号端; 572: 时钟端;
574: 第一输出端; 576: 第二输出端;
578: 第一输入端; 580: 第二输入端;
582: 正向输入端; 584: 反向输入端;
586; 输出端; Vdd: 第一电压源;
 
Vss; 第二电压源;
具体实施方式
请参阅图4,图4为本发明的第一实施例中一内含单一型晶体管的双向移位寄存器(bidirectional shift register)50的电路图。双向移位寄存器50包含一前级多路复用器52、一前级全振幅移位寄存器(full swing shiftregister)54、一后级多路复用器56、以及一后级全振幅移位寄存器58。
在本发明的第一实施例中,前级多路复用器52是包含一第一P型金属氧化物半导体晶体管60、一第二P型金属氧化物半导体晶体管62、一第三P型金属氧化物半导体晶体管64、以及一第四P型金属氧化物半导体晶体管66。第一P型金属氧化物半导体晶体管60的源极68是用来输入信号(如现有的双向移位寄存器10的正向输入端INPUT_FW),栅极70是用来接收正向时钟CK;第二P型金属氧化物半导体晶体管62的源极74是耦接于第一P型金属氧化物半导体晶体管60的漏极72,栅极76是用来接收正向控制信号FW_control;第三P型金属氧化物半导体晶体管64的漏极84是耦接于第二P型金属氧化物半导体晶体管62的漏极78,栅极82是用来接收反向控制信号BW_control;第四P型金属氧化物半导体晶体管66的漏极90是耦接于第三金属氧化物半导体晶体管64的源极80,栅极88是用来接收正向时钟CK。
在本发明的第一实施例中,前级全振幅移位寄存器54是包含一第五P型金属氧化物半导体晶体管92、一第六P型金属氧化物半导体晶体管94、以及一前级电容96。第五P型金属氧化物半导体晶体管92的栅极32是耦接于第二P型金属氧化物半导体晶体管62的漏极78,源极30是用来接收反向时钟XCK;第六P型金属氧化物半导体晶体管94的源极36是耦接于第五P型金属氧化物半导体晶体管92的漏极34,栅极38是耦接于第一P型金属氧化物半导体晶体管60的栅极70,漏极40是用来耦接于一第一电压源Vdd;前级电容96的第一端42是耦接于第五P型金属氧化物半导体晶体管92的栅极32,第二端44是接地。
在本发明的第一实施例中,后级多路复用器56包含一第七P型金属氧化物半导体晶体管160、一第八P型金属氧化物半导体晶体管162、一第九P型金属氧化物半导体晶体管164、以及一第十P型金属氧化物半导体晶体管166。第七P型金属氧化物半导体晶体管160的源极168是用来输入信号(如现有的双向移位寄存器10的反向输入端INPUT_BW),栅极170是用来接收反向时钟XCK;第八P型金属氧化物半导体晶体管162的源极174是耦接于第七P型金属氧化物半导体晶体管160的漏极172,栅极176是用来接收反向控制信号BW_control;第九P型金属氧化物半导体晶体管164的漏极184是耦接于第八P型金属氧化物半导体晶体管162的漏极178,栅极182是用来接收正向控制信号FW_control;第十P型金属氧化物半导体晶体管166的漏极190是耦接于第九P型金属氧化物半导体晶体管164的源极180,栅极188是用来接收反向时钟XCK,源极186是耦接于前级全振幅移位寄存器54的第五P型金属氧化物半导体晶体管92的漏极34。
在本发明的第一实施例中,后级全振幅移位寄存器58是包含一第十一P型金属氧化物半导体晶体管192、一第十二P型金属氧化物半导体晶体管194、以及一后级电容196。第十一P型金属氧化物半导体晶体管192的栅极132是耦接于第八P型金属氧化物半导体晶体管162的漏极178,源极130是用来接收正向时钟CK,漏极134是耦接于前级多路复用器52的第四P型金属氧化物半导体晶体管66的源极86;第十二P型金属氧化物半导体晶体管194的源极136是耦接于第十一P型金属氧化物半导体晶体管192的漏极134,栅极138是耦接于第七P型金属氧化物半导体晶体管160的栅极170,漏极140是用来耦接于第一电压源Vdd;后级电容196的第一端142是耦接于第十一P型金属氧化物半导体晶体管192的栅极132,第二端144是接地。
双向移位寄存器50的运作过程略述如后:当正向控制信号FW_control该逻辑低电压时,相应地,反向控制信号BW_control为该逻辑高电压时,如图5所示,前级多路复用器52的第三P型金属氧化物半导体晶体管64及后级多路复用器56的第八P型金属氧化物半导体晶体管162是不导通的,而前级多路复用器52的第二P型金属氧化物半导体晶体管62及后级多路复用器56的第九P型金属氧化物半导体晶体管164是导通的,等效上,前级多路复用器52的第四P型金属氧化物半导体晶体管66的源极86是未耦接于后级全振幅移位寄存器58的第十一P型金属氧化物半导体晶体管192的漏极134,如此一来,输入于双向移位寄存器50的正向输入端INPUT_FW(也就是前级多路复用器52的第一P型金属氧化物半导体晶体管60的源极68)上的信号便可先于反向时钟XCK为该逻辑低电压时,到达前级全振幅移位寄存器54的前级输出端98,再于正向时钟CK为该逻辑低电压时,到达后级全振幅移位寄存器58的后级输出端198,以于一个完整的正向时钟CK(或反向时钟XCK)内正向地由正向输入端INPUT_FW被传送至正向输出端OUTPUT_FW;另一方面,当正向控制信号FW_control该逻辑高电压时,相应地,反向控制信号BW_control为该逻辑低电压时,如图6所示,前级多路复用器52的第二P型金属氧化物半导体晶体管62及后级多路复用器56的第九P型金属氧化物半导体晶体管164是不导通的,而前级多路复用器52的第三P型金属氧化物半导体晶体管64及后级多路复用器56的第八P型金属氧化物半导体晶体管162是导通的,等效上,后级多路复用器56的第十P型金属氧化物半导体晶体管166的源极186是未耦接于前级全振幅移位寄存器52的第五P型金属氧化物半导体晶体管92的漏极34,如此一来,输入于双向移位寄存器50的反向输入端INPUT_BW(也就是后级多路复用器56的第七P型金属氧化物半导体晶体管160的源极168)上的信号便可先于反向时钟XCK为该逻辑低电压时,到达后级全振幅移位寄存器58的后级输出端198,再于正向时钟CK为该逻辑低电压时,到达前级全振幅移位寄存器54的前级输出端98,以在一个完整的正向时钟CK(或反向时钟XCK)反向地由反向输入端INPUT_BW被传送至反向输出端OUTPUT_BW。
在本发明的第一实施例中,双向移位寄存器50内所包含的晶体管皆为P型金属氧化物半导体晶体管,然而,本发明的双向移位寄存器内也可皆包含N型金属氧化物半导体晶体管。此外,双向移位寄存器50内任一P型金属氧化物半导体晶体管皆可视为一开关,该开关是受控于该P型金属氧化物半导体晶体管的栅极所接收的信号。举例来说,第一P型金属氧化物半导体晶体管60可视为一开关,而该开关的导通或不导通是受控于第一P型金属氧化物半导体晶体管60的栅极70所接收的正向时钟CK。最后,在前级全振幅移位寄存器54中(后级全振幅移位寄存器58亦同),前级电容96的设置,可使前级输出端98输出全振幅的信号。
请参阅图7,图7为本发明的第二实施例中一内含单一型晶体管的双向移位寄存器250的电路图。双向移位寄存器250包含前级多路复用器52、一前级全振幅移位寄存器254、后级多路复用器56、以及一后级全振幅移位寄存器258。
在本发明的第二实施例中,前级全振幅移位寄存器254除了第五P型金属氧化物半导体晶体管92、第六P型金属氧化物半导体晶体管94、及前级电容96外,另包含一第十三P型金属氧化物半导体晶体管252,其源极260是耦接于前级多路复用器52的第二P型金属氧化物半导体晶体管62的漏极78,栅极262是耦接于第六P型金属氧化物半导体晶体管94的栅极38,漏极264是耦接于第五P型金属氧化物半导体晶体管92的栅极32。由于第十三P型金属氧化物半导体晶体管252的栅极262是耦接于前级多路复用器52的第一P型金属氧化物半导体晶体管60的栅极70(因为第一P型金属氧化物半导体晶体管60的栅极70是耦接于第六P型金属氧化物半导体晶体管94的栅极38),所以,第十三P型金属氧化物半导体晶体管252与第一P型金属氧化物半导体晶体管60是同时导通及不导通的。换言之,在双向移位寄存器250中,输入于前级多路复用器52的第一P型金属氧化物半导体晶体管60的源极68上的信号,仍可于正向时钟CK为该逻辑低电压时(此时,第一P型金属氧化物半导体晶体管60及第十三P型金属氧化物半导体晶体管252皆为导通的),到达第五P型金属氧化物半导体晶体管92的漏极34,丝毫不会受到第十三P型金属氧化物半导体晶体管252的额外设置,而受到影响。
在本发明的第二实施例中,后级全振幅移位寄存器258除了第十一P型金属氧化物半导体晶体管192、第十二P型金属氧化物半导体晶体管194、及后级电容196外,另包含一第十五P型金属氧化物半导体晶体管256,其源极266是耦接于后级多路复用器56的第九P型金属氧化物半导体晶体管164的漏极184,栅极268是用来耦接于一第二电压源Vss,漏极270是耦接于第十一P型金属氧化物半导体晶体管192的栅极132。由于第二电压源Vss使第十五P型金属氧化物半导体晶体管256恒处于导通的状态,所以,第十五P型金属氧化物半导体晶体管256的额外设置,丝毫不会影响到后级多路复用器56的第九P型金属氧化物半导体晶体管164的漏极164上的信号,到达第十一P型金属氧化物半导体晶体管192的栅极132。
请参阅图8,图8为本发明的第三实施例中一内含单一型晶体管的双向移位寄存器350的电路图。双向移位寄存器350包含一前级多路复用器352、前级全振幅移位寄存器54、一后级多路复用器356、以及后级全振幅移位寄存器58。
在本发明的第三实施例中,前级多路复用器352是包含双向移位寄存器50的前级多路复用器52中的第二P型金属氧化物半导体晶体管62及第三P型金属氧化物半导体晶体管64,但不包含第一P型金属氧化物半导体晶体管60及第四P型金属氧化物半导体晶体管66,取而代之的是一第十四P型金属氧化物半导体晶体管354。
前级多路复用器352的第二P型金属氧化物半导体晶体管62的源极68是用来输入信号,以取代前级多路复用器52的第一P型金属氧化物半导体晶体管60;第三P型金属氧化物半导体晶体管64的源极80是耦接于后级全振幅移位寄存器58的后极输出端198,以取代第四P型金属氧化物半导体晶体管66;第十四P型金属氧化物半导体晶体管354的源极360是耦接于第二P型金属氧化物半导体晶体管62的漏极78,栅极362是接地K,漏极364是耦接于第五P型金属氧化物半导体晶体管92的栅极32。由于第十四P型金属氧化物半导体晶体管354的栅极362是接地,所以,第十四P型金属氧化物半导体晶体管354是恒导通的。
在本发明的第三实施例中,后级多路复用器356是包含双向移位寄存器50的后级多路复用器56中的第八P型金属氧化物半导体晶体管162及第九P型金属氧化物半导体晶体管164,但不包含第七P型金属氧化物半导体晶体管160及第十P型金属氧化物半导体晶体管166,取而代之的是一第十六P型金属氧化物半导体晶体管358。
后级多路复用器356的第八P型金属氧化物半导体晶体管162的源极174是用来输入信号,以取代后级多路复用器56的第七P型金属氧化物半导体晶体管160;第九P型金属氧化物半导体晶体管164的源极180是耦接于前级全振幅移位寄存器54的前极输出端98,以取代第十P型金属氧化物半导体晶体管166;第十六P型金属氧化物半导体晶体管358的源极366是耦接于第八P型金属氧化物半导体晶体管162的漏极178,栅极368是接地XCK,漏极370是耦接于第十一P型金属氧化物半导体晶体管192的栅极132。由于第十六P型金属氧化物半导体晶体管358的栅极368是接地,所以,第十六P型金属氧化物半导体晶体管358是恒导通的。
第三实施例中的双向移位寄存器350的运作方式是相似于第一实施例中的双向移位寄存器50的运作方式,兹不赘述。
前已言之,双向移位寄存器50(当然亦包括双向移位寄存器250、350)内任一P型金属氧化物半导体晶体管皆可视为一开关,该开关的导通或不导通是受控于该P型金属氧化物半导体晶体管的栅极所接收的信号。请参阅图9,图9为本发明的第四实施例中一双向移位寄存器450的电路图。双向移位寄存器450包含一前级多路复用器452、前级全振幅移位寄存器54、一后级多路复用器456、以及后级全振幅移位寄存器58。
在本发明的第四实施例中,前级多路复用器452是包含一第一开关454、一第二开关458、一第三开关460、一第四开关462、一第五开关464、以及一第六开关466,其中,第一开关454及第五开关464的导通或不导通是受控于正向控制信号FW_control,第二开关458及第四开关464的导通或不导通是受控于反向控制信号BW_control,第三开关460的导通或不导通是分别受控于第一开关454在导通时所传送的正向时钟CK及第二开关458在导通时所传送的禁止信号Disable,而第六开关466的导通或不导通是分别受控于第四开关462在导通时所传送的正向时钟CK及第五开关464在导通时所传送的禁止信号Disable,当第三开关460及第六开关466受控于禁止信号Disable时,是皆不导通的。
双向移位寄存器450的前级多路复用器452的运作过程说明如后:当正向控制信号FW_control为使能(enable)时,相当于双向移位寄存器50中的正向控制信号FW_control为该逻辑低电压时,相应地,反向控制信号BW_control为禁止时,相当于双向移位寄存器50中的反向控制信号BW_control为该逻辑高电压时,第一开关454及第五开关464是导通的,而第二开关458及第四开关462是不导通的,如此一来,第三开关460在正向时钟CK等于该逻辑低电压时是导通的,所以,输入于前级多路复用器452的正向输入端468的信号,便可经由导通的第三开关460,到达前级全振幅移位寄存器54,反之,由于第六开关466是恒不导通的,所以,输入于前级多路复用器452的反向输入端470的信号(其是由后级全振幅移位寄存器58的后级输出端198所传来的),便无法到达前级全振幅移位寄存器54;另一方面,当正向控制信号FW_control为禁止时,相应地,反向控制信号BW_control为使能时,第一开关454及第五开关464是不导通的,而第二开关458及第四开关462是导通的,如此一来,输入于前级多路复用器452的正向输入端468的信号,便无法到达前级全振幅移位寄存器54,因为第三开关460是恒不导通的,反之,输入于前级多路复用器452的反向输入端470的信号,便可经由导通的第六开关466,到达前级全振幅移位寄存器54。
在本发明的第四实施例中,后级多路复用器456的结构及运作方式是相似于前级多路复用器452的结构及运作方式,兹不赘述。但需注意的是,前级多路复用器452的第一开关454及第四开关462是接收正向时钟CK,然而后级多路复用器456中对应于前级多路复用器452的第一开关454及第四开关462的开关是接收反向时钟XCK。
请参阅图10,图10为本发明的第五实施例中一双向移位寄存器550的电路图。双向移位寄存器550包含一正向多路复用器552、一反向多路复用器554、以及多组相互串接的移位寄存器组556、558、560、562。每一移位寄存器组皆包含一多路复用器、以及一全振幅移位寄存器。举例来说,移位寄存器组556包含一多路复用器564、及一全振幅移位寄存器566。
在本发明的第五实施例中,正向多路复用器552及反向多路复用器554皆包含一正向信号端568、一反向信号端570、一时钟端572、一第一输出端574、以及一第二输出端576,用来依据输入于正向信号端568的正向控制信号FW_control、输入于反向信号端570的反向控制信号BW_control、及输入于时钟端572的时钟(对于正向多路复用器552而言,该时钟为正向时钟CK,对于反向多路复用器554而言,该时钟为反向时钟XCK),在第一输出端574及第二输出端576,分别输出正向控制信号FW_control及反向控制信号BW_control。多路复用器564包含一耦接于正向多路复用器552的第一输出端574的第一输入端578、一耦接于第二输出端576的第二输入端580、一正向输入端582、一反向输入端584、以及一输出端586,其中,正向输入端582是用来接收多路复用器564所在的全振幅移位寄存器组556的前一级全振幅移位寄存器组所传来的信号,反向输入端584是用来接收全振幅移位寄存器558所传来的信号,也就是用来接收全振幅移位寄存器组556的后一级全振幅移位寄存器组所传来的信号,而输出端586是用来依据第一输入端578及第二输入端580所接收的时钟,选择性地将正向输入端582或反向输入端584所接收的信号,传送至全振幅移位寄存器组558或全振幅移位寄存器组556的前一级全振幅移位寄存器。
请参阅图11,图11为正向多路复用器552(反向多路复用器554亦同)的电路图。正向多路复用器552包含第一开关454、第二开关458、第四开关462、及第五开关464。相同于双向移位寄存器450的前级多路复用器452中的第一开关454及第五开关464,正向多路复用器552中的第一开关454及第五开关464的导通或不导通亦是受控于正向控制信号FW_control,此外,相同于双向移位寄存器450的前级多路复用器452中的第二开关458及第四开关462,正向多路复用器552中的第二开关458及第四开关462的导通或不导通亦是受控于反向控制信号BW_control。
请参阅图12,图12为多路复用器564的电路图。多路复用器564包含第三开关460、以及第六开关466。相同于双向移位寄存器450的前级多路复用器452中的第三开关460及第六开关466,多路复用器564中的第三开关460及第六开关466的导通或不导通亦是分别受控于第一开关454及第四开关462在导通时所传送的正向时钟CK。
由于双向移位寄存器550的结构是相同于显示于图9的双向移位寄存器450的结构,具体言之,双向移位寄存器550中的正向多路复用器552及多路复用器562等效上是等同于双向移位寄存器450中的前级多路复用器452,而双向移位寄存器550中的反向多路复用器554及全振幅移位寄存器组558中的多路复用器588等效上是等同于双向移位寄存器450中的后级多路复用器456,所以,双向移位寄存器550中的运作方式是相同于显示于双向移位寄存器450的运作方式,兹不赘述。
相较于先前技术,本发明的双向移位寄存器内是包含同类型的晶体管,如此一来,在制作该双向移位寄存器的过程中,仅需要使用到一组光掩膜,间接地,降低了该双向移位寄存器的制作成本。此外,本发明可将现行SCANDRIVER及SOURCE DRIVER移位寄存器电路轻易地实现于玻璃基板上,该等移位寄存器是具备方向切换功能,也就是可正反扫描。最后,本发明另可应用于各种主动矩阵式平面显示器上,例如像是AMLCD、及AMOLED等。
以上所述仅为本发明的较佳实施例,凡依本发明申请专利范围所做的均等变化与修饰,皆应属本发明的涵盖范围。

Claims (20)

1.一种内含同为P型或同为N型晶体管的双向移位寄存器,其包含:
一前级多路复用器,其包含:
一第一晶体管,其源极是用来输入信号,栅极是用来接收一正向时钟;
一第二晶体管,其源极是耦接于该第一晶体管的漏极,栅极是用来接收一正向控制信号;
一第三晶体管,其漏极是耦接于该第二晶体管的漏极,栅极是用来接收一反向控制信号;以及
一第四晶体管,其漏极是耦接于该第三晶体管的源极,栅极是用来接收该正向时钟;
一前级全振幅移位寄存器,其包含:
一第五晶体管,其栅极是耦接于该第二晶体管的漏极,源极是用来接收一反向时钟;
一第六晶体管,其源极是耦接于该第五晶体管的漏极,栅极是耦接于该第一晶体管的栅极,漏极是用来耦接于一第一电压源;以及
一前级电容,其第一端是耦接于该第五晶体管的栅极,第二端是接地;
一后级多路复用器,其包含:
一第七晶体管,其源极是用来输入信号,栅极是用来接收该反向时钟;
一第八晶体管,其源极是耦接于该第七晶体管的漏极,栅极是用来接收该反向控制信号;
一第九晶体管,其漏极是耦接于该第八晶体管的漏极,栅极是用来接收该正向控制信号;以及
一第十晶体管,其漏极是耦接于该第九晶体管的源极,栅极是用来接收该反向时钟,源极是耦接于该前级全振幅移位寄存器的第五晶体管的漏极;以及
一后级全振幅移位寄存器,其包含:
一第十一晶体管,其栅极是耦接于该第八晶体管的漏极,源极是用来接收该正向时钟,漏极是耦接于该前级多路复用器的第四晶体管的源极;
一第十二晶体管,其源极是耦接于该第十一晶体管的漏极,栅极是耦接于该第七晶体管的栅极,漏极是用来耦接于该第一电压源;以及
一后级电容,其第一端是耦接于该第十一晶体管的栅极,第二端是接地。
2.如权利要求1所述的双向移位寄存器,其中,该前级全振幅移位寄存器另包含:
一第十三晶体管,其源极是耦接于该第二晶体管的漏极,栅极是耦接于该第六晶体管的栅极,漏极是耦接于该第五晶体管的栅极。
3.如权利要求1所述的双向移位寄存器,其中,该后级全振幅移位寄存器另包含:
一第十四晶体管,其源极是耦接于该第八晶体管的漏极,栅极是耦接于该第十二晶体管的栅极,漏极是耦接于该第十一晶体管的栅极。
4.如权利要求1所述的双向移位寄存器,其中,该前级全振幅移位寄存器另包含:
一第十五晶体管,其源极是耦接于该第二晶体管的漏极,栅极是用来耦接于一第二电压源,漏极是耦接于该第五晶体管的栅极。
5.如权利要求1所述的双向移位寄存器,其中,该后级全振幅移位寄存器另包含:
一第十六晶体管,其源极是耦接于该第八晶体管的漏极,栅极是用来耦接于一第二电压源,漏极是耦接于该第十一晶体管的栅极。
6.一种内含同为P型或同为N型晶体管的双向移位寄存器,其包含:
一前级多路复用器,其包含:
一第二晶体管,其源极是用来输入信号,栅极是用来接收一正向控制信号;
一第三晶体管,其漏极是耦接于该第二晶体管的漏极,栅极是用来接收一反向控制信号;以及
一第四晶体管,其源极是耦接于该第三晶体管的漏极,栅极是用来接收一正向时钟;
一前级全振幅移位寄存器,其包含:
一第五晶体管,其栅极是耦接于该第四晶体管的漏极,源极是用来接收一反向时钟;
一第六晶体管,其源极是耦接于该第五晶体管的漏极,栅极是耦接于该第四晶体管的栅极,漏极是用来耦接于一第一电压源;以及
一前级电容,其第一端是耦接于该第五晶体管的栅极,第二端是接地;
一后级多路复用器,其包含:
一第八晶体管,其源极是用来输入信号,栅极是用来接收该反向控制信号;
一第九晶体管,其漏极是耦接于该第八晶体管的漏极,栅极是用来接收该正向控制信号,源极是耦接于该前级全振幅移位寄存器的第五晶体管的漏极;以及
一第十晶体管,其源极是耦接于该第九晶体管的漏极,栅极是用来接收该反向时钟;以及
一后级全振幅移位寄存器,其包含:
一第一晶体管,其栅极是耦接于该第十晶体管的漏极,源极是用来接收该正向时钟;
一第七晶体管,其源极是耦接于该第一晶体管的漏极,栅极是耦接于该第十晶体管的栅极,漏极是用来耦接于该第一电压源;以及
一后级电容,其第一端是耦接于该第一晶体管的栅极,第二端是接地。
7.如权利要求6所述的双向移位寄存器,其中,该前级全振幅移位寄存器另包含:
一第十一晶体管,其源极是耦接于该第二晶体管的漏极,栅极是耦接于该第六晶体管的栅极,漏极是耦接于该第五晶体管的栅极。
8.如权利要求6所述的双向移位寄存器,其中,该后级全振幅移位寄存器另包含:
一第十二晶体管,其源极是耦接于该第八晶体管的漏极,栅极是耦接于该第七晶体管的栅极,漏极是耦接于该第一晶体管的栅极。
9.如权利要求6所述的双向移位寄存器,其中,该前级全振幅移位寄存器另包含:
一第十三晶体管,其源极是耦接于该第二晶体管的漏极,栅极是用来耦接于一第二电压源,漏极是耦接于该第五晶体管的栅极。
10.如权利要求6所述的双向移位寄存器,其中,该后级全振幅移位寄存器另包含:
一第十四晶体管,其源极是耦接于该第八晶体管的漏极,栅极是用来耦接于一第二电压源,漏极是耦接于该第一晶体管的栅极。
11.一种内含同为P型或同为N型晶体管的双向移位寄存器,其包含:
一前级多路复用器,其包含:
一第一开关,其第一端是用来输入一正向时钟,该第一开关是受控于一正向控制信号,以将输入于该第一端的正向时钟传送至该第一开关的第二端;
一第二开关,其第一端是用来输入一禁止信号,第二端是耦接于该第一开关的第二端,该第二开关是受控于一反向控制信号,以将输入于该第二开关的第一端的禁止信号传送至该第二开关的第二端;
一第三开关,其第一端是用来输入信号,该第三开关是受控于该第一开关在导通时所传送的正向时钟及该第二开关在导通时所传送的禁止信号,以将输入于该第三开关的第一端的信号传送至该第三开关的第二端;
一第四开关,其第一端是用来输入该正向时钟,该第四开关是受控于该反向控制信号,以将输入于该第四开关的第一端的正向时钟传送至该第四开关的第二端;
一第五开关,其第一端是用来输入该禁止信号,第二端是耦接于该第四开关的第二端,该第五开关是受控于该正向控制信号,以将输入于该第五开关的第一端的禁止信号传送至该第五开关的第二端;以及
一第六开关,其第一端是用来输入信号,第二端是耦接于该第三开关的第二端,该第六开关是受控于该第四开关在导通时所传送的正向时钟及该第五开关在导通时所传送的禁止信号,以将输入于该第六开关的第一端的信号传送至该第六开关的第二端;
一前级全振幅移位寄存器,其输入端是耦接于该前级多路复用器的第三开关的第二端,用来寄存该第三开关及该第六开关在导通时所传送来的信号;
一后级多路复用器,其包含:
一第七开关,其第一端是用来输入一反向时钟,该第七开关是受控于该正向控制信号,以将输入于该第七开关的第一端的反向时钟传送至该第七开关的第二端;
一第八开关,其第一端是用来输入该禁止信号,第二端是耦接于该第七开关的第二端,该第八开关是受控于该反向控制信号,以将输入于该第八开关的第一端的禁止信号传送至该第八开关的第二端;
一第九开关,其第一端是耦接于该前级全振幅移位寄存器的输出端,该第九开关是受控于该第七开关在导通时所传送的反向时钟及该第八开关在导通时所传送的禁止信号,以将输入于该第九开关的第一端的信号传送至该第九开关的第二端;
一第十开关,其第一端是用来输入该反向时钟,该第十开关是受控于该反向控制信号,以将输入于该第十开关的第一端的反向时钟传送至该第十开关的第二端;
一第十一开关,其第一端是用来输入该禁止信号,第二端是耦接于该第十开关的第二端,该第十一开关是受控于该正向控制信号,以将输入于该第十一开关的第一端的禁止信号传送至该第十一开关的第二端;以及
一第十二开关,其第一端是用来输入信号,第二端是耦接于该第九开关的第二端,该第十二开关是受控于该第十开关在导通时所传送的反向时钟及该第十一开关在导通时所传送的禁止信号,以将输入于该第十二开关的第一端的信号传送至该第十二开关的第二端;以及
一后级全振幅移位寄存器,其输入端是耦接于该后级多路复用器的第九开关的第二端,输出端是耦接于该前级多路复用器的第六开关的第一端,该后级全振幅移位寄存器是用来寄存该第九开关及该第十二开关在导通时所传送来的信号。
12.一种内含同为P型或同为N型晶体管的双向移位寄存器,其包含:
一前级多路复用器,用来接收一正向时钟、一正向控制信号、一反向控制信号、一前级正向输入信号及一前级反向输入信号,并用来依据该正向时钟、该正向控制信号及该反向控制信号选择性地输出该前级正向输入信号或该前级反向输入信号;
一前级全振幅移位寄存器,用来接收该正向时钟、一反向时钟及该前级多路复用器所输出的该前级正向输入信号或该前级反向输入信号,并用来依据该正向时钟及该反向时钟输出所接收的该前级正向输入信号或该前级反向输入信号;
一后级多路复用器,用来接收该正向时钟、该正向控制信号、该反向控制信号、一后级正向输入信号及一后级反向输入信号,并用来依据该正向时钟、该正向控制信号及该反向控制信号选择性地输出该后级正向输入信号或该后级反向输入信号;以及
一后级全振幅移位寄存器,用来接收该正向时钟、该反向时钟及该后级多路复用器所输出的该后级正向输入信号或该后级反向输入信号,并用来依据该正向时钟及该反向时钟输出所接收的该后级正向输入信号或该后级反向输入信号;
其中,该前级全振幅移位寄存器所输出的该前级正向输入信号或该前级反向输入信号作为该后级正向输入信号,而该后级全振幅移位寄存器所输出的该后级正向输入信号或该后级反向输入信号作为该前级反向输入信号。
13.如权利要求12所述的双向移位寄存器,其中,该前级多路复用器包含:
一第一晶体管,其源极是用来接收该前级正向输入信号,栅极是用来接收该正向时钟;
一第二晶体管,其源极是耦接于该第一晶体管的漏极,栅极是用来接收该正向控制信号;
一第三晶体管,其漏极是耦接于该第二晶体管的漏极,栅极是用来接收该反向控制信号;以及
一第四晶体管,其漏极是耦接于该第三晶体管的源极,栅极是用来接收该正向时钟,源极是用来接收该前级反向输入信号;
其中,该第一晶体管、该第二晶体管、该第三晶体管与该第四晶体管同为P型或同为N型晶体管。
14.如权利要求12所述的双向移位寄存器,其中,该前级全振幅移位寄存器包含:
一第五晶体管,其栅极是用来接收该前级多路复用器所输出的该前级正向输入信号或该前级反向输入信号,源极是用来接收该反向时钟,漏极是用来输出该前级正向输入信号或前级反向输入信号,以作为该后级正向输入信号;
一第六晶体管,其源极是耦接于该第五晶体管的漏极,栅极是用来接收该正向时钟,漏极是用来耦接于一第一电压源;以及
一前级电容,其第一端是耦接于该第五晶体管的栅极,第二端是接地;
其中,该第五晶体管与该第六晶体管同为P型或同为N型晶体管。
15.如权利要求12所述的双向移位寄存器,其中,该后级多路复用器包含:
一第七晶体管,其源极是用来接收该后级反向输入信号,栅极是用来接收该反向时钟;
一第八晶体管,其源极是耦接于该第七晶体管的漏极,栅极是用来接收该反向控制信号;
一第九晶体管,其漏极是耦接于该第八晶体管的漏极,栅极是用来接收该正向控制信号;以及
一第十晶体管,其漏极是耦接于该第九晶体管的源极,栅极是用来接收该反向时钟,源极是用来接收该前级全振幅移位寄存器所输出的前级正向输入信号或前级反向输入信号;
其中,该第七晶体管、该第八晶体管、该第九晶体管与该第十晶体管同为P型或同为N型晶体管。
16.如权利要求12所述的双向移位寄存器,其中该后级全振幅移位寄存器包含:
一第十一晶体管,其栅极是用来接收该后级多路复用器所输出的后级正向输入信号或后级反向输入信号,源极是用来接收该正向时钟,漏极是用来输出该后级正向输入信号或后级反向输入信号,以作为该前级反向输入信号;
一第十二晶体管,其源极是耦接于该第十一晶体管的漏极,栅极是用来接收该反向时钟,漏极是用来耦接于一第一电压源;以及
一后级电容,其第一端是耦接于该第十一晶体管的栅极,第二端是接地;
其中,该第十一晶体管与该第十二晶体管同为P型或同为N型晶体管。
17.如权利要求14所述的双向移位寄存器,其中,该前级全振幅移位寄存器另包含:
一第十三晶体管,其源极是用来接收该前级多路复用器所输出的前级正向输入信号或前级反向输入信号,栅极是耦接于该第六晶体管的栅极,漏极是耦接于该第五晶体管的栅极;
其中,该第十三晶体管与该第五晶体管同为P型或同为N型晶体管。
18.如权利要求16所述的双向移位寄存器,其中,该后级全振幅移位寄存器另包含:
一第十四晶体管,其源极是用来接收该后级多路复用器所输出的后级正向输入信号或后级反向输入信号,栅极是耦接于该第十二晶体管的栅极,漏极是耦接于该第十一晶体管的栅极;
其中,该第十四晶体管与该第十一晶体管同为P型或同为N型晶体管。
19.如权利要求14所述的双向移位寄存器,其中,该前级全振幅移位寄存器另包含:
一第十五晶体管,其源极是用来接收该前级多路复用器所输出的前级正向输入信号或前级反向输入信号,栅极是用来耦接于一第二电压源,漏极是耦接于该第五晶体管的栅极;
其中,该第十五晶体管与该第五晶体管同为P型或同为N型晶体管。
20.如权利要求16所述的双向移位寄存器,其中,该后级全振幅移位寄存器另包含:
一第十六晶体管,其源极是用来接收该后级多路复用器所输出的后级正向输入信号或后级反向输入信号,栅极是用来耦接于一第二电压源,漏极是耦接于该第十一晶体管的栅极;
其中,该第十六晶体管与该第十一晶体管同为P型或同为N型晶体管。
CNB2006100071163A 2006-02-09 2006-02-09 双向移位寄存器 Expired - Fee Related CN100538909C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2006100071163A CN100538909C (zh) 2006-02-09 2006-02-09 双向移位寄存器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2006100071163A CN100538909C (zh) 2006-02-09 2006-02-09 双向移位寄存器

Publications (2)

Publication Number Publication Date
CN101017709A CN101017709A (zh) 2007-08-15
CN100538909C true CN100538909C (zh) 2009-09-09

Family

ID=38726633

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006100071163A Expired - Fee Related CN100538909C (zh) 2006-02-09 2006-02-09 双向移位寄存器

Country Status (1)

Country Link
CN (1) CN100538909C (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7499519B1 (en) * 2007-12-12 2009-03-03 Taiwan Semiconductor Manufacturing Co., Ltd. Bidirectional shift register
CN106033658A (zh) * 2015-03-18 2016-10-19 群创光电股份有限公司 显示器装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1240043A (zh) * 1996-12-09 1999-12-29 汤姆森多媒体公司 双向移位寄存器
US20040104882A1 (en) * 2002-11-29 2004-06-03 Toshiba Matsushita Display Technology Co., Ltd. Bidirectional shift register shifting pulse in both forward and backward directions

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1240043A (zh) * 1996-12-09 1999-12-29 汤姆森多媒体公司 双向移位寄存器
US20040104882A1 (en) * 2002-11-29 2004-06-03 Toshiba Matsushita Display Technology Co., Ltd. Bidirectional shift register shifting pulse in both forward and backward directions
CN1504989A (zh) * 2002-11-29 2004-06-16 东芝松下显示技术有限公司 正反向脉冲移位的双向移位寄存器

Also Published As

Publication number Publication date
CN101017709A (zh) 2007-08-15

Similar Documents

Publication Publication Date Title
CN103021466B (zh) 移位寄存器及其工作方法、栅极驱动装置、显示装置
CN104078017B (zh) 移位寄存器单元、栅极驱动电路及显示装置
CN104934011B (zh) 移位寄存器单元、栅极驱动电路和显示装置
WO2018161528A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置
US7366274B2 (en) Bidirectional shift register
CN106128364B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN105427799B (zh) 移位寄存单元、移位寄存器、栅极驱动电路及显示装置
WO2013127207A1 (zh) 移位寄存器、栅极驱动装置和显示装置
CN106847195A (zh) 栅极线驱动电路
CN106448540A (zh) 显示面板、移位寄存器电路以及驱动方法
US20180107329A1 (en) Shift Register and Driving Method Thereof, Driving Circuit and Display Apparatus
WO2016106823A1 (zh) 液晶显示装置及其栅极驱动器
WO2016061994A1 (zh) 移位寄存器、驱动方法、栅极驱动电路和显示装置
CN103560782B (zh) 与非门电路、显示器背板和显示器
CN101557209A (zh) 计时d型正反器电路
WO2022199077A1 (zh) 移位寄存器单元、栅极驱动电路、显示面板
CN114512084A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板
CN100538909C (zh) 双向移位寄存器
WO2015027628A1 (zh) 移位寄存器单元、移位寄存器及显示装置
US6377098B1 (en) CMOS latch having a selectable feedback path
CN107909960A (zh) 移位寄存器单元、移位寄存器电路及显示面板
CN101114525A (zh) 移位寄存器阵列
CN113643640B (zh) 栅极驱动电路及显示面板
CN110322826A (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN103166628B (zh) 一种降低lvds驱动器输出驱动模块的输入负载的电路结构

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090909

Termination date: 20210209

CF01 Termination of patent right due to non-payment of annual fee