[go: up one dir, main page]

CN106658959A - 柔性电路板及其制作方法 - Google Patents

柔性电路板及其制作方法 Download PDF

Info

Publication number
CN106658959A
CN106658959A CN201510717966.1A CN201510717966A CN106658959A CN 106658959 A CN106658959 A CN 106658959A CN 201510717966 A CN201510717966 A CN 201510717966A CN 106658959 A CN106658959 A CN 106658959A
Authority
CN
China
Prior art keywords
hole
layer
substrate
copper
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510717966.1A
Other languages
English (en)
Inventor
郭志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Peng Ding Polytron Technologies Inc
Hongqisheng Precision Electronics Qinhuangdao Co Ltd
Avary Holding Shenzhen Co Ltd
Original Assignee
Peng Ding Polytron Technologies Inc
Fukui Precision Component Shenzhen Co Ltd
Hongqisheng Precision Electronics Qinhuangdao Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Peng Ding Polytron Technologies Inc, Fukui Precision Component Shenzhen Co Ltd, Hongqisheng Precision Electronics Qinhuangdao Co Ltd filed Critical Peng Ding Polytron Technologies Inc
Priority to CN201510717966.1A priority Critical patent/CN106658959A/zh
Priority to TW104141405A priority patent/TW201715928A/zh
Publication of CN106658959A publication Critical patent/CN106658959A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/115Via connections; Lands around holes or via connections
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/11Printed elements for providing electric connections to or between printed circuits
    • H05K1/118Printed elements for providing electric connections to or between printed circuits specially for flexible printed circuits, e.g. using folded portions
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/40Forming printed elements for providing electric connections to or between printed circuits
    • H05K3/42Plated through-holes or plated via connections
    • H05K3/429Plated through-holes specially for multilayer circuits, e.g. having connections to inner circuit layers
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4611Manufacturing multilayer circuits by laminating two or more circuit boards
    • H05K3/4626Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials
    • H05K3/4635Manufacturing multilayer circuits by laminating two or more circuit boards characterised by the insulating layers or materials laminating flexible circuit boards using additional insulating adhesive materials between the boards
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/095Conductive through-holes or vias
    • H05K2201/096Vertically aligned vias, holes or stacked vias

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Printing Elements For Providing Electric Connections Between Printed Circuits (AREA)

Abstract

一种柔性电路板,其包括内层电路基板、形成在该内层电路基板相对两表面的第二基材层和第三基材层及分别形成在第二基材层和第三基材层的远离内层电路基板的表面的第一外层导电线路层和第二外层导电线路层;柔性电路板还包括贯穿内层电路基板的第一通孔、贯穿第二基材层和第一外层导电线路层的第二通孔及贯穿第三基材层和第二外层导电线路层的第三通孔,第一通孔、第二通孔及第三通孔一一对应且相通,第一通孔的孔径小于第二通孔及第三通孔的孔径,第一通孔、第二通孔及第三通孔内形成有填孔电镀材料以电连接内层电路基板、第一外层导电线路层及第二外层导电线路层。本发明还涉及一种柔性电路板的制作方法。

Description

柔性电路板及其制作方法
技术领域
本发明涉及电路板领域,尤其涉及一种柔性电路板及其制作方法。
背景技术
填孔电镀技术因其可实现电路板高密度设计,且具有高平整性、高散热性及优良的电导性等特点,已在高密度互连(high densityinterconnect,HDI)电路板和集成电路(integrated circuit,IC)产品中广泛应用,柔性电路板已有沿用此项技术的发展趋势。因其添加剂作用原理和普通电镀设备限制,填孔加工孔型设计通常会采用盲孔设计。
在现有技术中,一般柔性电路板的内外层通常采用同孔径之盲孔设计。此种设计虽然能够制作出高密度电路板并保证打件的平整及焊接可靠性,但是,此种制作方法的缺陷也很明显:制作流程较长、成本较高、填孔药水交换能力差、添加剂功能不能有效发挥。
发明内容
有鉴于此,本发明提供一种能够解决上述问题的柔性电路板及其制作方法。
一种柔性电路板,其包括一内层电路基板、形成在该内层电路基板相对两表面的第二基材层和第三基材层及分别形成在该第二基材层和该第三基材层的远离该内层电路基板的表面的一第一外层导电线路层和一第二外层导电线路层;该柔性电路板还包括至少一贯穿该内层电路基板的第一通孔、至少一贯穿该第二基材层和该第一外层导电线路层的第二通孔及至少一贯穿该第三基材层和该第二外层导电线路层的第三通孔,该第一通孔及该第二通孔与该第三通孔一一对应且相通,该第一通孔的孔径小于该第二通孔及该第三通孔的孔径,该第一通孔、该第二通孔及该第三通孔内形成有填孔电镀材料以电连接该内层电路基板、该第一外层导电线路层及该第二外层导电线路层。
一种柔性电路板的制作方法,其包括:提供一内层电路基板,该内层电路基板上形成有至少一贯通该内层电路基板的第一通孔;提供一第二覆铜基板及一第三覆铜基板,并将该第二覆铜基板及该第三覆铜基板贴附在该内层电路基板的相对两侧,进而形成一电路基板中间体,该第一外层覆铜基板包括一第三铜箔层,该第二外层覆铜基板包括一第四铜箔层;在该电路基板中间体上形成至少一分别贯穿该第一外层覆铜基板及该第二外层覆铜基板的第二通孔及第三通孔,该第二通孔及该第三通孔与该第一通孔一一对应且相通,该第一通孔的孔径小于该第二通孔及该第三通孔的孔径;填孔电镀;及将该第三铜箔层及该第四铜箔层制作形成一第一外层导电线路层和第二外层导电线路层。
本发明提供的柔性电路板及其制作方法,可实现多层板填孔,采用内层的通孔与外层的第二通孔及第三通孔的孔径大小化设计,1)在填孔电镀时内层通孔区域可提高药水交换能力;2)上下孔径差异化设计可保证添加剂功能能够有效发挥,从而达到良好的填孔效果;3)需要流程少,成本低。
附图说明
图1是本发明最佳实施例提供的一双面覆铜基板的剖视图。
图2是在图1所示的双面覆铜基板上形成通孔后的剖视图。
图3是将图2所示的形成有第一通孔的双面覆铜基板的铜箔层制作形成内层导电线路层,进而形成的内层电路板的剖视图。
图4是将本发明实施例中提供的两个单面覆铜基板及两个胶层压合在图3所示的内层电路板的相对两侧,形成的电路基板中间体的剖视图。
图5是将图4所示的中间电路基板上形成第二通孔及第三通孔后的剖视图。
图6是在图5所示的第一通孔、第二通孔及第三通孔的孔壁上形成一化学镀层后的剖视图。
图7将图6所示的第一通孔、第二通孔及第三通孔填孔电镀后的剖视图。
图8将在图7所示的镀铜层及第三、第四铜箔层制作形成外层导电线路后的剖视图。
主要元件符号说明
柔性电路板 100
第一覆铜基板 10
第一基材层 11
第一铜箔层 12
第二铜箔层 13
第一通孔 14
第一内层导电线路层 15
第二内层导电线路层 16
内层电路基板 110
第二覆铜基板 20
第二基材层 21
第三铜箔层 22
第三覆铜基板 30
第三基材层 31
第四铜箔层 32
第一胶层 41
第二胶层 42
电路基板中间体 120
第二通孔 51
第三通孔 52
化学镀层 61
第一镀铜层 62
第二镀铜层 63
第一外层导电线路层 71
第二外层导电线路层 72
如下具体实施方式将结合上述附图进一步说明本发明。
具体实施方式
下面将结合附图及实施例,对本技术方案提供的柔性电路板及其制作方法作进一步的详细说明。
请参阅图1~图8,本发明最佳实施例提供的柔性电路板100的制作方法如下:
第一步,请参阅图1,提供一第一覆铜基板10。
在本实施例中,该第一覆铜基板10为一双面覆铜基板。该第一覆铜基板10包括一第一基材层11、一第一铜箔层12及一第二铜箔层13。该第一铜箔层12和该第二铜箔层13形成在该第一基材层11的相对的两个表面上。
该第一基材层11的材质可以为聚酰亚胺(polyimide,PI)、聚对苯二甲酸乙二醇酯(Polyethylene Terephthalate,PET)、聚萘二甲酸乙二醇酯(Polyethylene Naphthalate,PEN)等材料中的一种。
第二步,请参阅图2,在该第一覆铜基板10形成至少一个第一通孔14。
具体地,可以通过机械钻孔或是激光钻孔的方式形成该第一通孔14。该第一通孔14贯穿该第一铜箔层12及该第二铜箔层13。该第一通孔14为一微通孔,其孔径D1=(10~50)um。在本实施方式中,该第一通孔14采用激光钻孔的方式形成。
第三步,请参阅图3,将该第一铜箔层12制作形成第一内层导电线路层15,将该第二铜箔层13制作形成第二内层导电线路层16,进而形成一内层电路基板110。
具体地,可以通过影像转移及蚀刻制程形成该第一内层导电线路层15及该第二内层导电线路层16。
该内层电路基板110包括该第一基材层11及形成在该第一基材层11的相对两表面的该第一内层导电线路层15及该第二内层导电线路层16。该内层电路基板110还包括至少一个该第一通孔14。
第四步,请参阅图4,提供一第二覆铜基板20、一第三覆铜基板30、一第一胶层41及一第二胶层42,并将该第二覆铜基板20通过该第一胶层41压合在该第一内层导电线路层15的远离该第一基材层11的表面上,将该第三覆铜基板30通过该第二胶层42压合在该第二内层导电线路层16的远离该第一基材层11的表面上,形成一电路基板中间体120。
在本实施例中,该第二覆铜基板20及该第三覆铜基板30均为单面覆铜基板。在其他实施例中,该第二覆铜基板20及该第三覆铜基板30还可以为单个双面覆铜基板,或是包括多个单面覆铜基板、多个双面覆铜基板。
在本实施例中,该第二覆铜基板20包括一第二基材层21及一形成在该第二基材层21上的第三铜箔层22。该第三覆铜基板30包括一第三基材层31及一形成在该第三基材层31上的第四铜箔层32。
该第二基材层21及该第三基材层31的材质可以为聚酰亚胺(polyimide,PI)、聚对苯二甲酸乙二醇酯(Polyethylene Terephthalate,PET)、聚萘二甲酸乙二醇酯(Polyethylene Naphthalate,PEN)等材料中的一种。
该第一胶层41及该第二胶层42均为半固化胶片。
该第二基材层21与该第一胶层41相对,该第三基材层31与该第二胶层42相对。
具体地,在将该第二覆铜基板20及该第三覆铜基板30压合到该内层电路基板110上时,部分该第一胶层41及该第二胶层42会进入该第一通孔14。
第五步,请参阅图5,在该电路基板中间体120上形成至少一第二通孔51及至少一第三通孔52。
该第二通孔51贯穿该第二覆铜基板20及该第一胶层41,该第三通孔52贯穿该第三覆铜基板30及该第二胶层42。该第二通孔51及该第三通孔52与该第一通孔14一一对应且相通。优选地,该第二通孔51和该第三通孔52的中心轴线与该第一通孔14的中心轴线重合。
该第二通孔51的孔径D2大于该第一通孔14的孔径D1,该第三通孔52的孔径D3与该第二通孔51的孔径D2相等。具体地,D3=D2=D1+(25~75)um。
第六步,请参阅图6-7,对该第二通孔51、该第三通孔52及该第一通孔14进行填孔电镀。
具体地,首先,请参阅图6,对该第二通孔51、该第三通孔52及该第一通孔14进行孔金属化,在该第二通孔51、该第三通孔52及该第一通孔14的孔壁上形成一化学镀层61。其次,请参阅图7,对形成了化学镀层61的该第二通孔51、该第三通孔52及该第一通孔14电镀填孔,该第二通孔51、该第三通孔52及该第一通孔14内填充满电镀材料,并在该第三铜箔层22及该第四铜箔层32的表面分别形成一第一镀铜层62及一第二镀铜层63。在本实施例中,该电镀材料为铜。
由于该第二通孔51及该第三通孔52与该第一通孔14一一对应且相通,故可以减少填孔电镀的次数,只需要一次就可以完成该第一通孔14、该第二通孔51及该第三通孔52的填孔电镀。
由于该第一通孔14的孔径在10~50um间且小于该第二通孔51及该第三通孔52的孔径,所以,在填孔电镀时,该第一通孔14会优先被电镀填满。且由于该第一通孔14的孔径较窄,有利于减少填孔电镀时产生空包的机会。本段中“空包”是指电镀时电镀材料中出现的内含空气的鼓泡。另外,在该第一通孔14区域的药水的交换能力较强,有利于填孔电镀加速剂的吸附,上下孔径差异化设计可保证填孔高低电流位区域分布不受影响,添加剂功能可有效发挥,可达到很好的填孔效果。
当然,在对第二通孔51、该第三通孔52及该第一通孔14进行孔金属化之前,还需要先对该电路基板中间体120进行表面处理。
第七步,请参阅图8,将该第三铜箔层22及该第一镀铜层62制作形成一第一外层导电线路层71,将该第四铜箔层32及该第二镀铜层63制作形成一第二外层导电线路层72,进而形成该柔性电路板100。
该第一外层导电线路层71及该第二外层导电线路层72可以通过影像转移及蚀刻制程形成。
当然,该柔性电路板100的制作方法还包括:在该第一外层导电线路层71及该第二外层导电线路层72的表面形成保护该第一外层导电线路层71及该第二外层导电线路层72的覆盖膜层(图未示)。
在本实施例中,该柔性电路板100的制作方法是利用双面覆铜基板与两个单面覆铜基板相互堆叠而成。在其他实施例中,该柔性电路板100还可以利用双面覆铜基板与多个单面覆铜基板或是多个双面覆铜基板或是多个单面覆铜基板与双面覆铜基板混合堆叠而成。
请参阅图8,该柔性电路板100包括一内层电路基板110、形成在该内层电路基板110的相对两表面的一第一胶层和一第二胶层42、形成在该第一胶层41的远离该内层电路基板110的表面上的一第二基材层21、形成在该第二胶层42的远离该内层电路基板110的表面上的一第三基材层31、形成在该第二基材层21的远离该第一胶层41的表面上的第一外层导电线路层71及形成在该第三基材层31的远离该第二胶层42的表面上的第二外层导电线路层72。该内层电路基板110包括一第一基材层11及形成在该第一基材层11的相对两表面的第一内层导电线路层15和第二内层导电线路层16。
该柔性电路板100还包括一第一通孔14、一第二通孔51及一第三通孔52。该第一通孔14贯穿该内层电路基板110,该第二通孔51贯穿该第一外层导电线路层71、该第二基材层21及该第一胶层41,该第三通孔52贯穿该第二外层导电线路层72、该第三基材层31及该第二胶层42。该第一第一通孔14与该第二通孔51及该第三通孔52一一相对且相通。该第一通孔14的孔径D1小于该第二通孔51的孔径D2及该第三通孔52的孔径D3,该第三通孔52的孔径D3与该第二通孔51的孔径D2相等。具体地,D3=D2=D1+(25~75)um。
该第一通孔14、该第二通孔51及该第三通孔52内形成有填孔电镀材料,该柔性电路板100通过该第一通孔14、该第二通孔51及该第三通孔52内的填孔电镀材料电连接该第一内层导电线路层15、该第二内层导电线路层16、该第一外层导电线路层71及该第二外层导电线路层72。
本发明提供的柔性电路板100及其制作方法,可实现多层板填孔,采用内层的第一通孔14与外层的第二通孔51及第三通孔52的孔径大小化设计,1)在填孔电镀时减少出现空包的机会;2)在填孔电镀时内层通孔区域可提高药水交换能力;3)上下孔径差异化设计可保证填孔高低电流位区域分布不受影响,添加剂功能能够有效发挥,从而达到良好的填孔效果;4)由于第一通孔14与外层的第二通孔51及第三通孔52相连通,只需要一次填孔电镀即可完成对第一通孔14、第二通孔51及第三通孔52的填孔电镀,需要流程少,成本低。
可以理解的是,以上实施例仅用来说明本发明,并非用作对本发明的限定。对于本领域的普通技术人员来说,根据本发明的技术构思做出的其它各种相应的改变与变形,都落在本发明权利要求的保护范围之内。

Claims (10)

1.一种柔性电路板的制作方法,其包括:
提供一内层电路基板,该内层电路基板上形成有至少一贯通该内层电路基板的第一通孔;
提供一第二覆铜基板及一第三覆铜基板,并将该第二覆铜基板及该第三覆铜基板贴附在该内层电路基板的相对两侧,进而形成一电路基板中间体,该第一外层覆铜基板包括一第三铜箔层,该第二外层覆铜基板包括一第四铜箔层;
在该电路基板中间体上形成至少一分别贯穿该第一外层覆铜基板及该第二外层覆铜基板的第二通孔及第三通孔,该第二通孔及该第三通孔与该第一通孔一一对应且相通,该第一通孔的孔径小于该第二通孔及该第三通孔的孔径;
填孔电镀;及
将该第三铜箔层及该第四铜箔层制作形成一第一外层导电线路层和第二外层导电线路层。
2.如权利要求1所述的柔性电路板的制作方法,其特征在于,该内层电路基板的制作方包括步骤:
通过一第一覆铜基板,该第一覆铜基板包括一第一基材层及形成在该第一基材层的相对两表面的第一铜箔层和第二铜箔层;
在该第一覆铜基板上形成该第一通孔;及
将该第一铜箔层及该第二铜箔层制作形成一第一内层导电线路和一第二内层导电线路。
3.如权利要求1所述的柔性电路板的制作方法,其特征在于,在进行填孔电镀之前,该柔性电路板的制作方法还包括:在该第二通孔、该第三通孔及该第一通孔的孔壁上形成一化学镀层。
4.如权利要求1所述的柔性电路板的制作方法,其特征在于,该第二覆铜基板及该第三覆铜基板分别通过一第一胶层及一第二胶层粘合在该内层电路基板的相对两表面。
5.一种柔性电路板,其包括一内层电路基板、形成在该内层电路基板相对两表面的第二基材层和第三基材层及分别形成在该第二基材层和该第三基材层的远离该内层电路基板的表面的一第一外层导电线路层和一第二外层导电线路层;该柔性电路板还包括至少一贯穿该内层电路基板的第一通孔、至少一贯穿该第二基材层和该第一外层导电线路层的第二通孔及至少一贯穿该第三基材层和该第二外层导电线路层的第三通孔,该第一通孔与该第二通孔及该第三通孔一一对应且相通,该第一通孔的孔径小于该第二通孔及该第三通孔的孔径,该第一通孔、该第二通孔及该第三通孔内形成有填孔电镀材料以电连接该内层电路基板、该第一外层导电线路层及该第二外层导电线路层。
6.如权利要求5所述的柔性电路板,其特征在于,该第一通孔为一微通孔,D1=(10~50)um,其中,D1为该第一通孔的孔径。
7.如权利要求6所述的柔性电路板,其特征在于,D3=D2=D1+(25~75)um,其中D2为该第二通孔的孔径,D3为该第三通孔的孔径。
8.如权利要求5所述的柔性电路板,其特征在于,该内层电路基板包括一第一基材层及形成在该第一基材层相对两表面的一第一内层导电线路层和一第二内层导电线路层。
9.如权利要求8所述的柔性电路板,其特征在于,该柔性电路板还包括一第一胶层及该第二胶层,该第一胶层位于该第一内层导电线路层和该第二基材层之间,该第二胶层位于该第二内层导电线路层和该第三基材层之间。
10.如权利要求9所述的柔性电路板,其特征在于,该第二通孔还贯穿该第一胶层,该第三通孔还贯穿该第二胶层。
CN201510717966.1A 2015-10-28 2015-10-28 柔性电路板及其制作方法 Pending CN106658959A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201510717966.1A CN106658959A (zh) 2015-10-28 2015-10-28 柔性电路板及其制作方法
TW104141405A TW201715928A (zh) 2015-10-28 2015-12-10 柔性電路板及其製作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510717966.1A CN106658959A (zh) 2015-10-28 2015-10-28 柔性电路板及其制作方法

Publications (1)

Publication Number Publication Date
CN106658959A true CN106658959A (zh) 2017-05-10

Family

ID=58830118

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510717966.1A Pending CN106658959A (zh) 2015-10-28 2015-10-28 柔性电路板及其制作方法

Country Status (2)

Country Link
CN (1) CN106658959A (zh)
TW (1) TW201715928A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111800935A (zh) * 2019-04-01 2020-10-20 新扬科技股份有限公司 电路板结构
CN114286540A (zh) * 2020-09-28 2022-04-05 宏启胜精密电子(秦皇岛)有限公司 电路板的制造方法及电路板
WO2025108266A1 (zh) * 2023-11-21 2025-05-30 京东方科技集团股份有限公司 一种电路板及其制备方法、显示模组及显示装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109219259B (zh) * 2017-07-05 2021-09-14 宏启胜精密电子(秦皇岛)有限公司 柔性电路板及其制作方法
CN113133202B (zh) * 2020-01-15 2022-05-27 碁鼎科技秦皇岛有限公司 埋容电路板及其制作方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006196571A (ja) * 2005-01-12 2006-07-27 Nippon Mektron Ltd 多層フレキシブル回路配線基板及びその製造方法
CN101562953A (zh) * 2003-02-13 2009-10-21 株式会社藤仓 多层基板及其制造方法
CN102740582A (zh) * 2011-04-06 2012-10-17 日本梅克特隆株式会社 多层印刷布线板及其制造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101562953A (zh) * 2003-02-13 2009-10-21 株式会社藤仓 多层基板及其制造方法
JP2006196571A (ja) * 2005-01-12 2006-07-27 Nippon Mektron Ltd 多層フレキシブル回路配線基板及びその製造方法
CN102740582A (zh) * 2011-04-06 2012-10-17 日本梅克特隆株式会社 多层印刷布线板及其制造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111800935A (zh) * 2019-04-01 2020-10-20 新扬科技股份有限公司 电路板结构
CN114286540A (zh) * 2020-09-28 2022-04-05 宏启胜精密电子(秦皇岛)有限公司 电路板的制造方法及电路板
CN114286540B (zh) * 2020-09-28 2023-08-18 宏启胜精密电子(秦皇岛)有限公司 电路板的制造方法及电路板
WO2025108266A1 (zh) * 2023-11-21 2025-05-30 京东方科技集团股份有限公司 一种电路板及其制备方法、显示模组及显示装置

Also Published As

Publication number Publication date
TW201715928A (zh) 2017-05-01

Similar Documents

Publication Publication Date Title
US9277640B2 (en) Flexible printed circuit board and method for manufacturing same
US20160174381A1 (en) Embedded printed circuit board and method of manufacturing the same
CN106658959A (zh) 柔性电路板及其制作方法
CN104582240B (zh) 电路板及电路板制作方法
CN105101685B (zh) 一种多层pcb的制作方法及多层pcb
CN102958291A (zh) 一种印刷电路板的制作方法以及印刷电路板
CN103874346B (zh) 一种电路板的制作方法
CN110602900A (zh) 一种多层多阶hdi板制作方法及装置
CN103369868A (zh) 一种pcb板的制作方法及pcb板
CN105764269A (zh) 一种pcb的加工方法及pcb
CN103052267B (zh) 盲埋孔线路板的加工方法
CN104113995A (zh) 一种印刷电路板的制作方法以及印刷电路板
CN103874327B (zh) 一种覆铜板及其制作方法
CN107666770A (zh) 具焊垫的电路板及其制作方法
TW201501600A (zh) 多層電路板及其製作方法
CN102958288B (zh) 印刷电路板钻孔方法
CN106658958A (zh) 柔性电路板及其制作方法
CN105578704A (zh) 多层柔性电路板及其制作方法
CN104254202B (zh) 具有内埋电子元件的电路板及其制作方法
TWI578873B (zh) 高密度增層多層板之製造方法
CN114451074B (zh) 中介板、中介板的制作方法及电路板组件
CN110392484B (zh) 电路板钻孔方法和装置
US9232630B1 (en) Method of making an inlay PCB with embedded coin
CN107613673A (zh) 一种pcb的加工方法及pcb
CN104023484A (zh) 一种印制电路板叠通孔结构的制造方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: Guangdong city of Shenzhen province Baoan District Songgang street Chuanyan Luo Lu Yan

Applicant after: Peng Ding Holdings (Shenzhen) Limited by Share Ltd

Applicant after: Hongqisheng Precision Electronic (Qinhuangdao) Co., Ltd.

Applicant after: Peng Ding Polytron Technologies Inc

Address before: 518000 Guangdong city of Shenzhen province Baoan District Songgang streets Yan Chuanyan Luzhen Luo Ding Technology Park plant A1 building to building A3

Applicant before: Fuku Precision Components (Shenzhen) Co., Ltd.

Applicant before: Hongqisheng Precision Electronic (Qinhuangdao) Co., Ltd.

Applicant before: Peng Ding Polytron Technologies Inc

CB02 Change of applicant information
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20170510

WD01 Invention patent application deemed withdrawn after publication