CN104600122A - 一种GaN基薄膜晶体管结构及其制备方法 - Google Patents
一种GaN基薄膜晶体管结构及其制备方法 Download PDFInfo
- Publication number
- CN104600122A CN104600122A CN201410847308.XA CN201410847308A CN104600122A CN 104600122 A CN104600122 A CN 104600122A CN 201410847308 A CN201410847308 A CN 201410847308A CN 104600122 A CN104600122 A CN 104600122A
- Authority
- CN
- China
- Prior art keywords
- electrode
- thickness
- gan
- layer
- film transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/675—Group III-V materials, Group II-VI materials, Group IV-VI materials, selenium or tellurium
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/015—Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/473—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT
- H10D30/4732—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT using Group III-V semiconductor material
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
Landscapes
- Junction Field-Effect Transistors (AREA)
Abstract
本发明涉及一种GaN基薄膜晶体管结构及其制备方法。所述薄膜晶体管结构包括基板、绝缘介质膜、电极、晶体管的外延层和钝化介质膜。制备方法中,外延片制备好电极后,键合到绝缘基板上,然后去除原来的衬底,并减薄GaN缓冲层,最后沉积绝缘钝化膜。晶体管外延层的原有衬底及部分质量较差的半导体薄膜被去除,剩余的半导体薄膜晶体质量较高,具有很高的电阻,晶体管的漏电流可以显著降低。另外薄膜晶体管的源漏电极与导热基板直接连接,使晶体管的散热性能更好。
Description
技术领域
本发明涉及薄膜晶体管技术领域,具体涉及一种GaN基薄膜晶体管结构及其制备方法。
背景技术
GaN作为第三代半导体材料,具有更高的禁带宽度,更大的电子饱和漂移速度,更强的临近击穿电场,更高的热导率以及热稳定性等特性。GaN基氮化物半导体材料还具有很大的自发和压电极化特性,利用此特性制备的高电子迁移率晶体管是一种场效应半导体器件,它广泛应用于高频率放大器件或者高功率开关器件领域。
GaN基高电子迁移率晶体管常规结构为衬底、缓冲层、势垒层、介质膜和电极。对于GaN基高电子迁移率晶体管,主要应用在高频或者高压场合,对衬底材料和外延层的漏电要求很高。由于衬底/GaN为界面存在很高的缺陷密度,这些缺陷成为漏电通道,导致晶体管漏电流很大,甚至导致器件性能下降或者失效。
发明内容
本发明的目的是针对现有晶体管缓冲层漏电以及散热性差等问题,提出一种GaN基薄膜晶体管结构及其制备方法。
本发明的目的至少通过如下技术方案之一实现。
一种GaN基薄膜晶体管结构,包括绝缘基板、绝缘介质膜、电极、GaN外延层和钝化介质膜;所述电极包括源电极、栅电极和漏电极,绝缘基板两面分别设有导电电极和键合电极,导电电极和键合电极之间通过绝缘基板中的导电通孔电气连接;绝缘介质膜位于绝缘基板的导电电极和外延层之间,钝化介质膜沉积在外延层外表面上,所述源电极、栅电极和漏电极位于外延层的同一侧或源电极和漏电极位于外延层的同一侧而栅电极位于外延层的另一侧;当源电极、栅电极和漏电极位于外延层的同一侧时,薄膜晶体管自下而上包括所述绝缘基板、源漏栅电极、绝缘介质膜、外延层、钝化介质膜,所述源漏栅电极即源电极、栅电极和漏电极,绝缘基板具有的三个键合电极分别与源电极、栅电极和漏电极对齐并贴合在一起;当源电极和漏电极位于外延层的同一侧而栅电极位于外延层的另一侧时,薄膜晶体管自下而上包括所述绝缘基板、源漏电极、绝缘介质膜、外延层、栅电极、钝化介质膜,钝化介质膜不覆盖栅电极,所述源漏电极即源电极和漏电极,绝缘基板具有的两个键合电极分别与源电极和漏电极对齐并贴合在一起。
进一步优化的,所述外延层厚度为100nm~3000nm。
进一步优化的,所述的绝缘基板为高电阻率耐压材料,厚度为1um~1mm,所述的绝缘基板采用AlN陶瓷材料;所述绝缘介质膜是二氧化硅、氮化硅或者氮化铝,厚度100-3000nm;所述钝化层可以是二氧化硅、氮化硅或者氮化铝,厚度50-5000nm。
进一步优化的,所述绝缘基板的两面镀有用于形成导电电极和键合电极的电极图案,通过钻孔并在孔内填充导电材料使两面对应位置的电极电气连通。
进一步优化的,所述源电极和漏电极为Ti/Al/Ti/Au合金材料,其中第一层Ti的厚度为5-100nm,Al的厚度为100-5000nm,第二层Ti的厚度10-1000nm,Au的厚度100-2000nm;栅电极为Ni/Au合金,其中Ni的厚度10-1000nm,Au的厚度50-5000nm。
进一步优化的,所述外延层包含AlGaN势垒层、GaN沟道层、GaN缓冲层;所述AlGaN势垒层厚度5-50nm,Al组分5%~50%;所述GaN沟道层厚度50~500nm;所述GaN缓冲层50~5000nm。
进一步优化的,所述外延层中还在AlGaN势垒层下方增加一层盖帽层,所述盖帽层厚度0-5nm,材料是GaN、AlN或者氮化硅。
进一步优化的,所述外延层中的势垒层和沟道层之间增加一氮化铝插层,厚度0-5nm。
本发明所述GaN基薄膜晶体管结构的制备方法包括如下步骤:
(1) 按照现有技术,在衬底上生长GaN缓冲层,然后再生长GaN沟道层、AlN插入层、AlGaN势垒层和GaN盖帽层,得到高电子迁移率晶体管外延片;
(2) 将步骤(1)所述的外延片放入丙酮清洗5分钟,再放入乙醇清洗5分钟,之后用去离子水清洗5分钟,最后用氮气吹干;
(3) 将经过步骤(2)清洗的外延片按照现有技术制备源、漏和栅电极;
(4) 将步骤(3)所得样品键合到绝缘基板上;
(5) 将步骤(4)所述样品的衬底去除;
(6) 将步骤(5)所述样品采用化学腐蚀或者物理刻蚀的方法,去除部分GaN层;
(7) 将步骤(7)所述的样品沉积绝缘钝化膜。
进一步优化的,与衬底接触的低晶体质量GaN外延层部分被刻蚀掉;外延层的总厚度为100-3000nm。
与现有技术相比,本发明具有如下优点和技术效果:
本发明针对现有晶体管散热性差,漏电流高,击穿电压低的问题,提出一种薄膜晶体管结构,外延片制备好电极后,键合到绝缘基板上,然后去除原来的衬底,并减薄GaN缓冲层,最后沉积绝缘钝化膜。首先,外延层通过电极与基板直接相连,系统热阻低,散热容易,可以提高器件的稳定性;其次,GaN缓冲层的厚度减小,横向传输电阻提高,可以降低器件的漏电流,提高晶体管器件的性能;再次,与衬底接触的高缺陷密度的GaN缓冲层部分被去除,减少了器件的漏电通道,可以提高晶体管的耐高压特性。
附图说明
图1为现有技术晶体管结构示意图;
图2为本发明实施例的薄膜晶体管一种结构的示意图;
图3为本实施例的薄膜晶体管另一种结构的示意图。
图中:101 衬底;102 晶体管的外延层;103 绝缘介质膜;104a 源电极;104b 栅电极;104c漏电极;201 绝缘基板;202a 导电电极;202b 导电通孔;202c 键合电极;203 绝缘介质膜;204a 源电极;204b 栅电极; 204c漏电极;205 晶体管的外延层;206 钝化介质膜。
具体实施方式
下面结合附图和实施例对本发明的实施做进一步说明,但本发明的实施和保护范围不限于此,需指出的是,以下若有未特别详细说明之处,均是本领域技术人员可参照现有技术实现的。。
实施例1制备薄膜晶体管
如图2所示,所述薄膜晶体管自下而上依次为基板201、绝缘介质膜203、电极2.4;外延层205;钝化介质膜206。在基板201两侧分别有导电电极202a和键合电极202c,中间有导电通孔202b对二者进行电气连接;电极2.4包括源电极204a、栅电极204b和漏电极204c。
制备方法步骤如下:
(1)在衬底上生长高电子迁移率晶体管外延层205,具体是在衬底上生长GaN缓冲层,然后再生长GaN沟道层、AlN插入层、AlGaN势垒层和GaN盖帽层;
(2) 将步骤(1)得到的样品放入煮沸的丙酮清洗5分钟,再放入煮沸的乙醇中清洗5分钟,后用去离子水冲洗5分钟,然后用氮气吹干;
(3)在步骤(2)所得的样品表面制备掩膜,采用感应耦合等离子(ICP)刻蚀技术刻蚀GaN,将二维电子气(2DEG)刻断,之后去除掩膜;
(4)将步骤(3)所得样品的表面清洗后沉积Ti/Al/Ti/Au合金,厚度10/500/100/1000nm,然后采用光刻技术制备源电极204a、栅电极204b、漏电极204c,退火后得到源电极、栅电极、漏电极欧姆接触;
(5)将步骤(4)所得的样品表面清洗后,沉积二氧化硅绝缘介质膜203,厚度1000nm;
(6)在步骤(5)所得的样品表面制备掩膜,采用光刻技术,去除源电极、漏电极和栅电极上方的介质膜,之后去除掩膜;
(7)在步骤(6)所得的样品表面沉积Ni/Au,厚度100/1500nm;
(8)在步骤(7)所得的样品表面制备掩膜,采用光刻技术,保留栅极上方的Ni/Au金属材料,去除其他位置的Ni/Au金属材料;
(9)将步骤(8)所得的样品与已经准备好的基板采用键合技术粘合在一起,所述的源电极、漏电极、栅电极与基板的键合电极202c对齐;
(10)将步骤(9)所得样品的背面抛光,采用激光剥离技术将原来的衬底去除;
(11)将步骤(10)所得的样品采用腐蚀方法去除部分GaN层,使剩余GaN层厚度为500nm;
(12)将步骤(11)所得的样品清洗后,沉积氮化硅介质膜即所述钝化介质膜206,厚度100 nm。
实施例2、制备薄膜晶体管
如图3所示,所述薄膜晶体管自下而上依次为基板201、绝缘介质膜203、电极;晶体管的外延层205; 钝化介质膜206。在基板201两侧分别有导电电极202a和键合电极202c,中间有导电通孔202b对二者进行电气连接;电极包括源电极204a、栅电极204b和漏电极204c,其中源电极和漏电极在外延层一侧,栅电极在外延层的另一侧 。
制备方法步骤如下:
(1在衬底上生长高电子迁移率晶体管外延层205,具体是在衬底上生长GaN缓冲层,然后再生长GaN沟道层、AlN插入层、AlGaN势垒层和GaN盖帽层;
(2)将步骤(1)的样品放入煮沸的丙酮清洗5分钟,再放入煮沸的乙醇中清洗5分钟,后用去离子水冲洗5分钟,然后用氮气吹干;
(3)在步骤(2)所得的样品表面制备掩膜,采用感应耦合等离子(ICP)刻蚀技术刻蚀GaN,将二维电子气(2DEG)刻断,之后去除掩膜;
(4)将步骤(3)所得样品的表面清洗后沉积Ti/Al/Ti/Au合金,厚度100/1000/10/2000nm,然后采用光刻技术制备源、漏电极,退火后得到源、漏欧姆接触;
(5)将步骤(4)所得的样品表面清洗后,沉积二氧化硅绝缘介质膜203,厚度1000nm;
(6)在步骤(5)所述的样品表面制备掩膜,采用光刻技术,去除源极、漏极上方的介质膜,之后去除掩膜;
(7)将步骤(6)所述的样品与已经准备好的基板采用键合技术粘合在一起,步骤(6)所述的源、漏电极与基板的键合电极对齐;
(8)将步骤(7)所述样品的采用机械研磨的方法去除蓝宝石衬底;
(9)将步骤(8)所述的样品采用ICP刻蚀方法去除部分GaN层,使剩余GaN层厚度为50nm;
(10)将步骤(9)所述样品表面沉积金属Ni/Au,厚度10/500 nm,采用光刻技术得到栅电极;
(11)将步骤(10)所述的样品清洗后,沉积氮化硅介质膜,厚度500 nm。采用光刻技术,将栅电极上方的介质膜去除。
以上实例中,所述源电极和漏电极可以是Ti/Al/Ti/Au合金材料,第一层Ti的厚度为5-100nm,Al的厚度为100-5000nm,第二层Ti的厚度10-1000nm,Au的厚度100-2000nm。所述栅电极可以是Ni/Au合金,Ni的厚度10-1000nm,Au的厚度50-5000nm。所述绝缘介质膜可以是二氧化硅、氮化硅或者氮化铝,厚度100-3000nm;所述外延层包含AlGaN势垒层、GaN沟道层、GaN缓冲层;所述AlGaN势垒层厚度5-50nm,Al组分5%~50%;所述GaN沟道层厚度50~500nm;所述GaN缓冲层50~5000nm;所述外延层可以在AlGaN下方增加一层盖帽层,所述盖帽层厚度-5nm,材料可以是GaN、AlN或者氮化硅。所述外延层在势垒层和沟道层之间可以增加一氮化铝插层,厚度0-5nm。所述钝化层可以是二氧化硅、氮化硅或者氮化铝,厚度50-5000nm。
如上即可较好的实现本发明并取得所述的技术效果。外延片制备好电极后,键合到绝缘基板上,然后去除原来的衬底,并减薄GaN缓冲层,最后沉积绝缘钝化膜。首先,因外延层通过电极与基板直接相连,系统热阻低,散热容易,可以提高器件的稳定性;其次,GaN缓冲层的厚度减小,横向传输电阻提高,可以降低器件的漏电流,提高晶体管器件的性能;再次,与衬底接触的高缺陷密度的部分GaN缓冲层被去除,减少了器件的漏电通道,可以提高晶体管的耐高压特性。
Claims (10)
1.一种GaN基薄膜晶体管结构,其特征在于包括绝缘基板、绝缘介质膜、电极、GaN外延层和钝化介质膜;所述电极包括源电极、栅电极和漏电极,绝缘基板两面分别设有导电电极和键合电极,导电电极和键合电极之间通过绝缘基板中的导电通孔电气连接;绝缘介质膜位于绝缘基板的导电电极和外延层之间,钝化介质膜沉积在外延层外表面上,所述源电极、栅电极和漏电极位于外延层的同一侧或源电极和漏电极位于外延层的同一侧而栅电极位于外延层的另一侧;当源电极、栅电极和漏电极位于外延层的同一侧时,薄膜晶体管自下而上包括所述绝缘基板、源漏栅电极、绝缘介质膜、外延层、钝化介质膜,所述源漏栅电极即源电极、栅电极和漏电极,绝缘基板具有的三个键合电极分别与源电极、栅电极和漏电极对齐并贴合在一起;当源电极和漏电极位于外延层的同一侧而栅电极位于外延层的另一侧时,薄膜晶体管自下而上包括所述绝缘基板、源漏电极、绝缘介质膜、外延层、栅电极、钝化介质膜,钝化介质膜不覆盖栅电极,所述源漏电极即源电极和漏电极,绝缘基板具有的两个键合电极分别与源电极和漏电极对齐并贴合在一起。
2.根据权利要求1所述的一种薄膜晶体管结构,其特征在于所述外延层厚度为100nm~3000nm。
3.根据权利要求1所述的一种薄膜晶体管结构,其特征在于所述的绝缘基板为高电阻率耐压材料,厚度为1um~1mm,所述的绝缘基板采用AlN陶瓷材料;所述绝缘介质膜是二氧化硅、氮化硅或者氮化铝,厚度100-3000nm;所述钝化层可以是二氧化硅、氮化硅或者氮化铝,厚度50-5000nm。
4.根据权利要求1所述的一种薄膜晶体管结构,其特征在于所述绝缘基板的两面镀有用于形成导电电极和键合电极的电极图案,通过钻孔并在孔内填充导电材料使两面对应位置的电极电气连通。
5.根据权利要求1所述的一种薄膜晶体管结构,其特征在于所述源电极和漏电极为Ti/Al/Ti/Au合金材料,其中第一层Ti的厚度为5-100nm,Al的厚度为100-5000nm,第二层Ti的厚度10-1000nm,Au的厚度100-2000nm;栅电极为Ni/Au合金,其中Ni的厚度10-1000nm,Au的厚度50-5000nm。
6.根据权利要求1所述的一种薄膜晶体管结构,其特征在于所述外延层包含AlGaN势垒层、GaN沟道层、GaN缓冲层;所述AlGaN势垒层厚度5-50nm;所述GaN沟道层厚度50~500nm;所述GaN缓冲层50~5000nm。
7.根据权利要求6所述的一种薄膜晶体管结构,其特征在于所述外延层中还在AlGaN势垒层下方增加一层盖帽层,所述盖帽层厚度0-5nm,材料是GaN、AlN或者氮化硅。
8.根据权利要求7所述的一种薄膜晶体管结构,其特征在于所述外延层中的势垒层和沟道层之间增加一氮化铝插层,厚度0-5nm。
9.制备权利要求1~8任一项所述GaN基薄膜晶体管结构的方法,其特征在于包括如下步骤:
在衬底上生长GaN缓冲层,然后再生长GaN沟道层、AlN插入层、AlGaN势垒层和GaN盖帽层,得到高电子迁移率晶体管外延片;
将步骤(1)所述的外延片放入丙酮清洗5分钟,再放入乙醇清洗5分钟,之后用去离子水清洗5分钟,最后用氮气吹干;
在经过步骤(2)清洗的外延片上制备源、漏和栅电极;
将步骤(3)所得样品键合到绝缘基板上;
将步骤(4)所述样品的衬底去除;
将步骤(5)所述样品采用化学腐蚀或者物理刻蚀的方法,去除部分GaN层;
将步骤(7)所述的样品沉积绝缘钝化膜。
10.根据权利要求9所述的制备方法,其特征在于与衬底接触的低晶体质量GaN外延层部分被刻蚀掉;外延层的总厚度为100-3000nm。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201410847308.XA CN104600122A (zh) | 2014-12-31 | 2014-12-31 | 一种GaN基薄膜晶体管结构及其制备方法 |
| CN201510813876.2A CN105448974B (zh) | 2014-12-31 | 2015-11-23 | 一种GaN基薄膜晶体管结构及其制备方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN201410847308.XA CN104600122A (zh) | 2014-12-31 | 2014-12-31 | 一种GaN基薄膜晶体管结构及其制备方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CN104600122A true CN104600122A (zh) | 2015-05-06 |
Family
ID=53125766
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201410847308.XA Pending CN104600122A (zh) | 2014-12-31 | 2014-12-31 | 一种GaN基薄膜晶体管结构及其制备方法 |
| CN201510813876.2A Active CN105448974B (zh) | 2014-12-31 | 2015-11-23 | 一种GaN基薄膜晶体管结构及其制备方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CN201510813876.2A Active CN105448974B (zh) | 2014-12-31 | 2015-11-23 | 一种GaN基薄膜晶体管结构及其制备方法 |
Country Status (1)
| Country | Link |
|---|---|
| CN (2) | CN104600122A (zh) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105047709A (zh) * | 2015-08-25 | 2015-11-11 | 中国科学院半导体研究所 | 栅极与源漏极异面的GaN基HEMT的结构及其制作方法 |
| CN115513284A (zh) * | 2022-10-10 | 2022-12-23 | 远山新材料科技有限公司 | 基于剥离衬底的半导体功率分立器件及制造方法 |
| CN117497584A (zh) * | 2023-12-29 | 2024-02-02 | 英诺赛科(苏州)半导体有限公司 | 一种晶体管结构及其制作方法、芯片 |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN107546198A (zh) * | 2016-06-29 | 2018-01-05 | 江西省昌大光电科技有限公司 | 一种gan基电子器件及其制备方法 |
| CN117673129A (zh) * | 2022-08-31 | 2024-03-08 | 华为技术有限公司 | 一种制备半导体器件的方法和装置以及半导体器件 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH08241871A (ja) * | 1995-03-06 | 1996-09-17 | Sumitomo Electric Ind Ltd | 半導体装置の製造方法 |
| US7915643B2 (en) * | 2007-09-17 | 2011-03-29 | Transphorm Inc. | Enhancement mode gallium nitride power devices |
| CN103337460B (zh) * | 2013-06-09 | 2016-06-22 | 中国电子科技集团公司第五十五研究所 | 一种E/D集成的GaN HEMT器件制备方法 |
| CN205428941U (zh) * | 2014-12-31 | 2016-08-03 | 华南理工大学 | 一种GaN基薄膜晶体管结构 |
-
2014
- 2014-12-31 CN CN201410847308.XA patent/CN104600122A/zh active Pending
-
2015
- 2015-11-23 CN CN201510813876.2A patent/CN105448974B/zh active Active
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN105047709A (zh) * | 2015-08-25 | 2015-11-11 | 中国科学院半导体研究所 | 栅极与源漏极异面的GaN基HEMT的结构及其制作方法 |
| CN115513284A (zh) * | 2022-10-10 | 2022-12-23 | 远山新材料科技有限公司 | 基于剥离衬底的半导体功率分立器件及制造方法 |
| CN117497584A (zh) * | 2023-12-29 | 2024-02-02 | 英诺赛科(苏州)半导体有限公司 | 一种晶体管结构及其制作方法、芯片 |
| CN117497584B (zh) * | 2023-12-29 | 2024-03-19 | 英诺赛科(苏州)半导体有限公司 | 一种晶体管结构及其制作方法、芯片 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN105448974B (zh) | 2018-09-14 |
| CN105448974A (zh) | 2016-03-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6156015B2 (ja) | 半導体装置及びその製造方法 | |
| US9685513B2 (en) | Semiconductor structure or device integrated with diamond | |
| TWI538199B (zh) | 三族氮化物元件結構與形成方法 | |
| CN104134689B (zh) | 一种hemt器件及制备方法 | |
| CN204946885U (zh) | 一种GaN基倒装HEMT器件结构 | |
| CN104798206B (zh) | 具有工程衬底的iii族氮化物晶体管 | |
| CN105448974B (zh) | 一种GaN基薄膜晶体管结构及其制备方法 | |
| CN101320751A (zh) | Hemt器件及其制造方法 | |
| CN105070701B (zh) | 一种GaN基倒装HEMT器件结构及其制备方法 | |
| JP2012084653A (ja) | 半導体装置およびその製造方法 | |
| TWI801671B (zh) | 高電子遷移率電晶體及其製作方法 | |
| CN116190228A (zh) | 一种化合物半导体集成电路隔离方法 | |
| TW202115911A (zh) | 一種高電子遷移率電晶體(hemt)及其製造方法 | |
| US20150021666A1 (en) | Transistor having partially or wholly replaced substrate and method of making the same | |
| TWI650867B (zh) | 半導體結構及其製造方法 | |
| TW201624701A (zh) | Hemt可相容之橫向整流器結構 | |
| CN107230722A (zh) | 高电子迁移率晶体管及其制作方法 | |
| JP5486166B2 (ja) | 半導体装置とその製造方法 | |
| JP2021052025A (ja) | 半導体装置、半導体装置の製造方法及び電子装置 | |
| CN102637734A (zh) | 化合物半导体装置及化合物半导体装置的制造方法 | |
| CN205428941U (zh) | 一种GaN基薄膜晶体管结构 | |
| CN107230719A (zh) | 高电子迁移率晶体管及其制作方法 | |
| JP7592225B2 (ja) | 半導体装置の製造方法 | |
| CN116013981A (zh) | 一种高电子迁移率晶体管及其制备方法 | |
| CN115440591A (zh) | Iii族氮化物半导体元件的欧姆接触的制造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| C06 | Publication | ||
| PB01 | Publication | ||
| C10 | Entry into substantive examination | ||
| SE01 | Entry into force of request for substantive examination | ||
| C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
| WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20150506 |