[go: up one dir, main page]

TW201201176A - Gate pulse modulation circuit and angle modulating method thereof - Google Patents

Gate pulse modulation circuit and angle modulating method thereof Download PDF

Info

Publication number
TW201201176A
TW201201176A TW099120534A TW99120534A TW201201176A TW 201201176 A TW201201176 A TW 201201176A TW 099120534 A TW099120534 A TW 099120534A TW 99120534 A TW99120534 A TW 99120534A TW 201201176 A TW201201176 A TW 201201176A
Authority
TW
Taiwan
Prior art keywords
voltage
modulation circuit
switching element
gate pulse
path
Prior art date
Application number
TW099120534A
Other languages
English (en)
Other versions
TWI434254B (zh
Inventor
Meng-Sheng Chang
Chia-Tsung Chaing
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW099120534A priority Critical patent/TWI434254B/zh
Priority to US12/941,525 priority patent/US8289098B2/en
Publication of TW201201176A publication Critical patent/TW201201176A/zh
Application granted granted Critical
Publication of TWI434254B publication Critical patent/TWI434254B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Amplifiers (AREA)
  • Power Conversion In General (AREA)

Description

201201176 六、發明說明: 【發明所屬之技術領域】 且特別是有關於一種閘極 本發明是有關於顯示技術領域, 脈衝調變電路及其削角調變方法。 【先前技術】 按’薄膜電晶體液晶顯示器(TFT_LCD)的驅動 閘極脈衝訊號去驅動每個晝素電晶體以控制每個 =
和關閉狀態;當輸人-閘極_訊號使畫素電晶^導通^, 所要顯示的資料訊號就會經由該晝素電晶體傳送到晝素上,— 晝素電晶體為截止時’所要顯示的資料訊酬 兮金: 電晶體傳送到晝素上。 、、素 在顯示面板的晝素陣列中,每個晝素可似為等效電阻 效電容所組成’在這樣的情況下’每—閘極脈衝訊號掃描皆合 造成掃描線前端輸入波形與後端波形不同,即所謂的延遲波ς (信號延遲的發生原因與信號經過電阻_電容低通濾波器將其 中的高頻成分被過濾掉有關)。因此,有必要對閘極脈衝訊號 進行調變例如削角調變’使掃描線的前端輸入波形與後端波形 很接近’可減少剷後端饋穿(Feed Through)電麼不同所造成的 晝面閃爍(flicker)現象。 先前技術中,通常是藉由設計一閘極脈衝調變電路對閘極 電源電壓訊號進行削角調變而得削角的電壓訊號並輸出至閘 極驅動器來決疋調變後的閘極脈衝訊號之波形。具體地,請參 閱圖1,其繪示出相關於先前技術之一種閘極脈衝調變電路之 内部電路結構示意圖。如圖1所示,閘極脈衝調變電路5〇包 括電塵調變電路52與二極體D0 ;其中電壓調變電路52電性 耦接於閘極電源電壓VGH與接地電壓AVSS之間,並接受削 角控制訊號yvic的控制使其内部的電晶體Mp與Mn交替導 [Si 4 201201176 通而實現削角操作以在閘極脈衝調變電路5〇的輸出端$
削角的電壓訊號VGHM。二極體D〇的正極與電源電壓av= 電性耦接’其負極電性祕至電壓調變電路52_節點W 在此,閘極電源電壓VGH由電躲浦電路刚提供,削的 電壓訊號VGHM則被提供至閘極驅動器供調變間極脈衝 訊號之用,節‘點nl位於電晶體Mn❺源極且透過 電性耦接至接地電壓AVSS。 J 請參閱圖2,其為量測到的圖!所示閘極驅動器2〇〇 的閘極脈衝訊號之波形。於先前技術中,其係利用二極體加 順向導通與逆向不導通的特性擇機將電源電壓avdd 閘極脈衝靖電路5G的輸出端51,以㈣㈣的電壓訊= VGHM之下限(對應圖2中虛線圓圈圈住的部分),然而從$ 中可以發現,此削角的電壓訊號VGHM之下限並非定值,回八 析其主要賴之-為此下限值受二極體DG本身導通特 響,如此一來,晝面閃爍現象並無得到完整的改善。因此,= 必要提供一種改進的閘極脈衝調變電路,其輪出:削角的電壓 訊號之下限值可以迴避二極體的導通特性 變,進而改善晝面閃爍現象。 此維持不 【發明内容】 )本發明的目的是提供一種閘極脈衝調變電路,適於 角調變並將削角後的電壓訊號之下限維持在一定值。 =明的再-目的是提供—翻角調變方法,適於將 後的電壓訊號之下限維持在一定值。 本發明實施例提出的一種閘極脈衝調變電路,適於 角控制訊號的控制以根據閘極電源電壓與第一預設電壓= 生削角的電壓訊號並透過閘極脈衝調變電路的輸^端輪出^ 201201176 角的電壓訊號供調變閘極脈衝之用。本實施例中,閘極脈衝調 變電路包括:電壓調變電路與比較控制電路。其中 ,電壓調變 電路電性耦接於閘極電源電壓與第二預設電壓之間並接受削 角控制訊號的控制以於削角控制訊號的頻率週期内擇機進行 部J角操作,以藉此使閘極脈衝調變電路的輸出端輸出削角的電 壓訊號。比較控制電路包括比較器與第一開關元件;比較器包 括第一輸入端、第二輸入端與輸出端,第一輸入端電性耦接至 電< 壓調變電路的m輪人端電性減至第—預設電
f ’第-開關元件包括第一通路端、第二通路端與第一控制 端,第一開關元件的第一通路端電性耦接至第一預設電壓,第 ,關7〇件的第二通路端電性耦接至閘極脈衝調變電路的輪 出端’第-開關元件的控制端電性麵接至比較器的輸出端。再 者於電壓5周變電路進行削角操作之期間,節點處的電壓與第 預叹^壓之間的相對大小關係決定第一開關元件的開啟和 ^閉狀’%’進而決定第—預設傳遞至閘極脈衝調變電路的 輸出端之時機。 在本發明的一實施例中,上狀比較控制電路更包括第: 第二開關元件包括第—通路端、第二通糾 無二^’第一開關兀件的第一通路端與第二通路端分別電士 f至第—預設電壓與第—開關耕的第-通路端;第二則 =的控制端紐祕至肖角控舰號,賴於在麵調變$ 屢==之期間第二開關湖啟而允許第-侧 坚得遞至第一開關元件的第一通路端。 在本發明的一實施例中,上述之電壓調變電路更包括笛- :關元件與第四開關元件;在此,第三開關元件包 第-通路端與控制端,第三開關元件的第—通路端電性勒 201201176 接至閘極電源電壓,第三開關元件的第二通路端電性搞接至問 極脈衝調變電路的輸出端,第三開關元件的控制端電性輕接至 削角控制訊號以致於第三開關元件在電壓調變電路進行削角 操作之期間處於關閉狀態;第四開關元件包括第一通路端、第 二通路端與控制端,第四開關元件的第一通路端電性耗接至第 二預設電壓,第四開關元件的第二通路端電性耦接至第三開關 元件的第二通路端’第四開關元件的控制端電性耦接至削角控 制訊號以致於第四開關元件在電壓調變電路進行削角操作之 期間處於開啟狀態。再者,上述之節點位於第四開關元件的第 一通路端與第二預設電壓之間。 在本發明的另一實施例中,上述之電壓調變電路更包括第 三開關元件與第四開關元件;在此,第三開關^件包括第進一 步地,比較控制電路還可包括第五開關元件,而第五開關元件 包括第一通路端、第二通路端與控制端,第五開關元件的第一 通路端電性耦接至第三關元件的第二通路端,第五開關元件 的第一通路端電性輕接至閘極脈衝調變電路的輸出端,第五開
的控綱電_接至比較器的輸出端,並且第五開關元 件與第1關元件的開啟和關陳態相反。 ά'丨& ί發明實%例提出的^ —種閘極脈衝調變電路,適於接受 =^訊號的控制以根據閘極電源㈣與第—預設電壓來 徑由削角控制訊號來決定電壓提供路 的導通和截止狀態,·㈣路彳·_接於第二麟電顯間
201201176 的輸出端之間’並由削角控制訊號來決定削角 哉=貼n 口截止狀態,且削角路徑與電壓提供路徑的導通和 ;比較器包括第一輸入端與第二輸入端,第-輪 ,電接至削角路徑上的-節點,第二輸入端電性耦接至 Λ預。又壓,第一開關元件電性耦接於第一預設電麗與閑極 脈衝調變電路的輸出端之接受比較器之㈣。再者,於削 角路位處於導通狀態之期間,比較㈣第—輸人端與第二輸入 端=間的相對電壓大小決定第—開關元件關啟時機,以藉此 决疋何時將第帛⑦電透過第—開關元件傳遞至間極脈 調變電路的輪出端。 一在本發明的-實施例中,上述之閘極脈衝調變電路更包括 第二開關7L件,在此’第二開關元件電_接於第—預設電壓 與開關元件H接受削角控制訊號之控綱決定何時 將弟一預設電壓傳遞至第一開關元件。 在本發_ 一實施例中,上述之閘極脈衝調變電路更包括 -開關元件’在此,第三開關元件電性搞接於削角路徑與閘 極脈衝調變電路的輸出端之間並接受比較器之控制,並且第三 開關疋件與第-_ S件的開啟和關閉狀態相反。 在本發明的一實施例中’上述之電壓提供路徑包括第四開 孩元件’而第四開關元件電性輕接於閘極電源電壓與閘極脈衝 電路的輸出端之間並由削角控制訊號決定第四開關元件 >,^和_狀^| ;上述之削角路徑包括第五開關元件與電 ^ 五開關元件與電阻串聯相接於第二預設電壓與閘極脈衝 二二電路的輸出端之間並由削角控制訊號決定第五開 關元件 ’幵啟和齡]狀態,並且第五卩元件與第四開關元件的開啟 201201176 在本發明的一實施例中,上述之削角路徑上的節點位於第 五開關元件與電阻之間。 ^在本發明的另一實施例中,上述之削角路徑上的節點位於 第五開關元件與閘極脈衝調變電路的輸出端之間。 、 本發明實施例提出的一種削角調變方法,適用於閘極脈衝 調變電路。在此,閘極脈衝調變電路用以產生削角的電壓訊號 並藉由閘極脈衝調變電路的輸出端輸出以供調變閘極脈衝之 用。本實施例中,削角調變方法包括步驟:提供削角控制訊號, 其中削角控制訊號的頻率週期包括電壓提供時段與削角栌制 •時段;於電壓提供時段’使閘極脈衝調變電路的輸出端之^壓 維持為第-電壓;以及於削角控制時段,比較間極脈衝調變電 路的-内部節點處的電壓與第二電壓的相對大小關係、,並且使 閘極脈衝調變電路的輸出端之電壓先自第一電壓逐漸減小以 及之後在第二電壓被允許傳遞至閘極脈衝調變電路的輪 之期間維持不變。再者,上述之内部節點在間極脈衝調變電路 的輸出端之電壓逐漸減小之期間與閘極脈衝調變電路的輸出 端電性相通,並且第二電壓係在内部節點處的電壓小於第二電 φ 壓之期間被允許傳遞至閘極脈衝調變電路的輸出端。、 ^在本發明的一實施例中,於上述之削角調變方法中,内部 節點在第二電壓被允許傳遞至閘極脈衝調變電路的輸出端之 期間與閘極脈衝調變電路的輸出端仍電性相通。 μ 在本發明的另一實施例中,於上述之削角調變方法中,内 部節點在第二電壓被允許傳遞至閘極脈衝調變 之期間與閘極脈衝調變電路的輸出端電性不相通。、剧 本發明實施例利用比較器控制開關元件^方式來―史定削 角後的電壓訊號之下限,因為開關元件的開關特“二極 201201176 體所具有的導通特性,透過開關元件來傳遞第一預設電壓至間 極脈衝調變電路的輸出端可使得此下限值可維持在一定值,^ 此可改善先前技術中削角路徑上存在因二極體的導通特性所 造成的影響之問題,進而改善晝面閃燦現象。 ^為讓本發明之上述和其他目的、特徵和優點能更明顯易 懂,下文特舉較佳實施例,並配合所附圖式,作詳細說明如下。 【實施方式】 請參閱圖3,其繪示出相關於本發明第一實施例之一種閘 極脈衝調變電路之内部電路結構示意圖。 參 如圖3所示,閘極脈衝調變電路1〇適於接受削角控制訊 號例如yvic的控制以根據閘極電源電壓例如VGH與第一預 設電壓例如電源電壓AVDD來產生削角#電壓訊號例如 VGHM並透過閘極脈衝調變電路1〇的輸出端u輸出削角的 電壓訊號VGHM至閘極驅動器200以供閘極驅動器2〇〇調變 閘極脈衝之用。在此,閘極電源電壓VGH可透過電荷泵浦電 路100來提供,而閘極脈衝調變電路10的輸出端u電性耦接 至閘極驅動器200並可透過一接地電容C(J電性耦接至第二預 • 設電壓例如接地電壓AVSS。閘極脈衝調變電路10包括電壓 調變電路12與比較控制電路14。 其中,電壓調變電路12電性耦接於閘極電源電壓VGH與 接地電壓AVSS之間且包括反相器ιηνι、p型電晶體Mp、n 型電晶體Μη與放電電阻Radj。p型電晶體]^{)的源極或汲極 電性耦接至閘極電源電壓VGH,P型電晶體Mp的汲極或源極 電性耦接至閘極脈衝調變電路1〇的輸出端n,p型電晶體 的閘極透過反相器Invl電性耦接至削角控制訊號 電晶體Μη的源極或汲極透過放電電阻Radj電性耦接至接地 201201176 電壓AVSS N型電晶體Μη的汲極或源極電性輕接至p型電 晶體的汲極或源極,N型電晶體的閘極電性耦接至p型電 晶體MP的閘極。在此,p型電晶體Mp與n型電晶體Mn皆 作為開關元件使用’且各自之閉極、源極、沒極係可分別作為 開關元件的控制端、第一通路端與第二通路端。另外,p型電 晶體Mp構成電廢提供路徑,而N型電晶體施與放電電阻
Radj構成削角路徑;由於p型電晶體Mp與N型電晶體論 的導通和截止狀態相反,因此電壓提供路徑與削角路徑係交替 開啟。
• 承上述,比較控制電路Μ包括反相器Inv2、比較器cMP 與P型電晶體Ml及M2。其中,比較器CMp的第一輸入端例 如,反相輸入端(+)電性耦接至電壓調變電路12的節點ni,在 此卽點nl位於N型電晶體的源極或沒極與放電電阻之 間,而節點nl處的電壓為Vadj ;比較器CMp的第二輸入端 例如反相輸入端㈠電性耦接至電源電壓AVDC^p型電晶體 Ml的源極或汲極電性耦接至閘極脈衝調變電路1〇的輸=端 11 ’ P型電晶體Ml的閘極電性辆接至比較器CMp的輸出端 #以致於P型電晶體M i的導通和截止狀態係由比較器c Mp控 制。P型電晶體M2的源極或汲極電性耦接至p型電晶體 的及極或源極,p型電晶體M2的沒極或源極電性耦接至電源 電壓AVDD ’ P型電晶體m2的閘極依序透過反相$ Inv2與 Invl電性耦接至削角控制訊號γνΐ(>在此, 及⑽皆作為開關元件使用,各自之閉極、源極"·汲電 作為開關元件的控制端、第一通路端與第二通路端。 下面將結合圖4與圖3對閘極脈衝調變電路1〇的工作過 私進行詳細說明,其中圖4繪示出相關於閘極脈衝調變電路 201201176
10的多個訊號YV1C、VGHM與GP之時序圖;在此,GP 係閘極驅動器200依據削角的電壓訊號VGHM所產生的閘極 脈衝訊號。 如圖4所示,削角控制訊號YV1C的每一個頻率週期τ 例如圖框週期(frame period)包括電壓提供時段tl與削角控制 時段t2。 於電壓提供時段tl,削角控制訊號yvic為高位準,P型 電晶體Mp導通(也即電壓提供路徑開啟),n型電晶體Mn與p 型電晶體M2截止;此時,閘極電源電壓Vgh將藉由導通的 Φ P型電晶體Mp傳遞至閘極脈衝調變電路10的輸出端11,以 致於輸出端11的電壓維持不變且輸出端11的電壓大小則由閘 極電源電壓VGH的大小決定,此時經由閘極驅動器2〇〇產生 的閘極脈衝訊號GP維持定值。 於削角控制時段t2 ’削角控制訊號YV1C為低位準,p型 電晶體Mp截止’ N型電晶體Μη與P型電晶體M2導通。在 削角控制時段t2中的子時段t21中,Ν型電晶體Μη與放電電 阻Radj構成放電迴路(也即削角路徑開啟),此時閘極脈衝調變 電路10的輸出端的電壓逐漸減小,相應地節點nl處的電壓 Vadj處的電壓也係逐漸減小,當電壓Vadj減小至小於電源電 壓AVDD時’比較器CMP的非反相輸入端(+)的電壓Vadj小 於反相輸入端㈠的電壓AVDD,則進入削角控制時段t2中的 子時段t22。具體地,在削角控制時段t2中的子時段t22中, 比較器CMP的輸出端輸出一低位準以使P型電晶體Ml導 通,此時,節點nl與閘極脈衝調變電路10的輸出端11保持 電性相通,電源電壓AVDD將依序透過P型電晶體M2及Ml 傳遞至閘極脈衝調變電路的輸出端11,因此輸出端11的 [S] 12 201201176 電壓將維持在AVDD,至此完成削角操作。相應地,在削角控 制時段t2期間’閘極脈衝訊號GP係先逐漸減小再維持在一定 值。 此外,從上述之閘極脈衝調變電路1〇的工作過程還可 知’ P型電晶體M2僅在削角控制時段t2期間才開啟,因而P 型電晶體M2之設置可確保不影響到開機時序(因為開機時, 比較器CMP的非反相輸入端(+)之電壓可能會小於反相輸入端 ㈠之電壓AVDD而致使P型電晶體Ml導通)。 請參閱圖5,其繪示出相關於本發明第二實施例之一種閘 • 極脈衝調變電路之内部電路結構示意圖。 如圖5所示,閘極脈衝調變電路3〇適於接受削角控制訊 號例如yvic的控制以根據閘極電源電壓例如VGH與第一預 設電壓例如電源電壓AVDD來產生削角的電壓訊號例如 VGHM並透過閘極脈衝調變電路的輸出端31輸出削角的電壓 吼號VGHM至閘極驅動器200以供閘極驅動器2〇〇調變閘極 脈衝之用。在此,閘極電源電壓VGH可透過電荷泵浦電路1〇〇 來提供,而閘極脈衝調變電路30的輸出端31電性耦接至閘極 φ 驅動器200並可透過一接地電容CG電性耦接至第二預設電壓 例如接地電壓AVSS。閘極脈衝調變電路3〇包括電壓調變電 路32與比較控制電路34。
其中,電壓調變電路32電性耦接於閘極電源電壓VGH與 接地電壓AVSS之間且包括反相器ιηνι、p型電晶體Mp、n 型電晶體Μη與放電電阻Radj。P型電晶體Mp的源極或汲極 電性耗接至閘極電源電壓V G Η,P型電晶體Mp的沒極或源極 電性耦接至閘極脈衝調變電路3〇的輸出端“十型電晶體以^ 的閘極透過反相1 Invl電性祕至削角控制訊號YVl(>NS
I 13 201201176 電晶體Μη的源極或汲極透過放電電阻Radj電性耦接至接地 電壓AVSS,N型電晶體Μη的沒極或源極電性輕接至p型電 晶體Μρ的汲極或源極,Ν型電晶體Μη的閘極電性耦接至ρ 型電晶體Μρ的閘極。在此,ρ型電晶體Μρ與Ν型電晶體 Μη皆作為開關元件使用,且各自之閘極、源極、汲極係可分 別作為開關元件的控制端、第一通路端與第二通路端。另外, Ρ型電晶體Μρ構成電壓提供路徑,而]^型電晶體Μη與放電 電阻Radj構成削角路徑;由於ρ型電晶體Μρ與Ν型電晶體 Μη的導通和截止狀態相反,因此電壓提供路徑與削角路徑係 • 交替開啟。 工” 承上述’比較控制電路34包括反相器〗nv2、比較器CMP、 P型電晶體Ml及M2、與N型電晶體M3。其中,比較器CMP 的第一輸入例如非反相輸入端(+)電性搞接至電壓調變電路 32内的節點n2’在此節點n2位於N型電晶體Μη的汲極或源 極與Ρ型電晶體Μρ的汲極或源極之間(也即位於削角路徑上 的Ν型電晶體之沒極或源極側),而節點η2處的電壓為; 比較器CMP的第二輸入端例如反相輸入端㈠電性麵接至電源 φ 電壓Avdd。P型電晶體Ml的源極或汲極電性搞接至閘極脈 衝調變電路30的輸出端31,P型電晶體Ml的閘極電性耦接 至比較器CMP的輸出端以致於P型電晶體河1的導通和截止 狀態係由比較器CMP控制。P型電晶體M2的源極或汲極電 性耦接至P型電晶體Ml的汲極或源極,ρ型電晶體m2的汲 極或源極電性耦接至電源電壓AVDD,P型電晶體M2的閑極 依序透過反相器Inv2與Invl電性耦接至削角控制訊號 YV1C。N型電晶體M3的源極或汲極電性耦接至閘極脈衝調 變電路30的輸出端31,N型電晶體厘3的汲極或源極電性耦 201201176 接至P型電晶體Mp的放極或源極,N型電晶體M3的問極電 性輕接至比較器CMP的輸出端以致於㈣電晶體M3的導通 和截止狀態係由比較器CMP控制,並且N型電晶體M3與p 型電晶體Ml的導通和截止狀態相反。在此,p型電晶體隨 及M2與N型電晶體厘3皆作為開關元件使用,各自之間極、 源極、汲極係可分別作為開關元件的控制端、第一通路端與第 二通路端。 下面將結合圖6與圖5對閘極脈衝調變電路3〇的工作過 程進行詳細說明,其中圖6繪示出相關於閘極脈衝調變電路 φ 30的多個訊號YViC、VGHM與GP之時序圖;在此,GP 係閘極驅動器200依據削角的電壓訊號VGHM所產生的閘極 脈衝訊號。 如圖6所示’削角控制訊號YV1C的每一個頻率週期τ 例如圖框週期包括電壓提供時段tl與削角控制時段〇 ^ 於電壓提供時段tl,削角控制訊號YV1C為高位準,?型 電晶體Mp導通(也即電壓提供路徑開啟),n型電晶體Mn與p 型電晶體M2截止,節點n2處的電壓vadj等於VGPI而大於 鲁 AVDD致使比較器CMP輸出一高位準來使N型電晶體M3導 通而P型電晶體Ml截止;此時,閘極電源電壓VGH將藉由 導通的P型電晶體Mp與N型電晶體M3傳遞至閘極脈衝調變 電路30的輸出端31,以致於輸出端31的電壓維持不變且輸 出端31的電壓大小則由閘極電源電壓VGH的大小決定,此時 經由閘極驅動器200產生的閘極脈衝訊號GP維持定值。 於削角控制時段t2’削角控制訊號YV1C為低位準,!>型 電晶體Mp截止’ N型電晶體Μη與P型電晶體M2導通。在 削角控制時段t2中的子時段t2l中,Ν型電晶體Μη與放電電 m: 15 201201176 阻Radj構成放電迴路(也即削角路徑開啟),N型電晶體M3繼 續保持導通,此時閘極脈衝調變電路30的輸出端31的電壓逐 漸減小,相應地節點n2處的電壓Vadj處的電壓也係逐漸減 小,當電壓Vadj減小至小於電源電壓AVDD時,比較器CMP 的非反相輸入端(+)的電壓Vadj小於反相輸入端(-)的電壓 AVDD,則進入削角控制時段t2中的子時段t22。具體地,在
削角控制時段t2中的子時段t22中,比較器CMP的輸出端輸 出一低位準以使P型電晶體Ml導通而N型電晶體M3截止, 此時’節點n2因N型電晶體M3截止而與閘極脈衝調變電路 30的輸出端31電性不相通,電源電壓AVDD將依序透過p 型電晶體M2及Ml傳遞至閘極脈衝調變電路3〇的輸出端31, 因此輸出端31的電壓將維持在AVDD,至此完成削角操作。 相應地,在削角控制時段t2 ,閘極脈衝訊號Gp係先逐漸減小 再維持在一定值。此外,從上述之閘極脈衝調變電路1〇的工 作過程可知,N型電晶體M3係在削角控制訊號YV1C的頻率 週期T中的時段tl2期間持續導通,在此,時段⑴等於電壓 提供2段ti與削角控制時段t2中的子時段⑵之和。 綜2述’本發明實施例利用比較器控制開關元件之方式 關擇機傳遞至閘極脈衝調變電路的輸出端, =二r/除切技射㈣路徑上存在的二極體導i 切技射存在的晝__題。 壬可熱習此技藝者還可對本發明上述實 間極脈衝調變電路之電路結構配置作出的 貞⑽型或Ν型)、將比較控制電路中的ρ型電 201201176 晶體M2及/或反相器Irw2省略掉等等,只要其9 控制開關元件之方式來設定削角的電壓訊號之下】用比較器 本發明的保護範圍。 限均應屑於 雖然本發明已以較佳實施例揭露如上,然其並非用以限定 本發明’任何熟習此技藝者,在錢離本發日狀精神和範圍 内,當可作些許之更動與潤飾,因此本發明之保護範圍當視後 附之申請專利範圍所界定者為準。 【圖式簡單說明】
圖1繪不出相關於先前技術之一種閘極脈衝調變電路之 内部電路結構示意圖。 圖2為量測到的圖1所示閘極驅動器產生極脈衝訊 之波形。 圖3繪示出相關於本發明第一實施例之一種閘極脈衝調 受電路之内部電路結構示意圖。 ,情示出相關於圖3所示閘極脈衝調路之多個訊號 的時序圖。 變電明第二實—-種麟脈衝調 的時^圖:^相關於圖5所示閘極脈衝調變電路之多個訊號 【主要元件符號說明】 10 ' 30、50 :閘極脈衝調變電路 =、31、51 :閘極脈衝調變電路的輸出端 2 ' 32 ' 52 :電壓調變電路 14、34 .比較控制電路 201201176 100 :電荷泵浦電路 200 :閘極驅動器
Mp、Mn、Ml、M2、M3 :電晶體 YV1C :削角控制訊號 VGH :閘極電源電壓 VGHM :削角的電壓訊號 AVDD :電源電壓 AVSS :接地電壓 Invl、Inv2 :反相器 馨 nl、n2 :節點 Radj :放電電阻 CG :接地電容 T:頻率週期 tl :電壓提供時段 t2 :削角控制時段 t21、t22 :削角控制時段的子時段 tl2 :時段 GP :閘極脈衝訊號 t S1 18

Claims (1)

  1. 201201176 七、申請專利範圍: 1.-種閘極脈衝調變電路,適於接受—㈣控制訊號的控 帝m根據了閘極電源電壓與—第-預設電壓來產生一削角的 電壓,號並透過該閘極脈衝崎電路的—輸出端輸出該削角 的電堅^供調變閘極脈衝之用;該閘極脈衝調變電路包括: 一電壓調變電路’電軸接於該閘極電源電壓與-第二預 設電壓之間並接受糊角控制訊號的控制崎關角控制訊 號=步f週期内擇機進行—削角操作,以藉此使該閘極脈衝 調變電路的該輸出端輸出該削角的電壓訊號;以及 衝 Φ 一比較控制電路,包括: 屮被兮:比ί器,包括一第一輸入端、一第二輸入端與-輪 一預ί該第—開關元件的第二通路端電_接至該問ί 脈衝凋t路的錢出端,該第一開關元 接至該比較器的該輸出端; t购轉 #處的電壓調變電路進行該削角操作之期間,該節點 開關元件的開啟和關閉狀態,進而決定該第一預設電 該間極脈=變電路的該輸出端之時機。電壓傳遞至 該二第1項所述之間極脈衝調變電路,其中 ㈣端,該第’包括—第—通路端、—第二通路端與— ‘設電“ 元件的該第一通路端與電性輕接至該第一 E S} 〇 ° 一4關凡件的該第二通路端性耦接該第一開關 19 201201176 二第路端’該第二開關元件的該控制端電性輕接至 ^制錢1致於在該電翻變電路進行該肖彳角操作之 “關開關70件開啟而允許該第—預設電壓傳遞至該第 開關疋件的該第一通路端。 乐 3.: 該電壓2項所述之閘極脈衝碰電路,其中 第二開關元件,包括一第一通路端、一第二通路踹盥一 三開關元件的該第一通路端電性耦接至該閘極電 至該出端,該第三開關科的該控制端電性輕接 進行w丨Γ 3域以致於該第三開關元件在該電壓調變電路 進仃s亥削角操作之期間處於關閉狀態;以及 第關元件,包括一第一通路端、—第二通路端與~ 1^,料四開關元件的該第—通路端電_接至該第二預 關元件的該第"通路端電_接至該第三開 ,該第四開關轉的該控制端電性麵接 元件在該電壓調變電路 二預位於該第四_元相該第―通路端與該第 該電==1項所述之閘極脈衝調變電路,其中 -第三開關元件,包括一第一通路端 一 i電三開關元件的該第一通路端電性耦接至該閘:電 衝以:出=第:路端電‘_至該閘極: 的〜輸出^ ’邊第二開關凡件的該控制端電性輕接 LSI 20 201201176 ί該訊號以致於該第三開關元件在該電壓調變電路 進仃戎削角刼作之期間處於關閉狀態;以及 一第四開關元件,包括-第—通路端、—第 c元件的該第-通路端電性耦接至該第:預 =件,第二通路端,該第四開關元件的該=== 進件在該電壓調變電路 進订5亥削角钿作之期間處於開啟狀態;
    其中,該節點位於該第四開關元件的該第 三開關元件的該第二通路端之間。 第 > 5.如申請專利範圍第4項所述之閘極脈衝調變電路, 該比較控制電路進一步包括: 八 -第五開關元件’包括一第一通路端、一第二通路端與一 ^制2 五開關①件的該第—通路端電_接至該第三開 關兀件的该第二通路端,該第五開關元件的該第二通路端電性 轉接至該閘極脈衝調變電路的該輸出端,該第五開關元件的該 控制知電f生輕接至该比較器的該輸出端’並且該第五開關元件 與該第- _元件的開啟和關隨態相反。 6.-種閘極脈衝調變電路,適於接受—㈣控制訊號的控 制以根據-閘極電源電壓與—第—預設電壓來產生一削角的 電座訊號並藉由該閘極脈衝調變電路的—輸出端輸出該削角 的電,訊號”調變閘極脈衝之用;該閘極脈衝調變電路包括: “了電壓提供路徑,電性輕接於該閘極電源電麼與該閘極脈 ,調變電路的5亥輪出端之間,並由該削角控制訊號來決定該電 壓提供路徑的導通和截止狀態; 削角路徑,電性耦接於一第二預設電壓與該閘極脈衝調 m 21 201201176 =^該輸出端之間’並由該難控制峨來決定該削角路 :截止==狀態,且該削角路徑與該電壓提供路徑的導通 入减雷包括—第輸人端與-第二輸人端,該第一輸 該削角路徑上的-節點,該第二輸入端電_ 接至°亥第預5史電壓;以及 #關元件,電性輕接於該第一預設電壓與該閘極脈 衝調k電路的該輸出端之接受該味器之控制、;
    々^中’於該削角路徑處於導通狀態之期間,該比較器的該 第-輸入端與該第二輸人端之關相對電壓大小紋該第一 開關元件的開啟時機’以藉此決定何時將該第—預設電壓透過 §亥第-開關元件傳遞至該閘極脈衝調變電路的該輸出端。 7.如申吻專利範圍第6項所述之閘極脈衝調變電路,更包 括: 一第二開關元件,電性耦接於該第一預設電壓與該第一開 關元件之間,並接受該削角控制訊號之控制以決定何時將該第 一預設電壓傳遞至該第一開關元件。 8.如申請專利範圍第6項所述之閘極脈衝調變電路,更包 括: 一第三開關元件’電性耦接於該削角路徑與該閘極脈衝調 變電路的該輸出端之間並接受該比較器之控制,並且該第三開 關元件與該第一開關元件的開啟和關閉狀態相反。 9·如申請專利範圍第6項所述之閘極脈衝調變電路,其中: 該電壓提供路徑包括一第四開關元件,該第四開關元件電 性耦接於該閘極電源電壓與該閘極脈衝調變電路的該輸出端 之間並由該削角控制訊號決定該第四開關元件的開啟和關閉 22 201201176 狀態;以及 該削角路徑包括一第五開關元件與一電阻,該第五開關元 件與該電阻_聯相接於該第二預設電壓與該閘極脈衝調變 路的該輸出端之間並由該削角控制訊號決定該第五開關元 的開啟和關敵態,並且該第五關元件與該第四開關元 開啟和關閉狀態相反。 ίο.如申請專利範圍第9項所述之閘極脈衝調變電路,其 中該削角路徑上的該節點位於該第五開關元件與該電阻之間二 上11.如申請專利範圍第9項所述之閘極脈衝調變電路,其 路徑上_節點位於該第五開關元件與該閘極衝 凋變電路的該輸出端之間。 術 12.—種削角調變方法,適用於一閘極脈衝調變電 ,極脈衝調變電路用以產生-削角的電壓訊號並藉由該‘ R衝調變電路的—輸出端輸出以供調賴極脈衝之用 調變方法包括步驟: 提供削角控制訊號,該削角控制訊號的一頻率週期句 電壓提供$段與—削角控制時段; ' 雷愚ίΪΪ壓提供時段’使·極脈衝調變電路_輸出端之 維持為—第一電壓;以及 點广於5亥,角控制時段,比較該閘極脈衝調變電路的一内部節 調與,第二電壓的相對大小關係’並且使該閘極脈衝 後在爷第的5亥輪出端之電壓先自該第一電壓逐漸減小以及之 端之S間允許傳遞至該閘極脈衝調變電路的該輸出 壓逐该内部節點在該閘極脈衝調變電路的該輸出端之電 '//Λ之期間與該輸出端電性相通,並且該第二電壓係在 m 23 201201176 該内部節點處的電壓小於該第二電壓之期間被允許傳遞至該 閘極脈衝調變電路的該輸出端。 13. 如申請專利範圍第12項所述之削角調變方法,其中該 内部節點在該第二電壓被允許傳遞至該閘極脈衝調變電路的 該輸出端之期間與該閘極脈衝調變電路的該輸出端仍電性相 通。 14. 如申請專利範圍第12項所述之削角調變方法,其中該 内部節點在該第二電壓被允許傳遞至該閘極脈衝調變電路的 該輸出端之期間與該閘極脈衝調變電路的該輸出端電性不相 φ 通。 八、圖式·
    [S] 24
TW099120534A 2010-06-23 2010-06-23 閘極脈衝調變電路及其削角調變方法 TWI434254B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW099120534A TWI434254B (zh) 2010-06-23 2010-06-23 閘極脈衝調變電路及其削角調變方法
US12/941,525 US8289098B2 (en) 2010-06-23 2010-11-08 Gate pulse modulation circuit and sloping modulation method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW099120534A TWI434254B (zh) 2010-06-23 2010-06-23 閘極脈衝調變電路及其削角調變方法

Publications (2)

Publication Number Publication Date
TW201201176A true TW201201176A (en) 2012-01-01
TWI434254B TWI434254B (zh) 2014-04-11

Family

ID=45351981

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099120534A TWI434254B (zh) 2010-06-23 2010-06-23 閘極脈衝調變電路及其削角調變方法

Country Status (2)

Country Link
US (1) US8289098B2 (zh)
TW (1) TWI434254B (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI475550B (zh) * 2013-02-01 2015-03-01 Chunghwa Picture Tubes Ltd 產生削角訊號的掃描電路、液晶面板及產生削角訊號的方法
CN104575408A (zh) * 2013-10-16 2015-04-29 天钰科技股份有限公司 栅极脉冲调变电路及其削角调变方法
CN106205514A (zh) * 2015-04-16 2016-12-07 联咏科技股份有限公司 栅极驱动电路、显示装置以及栅极驱动方法

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI467557B (zh) 2012-07-26 2015-01-01 Upi Semiconductor Corp 電壓補償電路及其操作方法
KR102018761B1 (ko) * 2013-09-03 2019-11-05 엘지디스플레이 주식회사 게이트 펄스 변조 회로와 이를 포함하는 디스플레이 장치
CN104240664B (zh) * 2014-09-12 2016-07-27 深圳市华星光电技术有限公司 驱动电路及液晶显示装置
KR102271488B1 (ko) * 2014-12-02 2021-07-01 엘지디스플레이 주식회사 전압 공급부와 이를 포함한 표시장치
CN105139824B (zh) * 2015-10-16 2018-02-06 重庆京东方光电科技有限公司 栅极驱动器及其配置系统和调节配置方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4507626A (en) * 1982-06-28 1985-03-26 Gte Lenkurt Incorporated Switched capacitor SSB modulator
US4504804A (en) * 1982-06-28 1985-03-12 Gte Lenkurt Incorporated Switched capacitor balanced modulator/demodulator
JP4346636B2 (ja) 2006-11-16 2009-10-21 友達光電股▲ふん▼有限公司 液晶表示装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI475550B (zh) * 2013-02-01 2015-03-01 Chunghwa Picture Tubes Ltd 產生削角訊號的掃描電路、液晶面板及產生削角訊號的方法
CN104575408A (zh) * 2013-10-16 2015-04-29 天钰科技股份有限公司 栅极脉冲调变电路及其削角调变方法
CN104575408B (zh) * 2013-10-16 2017-12-12 天钰科技股份有限公司 栅极脉冲调变电路及其削角调变方法
CN106205514A (zh) * 2015-04-16 2016-12-07 联咏科技股份有限公司 栅极驱动电路、显示装置以及栅极驱动方法

Also Published As

Publication number Publication date
TWI434254B (zh) 2014-04-11
US20110316640A1 (en) 2011-12-29
US8289098B2 (en) 2012-10-16

Similar Documents

Publication Publication Date Title
TW201201176A (en) Gate pulse modulation circuit and angle modulating method thereof
TWI453722B (zh) 液晶顯示器之掃描線驅動裝置
CN101917179B (zh) 栅极脉冲调制电路及其削角调制方法
CN103475213B (zh) 具有多级电荷帮浦的电源电路
WO2016078188A1 (zh) 液晶显示面板及其驱动方法
JP4794542B2 (ja) 多等級電気レベル駆動装置
TW200404180A (en) Method of driving image display, driving device for image display, and image display
CN215770465U (zh) 显示驱动电路及显示装置
TW201208258A (en) Gate pulse modulating circuit and method
CN106817115B (zh) 一种开机延时电路和方法
CN205092045U (zh) 显示驱动电路、显示装置
CN109741716A (zh) 数据信号延迟电路和延迟方法以及显示装置
CN102364571B (zh) 栅极驱动装置与残影消除方法
TW201331904A (zh) 源極驅動電路、面板驅動裝置及液晶顯示設備
CN103140194B (zh) 具有改进的驱动电路的自动变光滤光器(adf)眼睛保护装置
TWI475550B (zh) 產生削角訊號的掃描電路、液晶面板及產生削角訊號的方法
CN103500563A (zh) 栅极驱动电路、阵列基板和液晶显示装置
TWI440002B (zh) 液晶面板驅動電路及液晶顯示裝置
TW201101282A (en) Common voltage generating circuit of an LCD
TWI359301B (en) Driver apparatus and system and method for reducin
US20070242015A1 (en) H-bridge driver for electroluminescent lamp that reduces audible noise
US20210335315A1 (en) Source driving enhancement circuit, source driving enhancement method, source driving circuit, and display device
CN103956148B (zh) 显示装置的驱动方法及用于该方法的显示装置的电路结构
CN103854614B (zh) 背光控制电路和液晶显示装置
CN101840673B (zh) 放大器与应用该放大器的源极驱动器